BRONZE
BRONZE 등급의 판매자 자료

공통-베이스 증폭기

이론적배경 공통 베이스 증폭기 구성을 그림 11.1에 나타냈다. 여기서 베이스는 접지 되어 있고, 입력 신호 전원은 이미터에 결합되어 있으며, 부하는 컬 렉터에 결합되어 잇다. 따라서, 공통 베이스 증폭기는 이미터와 베이 스의 사이의 입력 포트와 컬렉터와 베이스 사이의 출력 포트를 갖는 2- 포트 회로망으로 간주될 수 있다. 신호 접지에 있는 베이스 단자가 입력 포트와 출력 포트 모두에서 공통으로 사용된다는 사실로부터, 우리는 이 구성을 공통-베이스 또는 접지된-베이스 증폭기라고 부른다. 이론적배경 1. 직류 해석 - 직류 해석을 하기 위해 그림 11.1의 회로에서 커패시터들을 개방 회로 로 대체하면, 앞 시간에 배운 그림B(10.2)와 동일한 회로가 얻어질 것이 다. 따라서 직류 베이스 전류 IB, 컬렉터 전류 IC, 그리고 이미터 전류 IE 는 각각 다음 식과 같다. 이론적배경 2. 소신호 해석 - 그림 11.1의 회로에서, 모든 직류 전원들을 제거하고 모든 커패시터
24 페이지
파워포인트
최초등록일 2010.04.05 최종저작일 2009.05
24P 미리보기
공통-베이스 증폭기
  • 미리보기

    소개

    이론적배경
    공통 베이스 증폭기 구성을 그림 11.1에 나타냈다. 여기서 베이스는
    접지 되어 있고, 입력 신호 전원은 이미터에 결합되어 있으며, 부하는 컬
    렉터에 결합되어 잇다. 따라서, 공통 베이스 증폭기는 이미터와 베이
    스의 사이의 입력 포트와 컬렉터와 베이스 사이의 출력 포트를 갖는 2-
    포트 회로망으로 간주될 수 있다. 신호 접지에 있는 베이스 단자가 입력
    포트와 출력 포트 모두에서 공통으로 사용된다는 사실로부터, 우리는 이
    구성을 공통-베이스 또는 접지된-베이스 증폭기라고 부른다.
    이론적배경
    1. 직류 해석
    - 직류 해석을 하기 위해 그림 11.1의 회로에서 커패시터들을 개방 회로
    로 대체하면, 앞 시간에 배운 그림B(10.2)와 동일한 회로가 얻어질 것이
    다. 따라서 직류 베이스 전류 IB, 컬렉터 전류 IC, 그리고 이미터 전류 IE
    는 각각 다음 식과 같다.
    이론적배경
    2. 소신호 해석
    - 그림 11.1의 회로에서, 모든 직류 전원들을 제거하고 모든 커패시터

    목차

    -실험목적
    -이론적배경
    -실험준비물
    -실험과정
    -Pspice 실험결과

    본문내용

    공통 베이스 증폭기 구성을 그림 11.1에 나타냈다. 여기서 베이스는
    접지 되어 있고, 입력 신호 전원은 이미터에 결합되어 있으며, 부하는 컬
    렉터에 결합되어 잇다. 따라서, 공통 베이스 증폭기는 이미터와 베이
    스의 사이의 입력 포트와 컬렉터와 베이스 사이의 출력 포트를 갖는 2-
    포트 회로망으로 간주될 수 있다. 신호 접지에 있는 베이스 단자가 입력
    포트와 출력 포트 모두에서 공통으로 사용된다는 사실로부터, 우리는 이
    구성을 공통-베이스 또는 접지된-베이스 증폭기라고 부른다.
    이론적배경
    1. 직류 해석
    - 직류 해석을 하기 위해 그림 11.1의 회로에서 커패시터들을 개방 회로
    로 대체하면, 앞 시간에 배운 그림B(10.2)와 동일한 회로가 얻어질 것이
    다. 따라서 직류 베이스 전류 IB, 컬렉터 전류 IC, 그리고 이미터 전류 IE
    는 각각 다음 식과 같다.
    이론적배경
    2. 소신호 해석
    - 그림 11.1의 회로에서, 모든 직류 전원들을 제거하고 모든 커패시터
    들을 단락 회로로 대체하면, 그림 11.2의 회로가 얻어질 것이다. 그림
    11.2의 회로에서 트랜지스터를 그것의 소신호 모델(T 모델)로 대체함
    으로써, 그림 11.3의 소신호 등가 회로를 얻을 수 있다.
    이론적배경
    그림 11.3의 회로에서 우리는 입력 단자(Y 단자)와 접지 사이에 두 개의 병렬 저
    항, 즉 RE와 re가 있다는 것을 알 수 있다. 따라서 Ri=R2//re이다. 대개의 경우,
    RE>>re이므로, 이다. Re가 매우 작기 때문에 우리는 공통-베이스 회로의
    입력 저항이 낮다는 것을 알 수 있다. 출력 전압 Vo는 다음과 같이 구할 수 있다.
    ie는 회로의 입력 쪽에서



    실험과정
    4) 출력 저항 Ro를 측정하기 위해, 입력 신호 전원 Vs를 제거하고 Rs
    를 접지로 연결하여라. 또한, RL을 제거하고 테스트 전압 전원Vt =
    0.1sin2 1000t V를 출력 단자인 Z단자에 인가하라. (그림 11.5를
    참고하라.) 테스트 전압 전원으로부터 유출되는 전류 it를 측정하라.
    즉, Vt와 C3사이에 교류 전류계의 표시값을 읽어라. 여기서 읽은 전
    류값은 rms값이므로, 이를 피크값으로 고쳐라. it의 피크값과 Vt의
    피크값을 이용해 출력 저항(Ro=Vt의 피크값/it의 피크값)을 구하라.
    시뮬레이션
    Pspice 실험 결과
    1.실험 5.1에서 제시되었던 회로를 PSPICE로 시뮬레이션한 결과는, 실험 9의 시뮬레이션 결과를

    참고자료

    · 없음
  • 자료후기

      Ai 리뷰
      지식판매자가 제공한 자료는 정보가 풍부하고, 내용이 명확하게 정리되어 있어 과제를 작성하는데 큰 도움이 되었습니다. 매우 추천할 만한 자료입니다!
    • 자주묻는질문의 답변을 확인해 주세요

      해피캠퍼스 FAQ 더보기

      꼭 알아주세요

      • 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
        자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
        저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
      • 해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.
        파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
        파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

    함께 구매한 자료도 확인해 보세요!

    찾으시던 자료가 아닌가요?

    지금 보는 자료와 연관되어 있어요!
    왼쪽 화살표
    오른쪽 화살표
    문서 초안을 생성해주는 EasyAI
    안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
    저는 아래와 같이 작업을 도와드립니다.
    - 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
    - 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
    - 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
    이런 주제들을 입력해 보세요.
    - 유아에게 적합한 문학작품의 기준과 특성
    - 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
    - 작별인사 독후감
    해캠 AI 챗봇과 대화하기
    챗봇으로 간편하게 상담해보세요.
    2025년 08월 01일 금요일
    AI 챗봇
    안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
    1:45 오후