전자회로설계 BJT 증폭기(amplifier) 설계
- 최초 등록일
- 2023.10.07
- 최종 저작일
- 2022.07
- 34페이지/ 한컴오피스
- 가격 4,500원
소개글
"전자회로설계 BJT 증폭기(amplifier) 설계"에 대한 내용입니다.
목차
1. 설계 주제
1-1) 설계 목표
1-2) 설계 조건 – 공통 SPEC, 개별 SPEC
2. 설계 이론
2-1) Differential Amplifier
2-2) CE AMP–VDB Amp, CC AMP-Emitter follower, Loading effect
2-3) Frequency Response
2-4) Lag Circuit
3. 설계 과정
3-1) 전체 설계 과정
3-2) 각 단의 설계 과정
4. 설계 결과
4-1) 최종 회로
5. 결론 및 고찰
본문내용
▶ 증폭기가 안정한 Q점에서 동작하기 위해선 Q점을 부하선 중앙에 위치시키는 것이 중요했다. 설정한 (10V)의 절반으로 Q점의 값(5V)을 정하고 DC Sweep을 이용해 결정한 을 통해 를 설정함으로써 Q점을 부하선 중앙에 위치시켰다. 안정한 Q점인 것을 실제 probe 측정값을 통한 부하선을 보임으로써 확인하였다.
▶ VDB Amp의 전압이득 식은 이다. 이때 전압이득을 크게 하려고 을 크게 하더라도 공급전압()에 의한 범위에 대한 제한이 있고 동작점의 문제도 있기 때문에 일반적인 저항을 사용하는 경우 단일 단에서 얻을 수 있는 전압이득의 제약이 생긴다. 이 문제를 Differential Amp에서 언급하였듯이 Current Mirror를 사용한 능동 부하(Active Load)를 이용하여 해결할 수 있다. 능동 부하를 사용하지 않은 이유는 Differential Amp에서 보였다.
일반적인 저항 를 사용하여 설계 과정에서 문제가 발생하였고 이는 다음과 같다.
참고 자료
없음