e-board를 이용한 공학설계
등록일 2000.09.08
한컴오피스 (hwp) 14페이지 가격 500원

다운로드
장바구니관심자료
소개글
ppi 8255a와 ibm pc를 이용한 입출력 제어 시스템에 관하여 상세히기술하였습니다.특히 ppi8255a는 기능과 구조 그리고 초기화 및 제어 방법에 대해 서술 하였습니다
목차
1. 제 목2. 목 적
3. 이 론
※ I/O 채널의 신호, 설명
※ 각 I/O 채널의 신호와 설명(AT 확장 버스)
PPI 8255
본문내용
1. 제 목: IBM PC의 입출력 채널(XT 버스) 및 인터페이스 카드 회로
2. 목 적
: IBM PC의 I/O 채널에 할당된 각각의 신호 및 그 역할 등을 조사함으로써 CPU와 인터페이스 사이의 제어 관계 등을 알아보는데 있다. 그리고 인터페이스 카드의 회로를 그려봄으로써 그 동작을 이해한다.
3. 이 론
I/O 채널은 8088 마이크로프로세서 버스의 연장이다. 그러나 이것은 demultiplex되었고, 전원이 공급되며 인터럽트 기능과 DMA 기능이 첨가된다.
I/O 채널에는 8bit의 쌍방향 DATA BUS와 20개의 ADDRESS LINE, 6개 레벨의 인터럽트, MEMORY와 입․출력 제어선, CLOCK와 TIMING, 3채널의 DMA 제어선, 채널 검사선, MEMORY REFRESH TIMING 제어선, 어댑터용 전원과 접지선 등이 있다. I/O카드에 공급되는 전압은 DC+5V, DC-5V, DC+12V, DC-12V의 4가지이며, 이들 모든 기능은 62핀 연결 단자를 통해 카드와 접속된다.
ready line은 I/O 채널 상에서 느린 입․출력이나 메모리 소자를 조작할 때 이용되며, 만일 채널의 준비선이 어드레스된 소자에 의해 활성화되지 않으면 프로세서에서 발생된 모든 메모리 입․출력 주기가 4×210ns/clock, 즉 840ns/byte가 필요하게 되며, I/O 입․출력 주기에는 1.05μs/byte의 주기를 위한 5개의 clock이 필요하다. 또한 DMA전송에서도 1.05μs/byte의 주기를 위한 5개의 clock가 필요하다. refresh주기는 72clock(약 15μs)마다 1번씩 생기며 4개의 clock, 약 7%의 버스 밴드폭이 필요하다.
I/O소자는 I/O mapped address space에 의해 어드레스된다. 채널은 I/O 채널 카드에 768개의 I/O번지를 이용할 수 있도록 되어 있다.
channel check 선은 에러 상태를 프로세서에 알린다. 이 선이 활성화되면 NMI가 8088 프로세서에 걸리며, 메모리 확장 옵션은 이 선을 통해 parity error를 알린다.
판매자 정보

ckmun

- 저작권
- 환불정책
위 정보 및 게시물 내용의 진실성에 대하여 해피캠퍼스는 보증하지 아니하며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지되어 있습니다. 저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지되어 있습니다. 저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
이 자료에 대해 궁금한 점을 판매자에게 직접 문의하실 수 있습니다.
상업성 광고글, 욕설, 비방글, 내용 없는 글 등은 운영 방침에 따라 예고 없이
삭제될 수 있습니다.
다운로드가 되지 않는 등 서비스 불편사항은 고객센터 1:1문의하기를
이용해주세요.
구매한 본인의 구매정보도 함께 표시됩니다.
2. 매시 정각마다 업데이트 됩니다. (02:00 ~ 21:00)
3. 구매자의 학교정보가 없는 경우 기타로 표시됩니다.
4. 지식포인트 보유 시 지식포인트가 차감되며
미보유 시 아이디당 1일 3회만 제공됩니다.