[중앙대학교 3학년 1학기 전자회로설계실습] 결과보고서1 구매 시 절대 후회 없음(A+자료)
- 최초 등록일
- 2023.08.28
- 최종 저작일
- 2019.04
- 15페이지/ 한컴오피스
- 가격 1,000원
소개글
중앙대학교 3학년 1학기 전자회로설계실습 보고서입니다.
총학점 4.4x 로 졸업한 졸업생의 실험보고서로 A+ 받은 자료입니다.
구매 시 절대 후회 없을 것이라 장담합니다.
보고서 분량도 많고, 보고서 내에 회로도, 그래프, 차트 등 포함되어 있습니다.
목차
1. 요약
2. 서론
3. 실험결과
4. 결론
본문내용
첫 번째 실험은 Function generator의 자체 특성과 voltage division에 의해 output resistance에 걸리는 전압이 어떻게 변하는지를 관측하였고, 정확하게 측정되었다.
두 번째 실험에선 먼저 inverting amplifier을 사용하였다. 예비보고서와 최대한 비슷하게 설계를 하였고, 센서의 내부저항을 고려하여 amplifier gain이 -10배가 되도록 설계하였다(overall gain은 -5배). 그리고 나서 파형을 측정하였더니 simulation과 거의 일치하는 파형이 나왔다. 입력과 출력 성분이 모두 ac였기 때문에 coupling에 영향을 받지 않음도 확인했다. 이 후 입력전압을 높여가면서 특정 voltage 이상에선 출력 파형이 찌그러지면서 saturation이 일어나는 것을 확인할 수 있었다. 그 경계의 입력값은 simulation 결과 값과 크게 차이가 없었다. Frequency response 실험을 할 때는 simulation 결과 값을 참고하여 100 Hz, 1 kHz, 10 kHz, 100 kHz, 300 kHz, 500 kHz, 700 kHz, 100 MHz,로 실험하였고, 3 dB frequency와 unit frequency도 주파수 경향을 보면서 측정하였다. 다만 dc offset voltage와 breadboard의 특성 때문에 약간 부정확한 값이 나왔다. input impedance는 과 의 값을 감소시켜 내부저항의 역할을 크게 하였더니 overall gain 값이 크게 감소하고, 출력값도 크게 감소함을 확인했다.
세 번째 실험에선 non-inverting amplifier로 설계를 한 후 동일한 방식으로 하였다. amplifier gain이 5배가 되도록 설계를 하였고, 파형을 측정하였더니 simulation과 역시 매우 유사했다. 또한 전압을 계속해서 높였더니 saturation이 일어나는 것을 확인할 수 있었고, 오차 범위도 작았다.
참고 자료
없음