• AI글쓰기 2.1 업데이트
PARTNER
검증된 파트너 제휴사 자료

시각 동기된 다중 양방향 TMDS 데이터 전송기능을 갖는 IED용 TSMB 버스 시스템의 구현 및 성능분석 (Implementation and Performance Evaluation of TSMB Bus System with Time Synchronized Multiple Bi-Directional TMDS Data Transmissions for Intelligent Electronic Devices)

9 페이지
기타파일
최초등록일 2025.03.13 최종저작일 2023.01
9P 미리보기
시각 동기된 다중 양방향 TMDS 데이터 전송기능을 갖는 IED용 TSMB 버스 시스템의 구현 및 성능분석
  • 미리보기

    서지정보

    · 발행기관 : 대한전기학회
    · 수록지 정보 : 전기학회논문지 / 72권 / 1호 / 37 ~ 45페이지
    · 저자명 : 황병창, 민병기, 김동준, 윤종호

    초록

    In this paper, we propose a novel TSMB bus system with multiple bidirectional data transmission and time synchronization capability for IEDs(Intelligent Electronic Devices). Unlike the legacy unidirectional TMDS(Transition Minimized Differential Signaling) used for transfer digital video signals, the proposed bus system employs dual high-speed serial TMDS link for sending trigger signals from the FPGA of main processor module and receiving the sampled data from submodules such as either current or potential transformers. For simultaneous triggering multiple submdoules, we also employ the precision timing protocol processing capability in the main processor, which generates the wall clock pulse per second(PPS) synchronized to GPS. Adopting PLL for the PPS signal, we can provide the reference clock of 98.304MHz for supporting the data rate of 491.52 Mbps over each TMDS link.
    The data rate can support eight 24 bits ADCs for PTs or CTs in the single link, each of which requires 4800 samplings per second.
    An implemented TSMB bus system with FPGA consists of a single main processor with clock expander and eight submodules, in which each submodule is connected with the bidirectional TMDS link to the FPGA of main processor module. The jitter of 1 PPS between the two main processor modules was measured to be less than 102nsec at the maximum, and the jitter of the TSMB transmission data line was measured to be less than or equal to 660ps at the TP3 point of the receiving side, confirming that the TMDS specification was satisfied. Finally, the proposed time- synchronized multi-directional bus system can contribute to the improvement of the reliability and performance of the algorithm of the intelligent protection relay system through the optimal transmission of equivalent and simultaneous sampling data without the involvement of the processor.

    영어초록

    In this paper, we propose a novel TSMB bus system with multiple bidirectional data transmission and time synchronization capability for IEDs(Intelligent Electronic Devices). Unlike the legacy unidirectional TMDS(Transition Minimized Differential Signaling) used for transfer digital video signals, the proposed bus system employs dual high-speed serial TMDS link for sending trigger signals from the FPGA of main processor module and receiving the sampled data from submodules such as either current or potential transformers. For simultaneous triggering multiple submdoules, we also employ the precision timing protocol processing capability in the main processor, which generates the wall clock pulse per second(PPS) synchronized to GPS. Adopting PLL for the PPS signal, we can provide the reference clock of 98.304MHz for supporting the data rate of 491.52 Mbps over each TMDS link.
    The data rate can support eight 24 bits ADCs for PTs or CTs in the single link, each of which requires 4800 samplings per second.
    An implemented TSMB bus system with FPGA consists of a single main processor with clock expander and eight submodules, in which each submodule is connected with the bidirectional TMDS link to the FPGA of main processor module. The jitter of 1 PPS between the two main processor modules was measured to be less than 102nsec at the maximum, and the jitter of the TSMB transmission data line was measured to be less than or equal to 660ps at the TP3 point of the receiving side, confirming that the TMDS specification was satisfied. Finally, the proposed time- synchronized multi-directional bus system can contribute to the improvement of the reliability and performance of the algorithm of the intelligent protection relay system through the optimal transmission of equivalent and simultaneous sampling data without the involvement of the processor.

    참고자료

    · 없음
  • 자주묻는질문의 답변을 확인해 주세요

    해피캠퍼스 FAQ 더보기

    꼭 알아주세요

    • 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
      자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
      저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
    • 해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.
      파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
      파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

“전기학회논문지”의 다른 논문도 확인해 보세요!

문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2026년 01월 26일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:03 오전