
총 1,075개
-
형태상 초점 교수 중 입력 중심의 기법과 출력 중심의 기법과 명시성2025.04.261. 형태상 초점 교수법(Focus on Form: FonF) 형태상 초점 교수법은 의사소통 교수법의 단점을 보완하기 위해 등장했다. 의사소통 교수법은 언어의 형태(문법 등)를 배제하고 의미에만 초점을 맞추었는데, 이로 인해 의사소통에서 문법의 정확성이 떨어지게 되었다. 형태상 초점 교수법은 의미전달 기능을 유지하면서 언어의 정확성을 요구하는 것이 특징이다. 이 교수법은 의사소통 맥락에서 문법을 교수하고 확장하여, 형태에도 주의를 집중할 수 있게 한다. 따라서 의사소통을 위한 정확성과 유창성을 함께 달성할 수 있다. 2. 입력 중심...2025.04.26
-
Op Amp를 이용한 다양한 Amplifier 설계2025.01.041. 센서 구현 실험을 통해 센서의 구현 과정을 확인하였다. Function generator를 이용하여 정현파 신호를 생성하고, 이를 증폭기 회로에 입력하여 출력 신호를 측정하였다. 입력 신호의 크기와 주파수를 조절하여 예상한 결과와 일치하는지 확인하였다. 또한 입력 신호가 증폭기 회로를 통과하면서 발생하는 전압 강하와 위상 차이를 분석하였다. 2. Inverting Amplifier 동작 Inverting Amplifier 회로를 구현하고 실험을 진행하였다. 입력 신호와 출력 신호를 동시에 관찰하여 이득을 확인하였고, DC 및 ...2025.01.04
-
디지털시스템설계실습_HW_WEEK62025.05.091. 4-to-1 MUX 이번 실습에서는 4-to-1 MUX를 Verilog 코드로 구현하고 시뮬레이션을 통해 동작을 확인했습니다. if-else 문과 case 문을 사용하여 MUX를 구현했으며, 시뮬레이션 결과를 통해 입력 신호 s0, s1에 따라 출력 i0, i1, i2, i3가 정상적으로 동작하는 것을 확인할 수 있었습니다. 2. 4-bit 시프트 레지스터 4-bit 시프트 레지스터를 Verilog 코드로 구현하고 시뮬레이션을 통해 동작을 확인했습니다. non-blocking 할당을 사용하여 클록 신호에 맞춰 입력 sin 값이...2025.05.09
-
전자회로실험 과탑 A+ 결과 보고서 (실험 24 연산 증폭기 응용 회로 2)2025.01.291. 적분기 회로 적분기 회로는 입력 저항 R과 피드백 커패시터 C로 이루어진 간단한 구성으로, 입력 신호에 의해 전류가 흐르고 이 전류가 커패시터에 전하를 축적하면서 출력 전압이 변화하는 원리로 동작합니다. 입력 신호가 일정하면 출력은 선형적으로 증가하거나 감소하며, 저주파 신호에 민감하고 고주파 신호는 감쇠됩니다. 적분기 회로는 속도에서 위치를 계산하는 신호 처리, 삼각파/사인파 생성기, 저주파 필터 및 데이터 누적 계산 등에 응용됩니다. 2. 미분기 회로 미분기 회로는 입력 단자에 커패시터 C와 피드백 경로에 저항 R을 사용하...2025.01.29
-
하나의 프로그램을 자료구조와 알고리즘으로 나누어 설명하시오2025.05.031. 프로그램 구성 프로그램은 자료구조와 알고리즘의 조합이다. 알고리즘을 표현할 때 자연어로 표현하거나 흐름도를 사용할 수 있다. 또한 유사코드를 이용하여 프로그램 구현 시 핵심적인 내용에 집중할 수 있다. 자료구조 중 스택 자료구조에 익숙하지 않은 경우 큐 방식으로 상상하는 경우가 많은데, 이를 극복하기 위해 역량을 키워나가야 한다. 2. 물건 구매 후 거스름돈 내어주는 프로그램 이 프로그램은 물건의 가격과 고객이 지불한 금액을 입력받아 거스름돈을 계산하여 출력하는 프로그램이다. 자료구조로는 가격, 지불 금액, 거스름돈의 각 화폐...2025.05.03
-
실험 6 . 다이오드 리미터 회로와 클램퍼 회로의 특성 실험2025.05.111. 다이오드 리미터 회로 다이오드 리미터(limitter)는 다이오드 파형 정형회로로서 클리핑(clipping)회로 또는 슬라이서(slicer)라고 부른다. 입력 신호의 한부분이 잘려나간 것과 같은 출력을 가지게 된다. 클리핑회로는 적어도 다이오드 한 개와 저항 한 개로 구성되고 직류 전원장치가 필요하다. 이때 출력 파형은 직류전원의 크기를 변화시키거나 여러 가지 소자들을 위치를 변화시겼을 때 서로 다른 레벨로 클리핑 시길 수 있다. 따라서 클리핑회로는 직렬 클리핑회로와 병렬 클리핑회로 또 한 바이어스 된 클리핑회로로 구분 할 수...2025.05.11
-
정보처리이론의 개념과 정보처리과정 및 감각기억, 단기기억, 장기기억 개념 설명과 인지심리학 적용2025.04.271. 정보처리이론 정보처리이론은 인간의 인지를 정보처리 과정으로 보고 이를 컴퓨터에 비유하여 객관적이고 과학적으로 연구한다. 기억은 학습과 관련된 중요한 인지과정이며, 감각기억, 단기기억, 장기기억의 3단계로 이루어진다. 부호화, 파지, 인출 등의 정보처리과정이 있으며, 이러한 이해가 인지심리학에 적용된다. 2. 감각기억, 단기기억, 장기기억 감각기억은 감각 수용기관을 통해 들어온 정보를 짧은 시간 동안 저장하는 곳이다. 단기기억(작동기억)은 일시적으로 정보를 저장하는 곳이며, 청킹을 통해 수용량을 증가시킬 수 있다. 장기기억은 무...2025.04.27
-
A+ / 디지털시스템설계 가/감산기 실험보고서2025.05.131. 프로그래머블 반 가/감산기 A입력의 반전 유무에 따라 가산기와 감산기로 동작하며, XOR 게이트의 특성을 이용하여 두 회로를 하나로 합쳐 반가감산기 회로를 구성할 수 있다. 실험을 통해 이를 확인하고 이해할 수 있었다. 2. 프로그래머블 전 가/감산기 프로그래머블 전 가/감산기는 제어신호에 따라 가산기와 감산기로 동작할 수 있는 회로이다. 실험을 통해 이를 확인하고 이해할 수 있었다. 3. 4비트 병렬 가산기 7483 IC 소자를 이용하여 4비트 병렬 가산기를 구성하고, 입출력 관계를 실험적으로 확인할 수 있었다. 입력을 피가...2025.05.13
-
중앙대학교 전자회로설계실습 예비1. Op Amp를 이용한 다양한 Amplifier 설계 A+2025.01.271. Thevenin 등가회로 구현 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 PSPICE로 그려서 제출하였습니다. Thevenin 등가회로를 구현하기 위해 무부하 상태에서 단자 사이의 전압을 측정하여 Vth를 구하고, 10kΩ 저항을 연결했을 때 전압이 줄어든 것을 이용하여 Rth를 계산하였습니다. 2. Inverting Amplifier 설계 및 시뮬레이션 주파수가 2kHz인 센서의 출력을 증폭하여 1Vpp의 출력을 내는 Inverting Amplifier를 설계하였습니다. 설계 과정과 회로, PSPICE 출력파형...2025.01.27
-
듣기와 다른 영역을 결합하여 교육할 때 가장 관련성이 높은 영역2025.01.181. 듣기와 읽기의 공통점 듣기와 읽기는 모두 상향식과 하향식 과정을 거치며, 언어의 수용적 기능이라는 측면에서 동일한 기능을 가지고 있다. 두 기능 모두 뇌에 저장된 사전 정보를 활용하여 입력된 언어로부터 의미를 파악하는 과정을 거친다. 또한 의미 처리 과정에서 문장 전체가 아닌 구나 절 단위로 의미를 파악하는 유사한 특징을 보인다. 2. 듣기와 읽기의 차이점 듣기에서는 생략, 단순화, 주저 등의 현상이 일어나고 음운적 변이 현상이 발생하는 반면, 읽기에서는 독자가 정보 입력 속도를 스스로 조절할 수 있다는 차이가 있다. 또한 듣...2025.01.18