
총 894개
-
전기회로설계실습 예비보고서 6. 계측장비 및 교류전원의 접지상태의 측정방법설계2025.01.171. DMM을 이용한 접지 전압 측정 DMM의 측정모드를 교류전압 측정모드로 설정하고 측정범위를 220V보다 높게 설정한 후, 실험실 교류전원(220V) power outlet(소켓) 두 개의 접지 사이의 전압을 측정할 수 있다. 2. 계측기 입력 저항 특성 Function Generator의 출력저항은 50Ω이고, DMM의 입력저항은 10MΩ, 오실로스코프의 입력저항은 1MΩ이다. 3. DMM과 오실로스코프의 주파수 특성 비교 DMM은 RMS 값을 측정하므로 {5} over {sqrt {2}}값을 나타내고, 오실로스코프는 최대전압...2025.01.17
-
응용물리회로실험 - OP amp circuit2025.05.071. 비반전 증폭기 회로 첫번째 실험은 그림 5의 a)와 같은 비반전 증폭기 회로를 구성하고 Vin에서 전압과 Vout에서 전압을 관찰하는 실험이다. Vin과 Vout의 측정값은 +Vs의 값과 거의 동일하게 나온 것을 확인할 수 있다. 2. 반전 증폭기 회로 두번째 실험은 그림 5의 b)와 같은 반전 증폭기 회로를 구성하고 Vin에서 전압과 Vout에서 전압을 관찰하는 실험이다. Vin의 측정값은 거의 0에 가까운 전압이 측정되었고, Vout는 약 -6.8V가 측정된 것을 확인할 수 있다. 3. 가변 저항을 이용한 반전 증폭기 회로...2025.05.07
-
연산증폭기 예비보고서(고찰포함)A+2025.01.131. 연산증폭기 연산증폭기는 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분 등의 수학적 연산 기능을 수행할 수 있는 전압 이득이 매우 큰 증폭기입니다. 연산증폭기는 5개의 단자로 구성되어 있으며, 양의 전압과 음의 전압을 받아들여 출력값을 만들어냅니다. 연산증폭기는 두 입력 전압의 차이를 증폭하여 출력 전압을 생성합니다. 반전 증폭기와 비반전 증폭기는 연산증폭기의 대표적인 회로 구성 방식입니다. 2. 반전 증폭기 반전 증폭기는 연산증폭기의 두 입력 단자로 들어가는 전류가 0A이고, 두 입력 단자 사이의 전압차도 0V입니다. 따라서 저항...2025.01.13
-
전기회로설계 및 실습_설계 실습10. RLC회로의 과도응답 및 정상상태응답_결과보고서2025.01.211. RLC 회로의 과도응답 및 정상상태응답 RLC 회로에서 전압의 값에 따라 감쇠 상수와 공진주파수의 값이 달라지고, 감쇠 상수와 공진주파수의 대소 관계에 따라 과감쇠, 임계감쇠, 부족감쇠의 3가지 다른 회로 응답이 나오는 것을 확인했습니다. 또한 각 회로 응답에서 측정 공진주파수와 이론 공진주파수를 구하고 1% 이내의 오차를 갖는 것을 확인했습니다. 마지막으로 저항을 제거한 LC 회로에서 공진 주파수를 측정하고 이론 값과 비교하여 1% 이내의 오차가 나오는 것을 확인했습니다. 2. RLC 회로의 감쇠 주파수 측정 RLC를 직렬로...2025.01.21
-
전자회로실험 A+ 14주차 결과보고서(Current Mirror)2025.05.101. NMOS Current Mirror NMOS Current Mirror 회로를 구성하고 입력 전류와 출력 전류를 측정하여 전류 전달 비율을 계산했습니다. 또한 저항을 단락시키면서 노드 D의 전압과 전류를 측정하여 출력 저항을 계산했습니다. 2. Cascode Current Mirror Cascode Current Mirror 회로를 구성하고 입력 전류와 출력 전류를 측정하여 전류 전달 비율을 계산했습니다. 또한 저항을 단락시키면서 노드 D의 전압과 전류 변화를 측정하여 출력 저항을 계산했습니다. 3. Wilson Current...2025.05.10
-
중앙대 전자회로설계실습 결과보고서92025.01.121. Series-Shunt 피드백 증폭기 실습 4.1(A), (B)에서 Series-Shunt 피드백 증폭기의 입력저항을 1㏀로, 부하저항을 1㏀ 저항으로 제작하여 입력전압을 0V부터 6V까지 1V씩 증가시키며 출력전압을 측정한 후, 입력저항 10㏀, 부하저항 100Ω으로 교체하여 같은 방식으로 입력전압을 증가시키며 출력전압을 측정하고 두 측정값을 비교해 보았다. 두 실습의 출력전압을 비교해본 결과, 입력저항과 부하저항을 바꾸었을 때 gain과 출력전압의 차이가 아주 작았다. 이것을 통해, 식 × 에서 알 수 있듯...2025.01.12
-
전자회로실험 과탑 A+ 예비 보고서 (실험 23 연산 증폭기 응용 회로 1)2025.01.291. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 비반전 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 입력 신호가 비반전(+) 단자로 들어가기 때문에, 출력 신호는 입력 신호와 동일한 위상을 가지며, 반전되지 않습니다. 이득은 피드백 저항과 입력 저항의 비율로 결정되며, 높은 입력 임피던스와 낮은 출력 임피던스를 가지는 특성이 있어 신호 처리에 유리합니다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 반전(-) 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 출력 신호는 입력 신호와 ...2025.01.29
-
실험 23_연산 증폭기 응용 회로 1 예비보고서2025.04.281. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 전압 이득이 무한대라고 가정하면 가상 단락의 개념을 이용하여 입력 전압이 출력 전압과 같다는 것을 보여준다. 하지만 실제 연산 증폭기의 전압 이득이 무한대가 아닌 A_0의 값일 경우 전체 전압 이득은 식 (23.2)와 같이 표현할 수 있다. A_0가 크면 클수록 이상적인 값으로부터의 오차가 줄어든다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 전압 이득이 A_0의 값일 경우 전체 전압 이득은 식 (23.2)와 같이 표현할 수 있다. 역시 A_0가 크면 클수록 이상적인 값으로부터의...2025.04.28
-
계측장비 및 교류전원의 접지상태 측정방법 설계2025.05.161. DMM을 이용한 교류전원 접지 전압 측정 DMM을 전압 측정 모드로 설정하고 두 개의 전원 콘센트 접지에 단자를 연결하여 두 콘센트 사이의 전압을 측정하는 방법을 설계하였습니다. 2. 계측기의 입력 특성 분석 Function Generator의 출력 저항은 50Ω, DMM의 입력 저항은 약 10MΩ, 오실로스코프의 입력 저항은 1MΩ입니다. Function Generator 출력 신호를 다양한 주파수에서 DMM과 오실로스코프로 측정하면 DMM의 주파수 특성에 따라 오차가 발생할 것으로 예상됩니다. 3. 직렬 저항 회로 분석 F...2025.05.16
-
전자회로실험 과탑 A+ 결과 보고서 (실험 14 캐스코드 증폭기)2025.01.291. 캐스코드 증폭기 캐스코드 증폭기는 입력단, 증폭단, 출력 특성으로 구성되어 있다. 입력단의 MOSFET M_1은 소스 팔로워 역할을 하며, 증폭단의 MOSFET M_2는 캐스코드 역할을 한다. 캐스코드 구조는 출력 저항을 크게 만들어 전압 이득을 향상시키며, 채널 길이 변조 효과를 최소화하여 넓은 대역폭에서 동작할 수 있다. 캐스코드 증폭기의 전압 이득은 대략적으로 A_v = g_m * R_D로 나타낼 수 있다. 2. 실험 절차 및 결과 실험에서는 V_GG 값을 변화시키며 출력 전압을 측정하였고, 트랜스컨덕턴스 g_m과 출력 ...2025.01.29