
총 894개
-
전자회로실험 과탑 A+ 결과 보고서 (실험 20 차동 증폭기 기초 실험)2025.01.291. 정전류원 회로 정전류원 회로는 일정한 전류를 제공하는 회로로, 주로 전류 제어 및 안정적인 전류 공급이 요구되는 응용에서 사용된다. 이 회로는 MOSFET의 전류 제어 특성과 전류 거울 원리를 사용하여 기준 전류를 설정하고, 이를 기반으로 일정한 부하 전류를 제공한다. 2. 차동 증폭기 회로 차동 증폭기는 두 입력 신호의 차이를 증폭하는 회로로, 높은 입력 저항과 낮은 출력 저항을 가지며 잡음 제거와 신호 증폭에서 중요한 역할을 한다. 이 회로는 입력 신호의 차이를 증폭하고 공통 모드 신호를 억제하여 신호 품질을 향상시킨다. ...2025.01.29
-
실험 08_공통 베이스 증폭기 예비보고서2025.04.271. 공통 베이스 증폭기 공통 베이스 증폭기는 입력 임피던스가 작기 때문에 전류를 잘 받아들이는 특성을 지니고 있다. 이 실험에서는 공통 베이스 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 2. 공통 베이스 증폭기의 전압 이득 공통 베이스 증폭기의 전압 이득은 소신호 등가회로를 이용해서 구할 수 있으며, 크기는 공통 이미터 증폭기와 같고, 위상만 반대임을 알 수 있다. 3. 공통 베이스 증폭기의 입력 임피던스 공통 베이스 증폭기의 입력 임피던스는 소신호 등가회로를 이용해서 구할 수 있...2025.04.27
-
전자공학실험 12장 소오스 팔로워 A+ 예비보고서2025.01.131. 소오스 팔로워 증폭기 소오스 팔로워는 출력 임피던스가 작으므로, 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 소오스 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 소오스 팔로워 회로에서 입력은 게이트 단자에 인가되고, 출력은 소오스 단자에서 감지된다. 드레인 단자가 공통이므로, 공용 드레인 증폭기라고 할 수 있다. 출력 신호가 입력 신호를 따라가기 때문에 소오스 팔로워'라는 용어를 더 많이 사용한다. 또한, 출력 신호의 DC 레벨이 입력 신호의 DC 레벨에서 Vas...2025.01.13
-
중앙대 전자회로 설계 실습 예비보고서 9_피드백 증폭기 (Feedback Amplifier)2025.01.111. Series-Shunt 피드백 회로 설계 PSPICE schematic을 그리고 입력 전압원의 값을 0V에서 +6V까지 0.1V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 그렸습니다. 입력저항을 10kΩ, 부하저항을 100Ω으로 하고 같은 작업을 반복해서 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 그렸습니다. 두 경우의 transfer characteris...2025.01.11
-
중앙대 전기회로설계실습 예비보고서62025.05.141. DMM 사용법 DMM을 사용하여 실험실 교류전원(220 V) power outlet(소켓) 두 개의 접지 사이의 전압을 측정하는 방법을 설계하였습니다. DMM의 측정모드를 전압측정모드로 바꾼 뒤 측정단위를 V로 전환하고, DMM의 한 선을 1번 교류전원 power outlet의 접지 단자에, 다른 선을 2번 교류전원 power outlet의 접지 단자에 연결하여 두 접지 단자 사이의 전압을 측정하는 방법입니다. 2. 계측기 입력 저항 Function Generator의 출력저항은 50ohm이며, DMM의 입력 저항은 10M o...2025.05.14
-
전자회로설계 및 실습1_설계 실습1. Op Amp를 이용한 다양한 Amplifier 설계_결과보고서2025.01.221. 센서 출력 신호 증폭 본 실험에서는 출력저항이 큰 센서의 출력신호를 증폭하기 위해 Inverting, Non-inverting, Summing Amplifier를 설계, 구현, 측정, 평가하였다. 센서 출력 신호를 10 kΩ 저항과 Function Generator를 이용하여 구현하고, 오실로스코프로 측정한 결과 예상과 다른 출력 전압이 나왔다. 이는 실제 저항값과 이론값의 차이로 인한 것으로 분석되었다. Inverting Amplifier와 Non-inverting Amplifier를 설계하고 측정한 결과, 저항값 차이로 인...2025.01.22
-
전자회로설계실습 6차 예비보고서2025.05.101. Common Emitter Amplifier 설계 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β = 100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(vo/vin)이 –100 V/V이며 emitter 저항 사용한 Commom Emitter Amplifier를 설계, 구현, 측정, 평가한다. 2. Emitter 저항을 삽입한 Common Emitter Amplifier 설계 Emitter 저항을 사용한 Common Emitter Amplifier에서 Rsig = 50 ...2025.05.10
-
중앙대 전기회로설계실습 6차 예비보고서2025.04.271. DMM을 이용한 접지 전압 측정 DMM을 교류전압측정모드(ACV)로 세팅하고, DMM의 한 단자를 220V 교류전원 power outlet(소켓) 접지에, 나머지 단자를 또 다른 220V 교류전원 접지에 연결하여 두 콘센트 사이의 전압을 측정하는 방법을 설계하였습니다. 2. 계측기의 입력 저항 및 주파수 특성 Function Generator의 출력저항은 50Ω이며, DMM의 입력저항은 보통 10MΩ, 오실로스코프의 입력저항은 보통 1MΩ입니다. 주파수에 따른 DMM의 측정값과 오실로스코프의 최대전압 측정값의 관계를 그래프로 ...2025.04.27
-
pspice 기본op앰프응용회로예비레포트2025.05.091. 부임피던스 회로 부입력 저항을 가지며 부임피던스 회로라 불린다. 이 회로는 원하지 않는 정 저항을 상쇄시키는 데 사용되어진다. 입력 저항 R_in은 V_in/I로 정의된다. OP앰프의 입력은 V_+ = V_in, V_- = (R_A V_out)/(R_A +R_F)이며 V_+ = V_-로 두면 V_out = V_in(1 + R_F/R_A)이다. 입력저항 R_in = -R_A R/R_F이다. 저항이 임피던스 Z로 대체되면, 그 회로는 이벽 임피던스 -(R_A/R_F)Z를 갖는 부임피던스 회로가 된다. 2. 종속 전류 발생기 종속전...2025.05.09
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 9 피드백 증폭기 (Feedback Amplifier)2025.05.011. Series-Shunt 피드백 회로 설계 Series-Shunt 피드백 회로를 설계하고 시뮬레이션을 통해 입출력 transfer characteristic curve를 확인했습니다. Op amp의 이득이 충분히 크다고 가정하면 입력 임피던스는 무한대, 출력 임피던스는 0에 가까운 값이 되어 입력 전압과 피드백 전압이 같아지게 됩니다. 따라서 출력 전압은 입력 전압과 피드백 저항 비에 의해 결정됩니다. 시뮬레이션 결과 출력 전압이 입력 전압의 2배가 되는 것을 확인할 수 있었습니다. 2. Series-Series 피드백 회로 설...2025.05.01