
총 133개
-
[예비보고서] 5.전압 제어 발진기 (VCO)2025.04.251. 슈미츠 회로의 특성 본 실습에서 IC로 UA741 Op amp를 이용한다. 목적은 전압제어 발진기(VCO: Voltage Controlled Oscillator)를 설계하고 전압을 이용한 발진 주파수의 제어를 확인하는 것이다. 이 때 적분기 회로에 인가되는 전압의 크기에 따라 출력 전압이 일정한 값에 도달하는 시간이 변하는 것을 이용하여 주파수를 제어한다. Large signal voltage gain 로 주어진 UA741의 반전 및 비반전 입력 단자를 virtual short로 간주할 수 있어 일반적인 적분기 회로의 구성에 ...2025.04.25
-
한양대 논리설계및실험 Breadboard 및 기본 논리게이트2025.05.041. 논리 회로 구성 이 실험에서는 칩 회로도를 구성하고 있는 논리 회로를 배우며, AND, OR, NAND 게이트의 input, output 데이터를 숙지하고, 드 모르간의 제 1,2법칙을 통해 input 데이터가 반대일 경우 output 데이터를 추측할 수 있습니다. Breadboard를 이용해 회로를 구성하고 input 값을 다르게 주어 Truth Table 출력값을 확인하는 것이 실험의 목적입니다. 2. 74LS00 NAND GATE 74LS00 NAND GATE는 1,2번으로 들어가서 3번으로 출력되는데, 이 때 반대값이 ...2025.05.04
-
전기회로설계 및 실습_설계 실습12. 수동소자의 고주파특성 측정방법의 설계_결과보고서2025.01.211. 수동소자의 고주파 특성 이 보고서는 전기회로설계 및 실습 과정의 14주차 보고서로, 수동소자인 저항, 커패시터, 인덕터를 이용하여 회로를 설계하고 고주파에서 이러한 수동소자들이 어떻게 동작하는지 이해하는 것을 목적으로 합니다. 저항, 커패시터, 인덕터는 저주파에서는 이상적인 특성을 보이지만 주파수가 높아지면 기생 성분의 영향으로 인해 특성이 변화하게 됩니다. RC 회로와 RL 회로에 대한 실험 결과를 통해 고주파 영역에서 수동소자의 동작 특성을 확인하였습니다. 2. RC 회로의 고주파 특성 RC 회로에서 저항에 걸리는 전압을 ...2025.01.21
-
논리회로설계실험 2주차 XNOR gate 설계2025.05.151. XNOR Gate 이번 실험의 목적은 Truth table과 Boolean expression으로 나타내고 Verilog 코드를 구현하는 3가지 방식인 Behavioral modeling, Gate-level modeling, Dataflow modeling을 이용하여 XNOR gate를 구현하는 것이다. XNOR gate는 A와 B가 서로 같은 값일 때 TRUE, 즉 1을 Output으로 출력한다. Boolean expression으로는 A⊙B = AB + A'B'로 나타낼 수 있다. 3가지 모델링 방식으로 XNOR gate...2025.05.15
-
(A+자료) 아날로그회로실험 텀프로젝트 OP-AMP를 이용한 차량 주차 안전 시스템2025.04.271. 단위 이득 플로어 단위 이득 플로어의 회로는 비반전 입력단에 5V를 인가해주어 항상 VCC가 출력되도록 만들었음. 단위 이득 플로어의 특징은 Av=1, Rif=(1+A0)Ri, Rof=R0/1+A0로, 이득이 1이기 때문에 입력값이 출력값과 같음. 단위 이득 플로어는 버퍼로 작동하며, 이를 통해 출력단에 있는 다른 비교기와 소자에 영향을 받지 않고, 일정한 출력을 내보낼 수 있으며, 출력 임피던스가 낮아짐. 2. 비교기 OP Amp의 매우 큰 증폭률이 매우 큰 점을 이용하는 회로임. Vi가 양의 값이면 Vo에는 양의 전원전압이...2025.04.27
-
아날로그및디지털회로설계실습 (예비)설계실습 5. 전압제어발진기 A+2025.01.291. 슈미츠 회로의 특성 실험에 사용될 IC(UA741)의 데이터시트를 참조하여 중요한 전기적 특성을 확인하였습니다. 주요 특성으로는 공급전압 범위, 입력전압 범위, 입력 오프셋 전압, 이득대역폭 곱, 출력전압 스윙 범위, 입력 저항 등이 있습니다. 이러한 특성을 고려하여 실험 설계를 해야 합니다. 2. 슈미츠 트리거 회로 설계 PSPICE 시뮬레이션을 통해 Vdd=+5V, Vth=2.5V인 슈미츠 트리거 회로를 설계하였습니다. 저항 R1과 R2의 값을 계산하여 회로를 구현하였고, DC sweep 시뮬레이션 결과 Vth가 2.5V인...2025.01.29
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 8 MOSFET Current Mirror 설계2025.05.011. 단일 Current Mirror 설계 설계실습 8. MOSFET Current Mirror 설계에서는 그림 1의 Current Source 회로를 이용하여 IREF = 10 mA인 전류원을 설계하는 것이 목표입니다. 이를 위해 (A) 2N7000 MOSFET의 데이터시트를 활용하여 (1/2)kn'(W/L)을 구하고, (B) IREF = 10 mA인 전류원을 설계하기 위해 M2의 VGS와 R1 값을 계산합니다. (C) M1이 Saturation 영역에서 동작하기 위한 조건과 RL의 최대값을 구하고, (D) OrCAD로 IO = ...2025.05.01
-
중앙대 전자회로설계실습 결과보고서92025.01.121. Series-Shunt 피드백 증폭기 실습 4.1(A), (B)에서 Series-Shunt 피드백 증폭기의 입력저항을 1㏀로, 부하저항을 1㏀ 저항으로 제작하여 입력전압을 0V부터 6V까지 1V씩 증가시키며 출력전압을 측정한 후, 입력저항 10㏀, 부하저항 100Ω으로 교체하여 같은 방식으로 입력전압을 증가시키며 출력전압을 측정하고 두 측정값을 비교해 보았다. 두 실습의 출력전압을 비교해본 결과, 입력저항과 부하저항을 바꾸었을 때 gain과 출력전압의 차이가 아주 작았다. 이것을 통해, 식 × 에서 알 수 있듯...2025.01.12
-
아날로그 및 디지털회로 설계 실습 실습8_래치와 플립플롭_결과보고서2025.01.211. 래치 이번 실습에서는 논리 gate(nand, inverter)를 사용해 래치와 플립플롭의 회로를 설계하였다. 입력의 변화에 민감한 래치의 특성을 확인할 수 있었다. 래치는 주로 메모리 회로의 데이터 저장에 사용된다. 2. 플립플롭 플립플롭은 클록과 함께 들어온 입력에 민감한 특성을 가지고 있다. 플립플롭은 CPU에 사용된다. 래치와 플립플롭은 디지털 회로에서 매우 중요한 역할을 담당하고 있고 다양한 곳에서 사용되므로 그 동작 원리를 이해하고 회로를 구성할 수 있는 능력을 키우는 것이 중요하다. 3. RS 래치 실험에서 구성한...2025.01.21
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 9. 피드백 증폭기(Feedback Amplifier)2025.04.301. Series-Shunt 피드백 증폭기 설계실습 9. 피드백 증폭기(Feedback Amplifier)의 목적은 피드백을 이용한 증폭기의 동작을 이해하는 것입니다. 이를 위해 Series-Shunt 구조의 피드백 증폭기와 Series-Series 구조의 피드백 증폭기를 설계하고 실험합니다. Series-Shunt 피드백 증폭기는 입력이 전압이고 출력도 전압인 구조이며, 입력 저항, 부하 저항, 전원 전압 변화에도 gain을 일정하게 유지할 수 있어 voltage regulator로 활용할 수 있습니다. 2. Series-Seri...2025.04.30