
총 133개
-
전기회로설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계2025.01.211. RLC 공진 회로 RLC 공진 회로를 이용한 Bandpass, Bandstop filter를 설계, 제작, 실험하는 것이 이 실습의 목적입니다. 공진 주파수, 임피던스, Q 값 등의 개념을 이용하여 RLC 직렬 Band-pass Filter 회로를 설계하고 측정하는 내용이 포함되어 있습니다. 2. Band-pass Filter 설계 RLC 직렬 회로에서 임피던스와 공진 주파수 공식을 이용하여 Band-pass Filter 회로를 설계하였습니다. 주파수에 따른 전달 함수의 크기와 위상을 그래프로 나타내었고, 다양한 주파수에서의 ...2025.01.21
-
중앙대학교 전자회로설계실습 예비보고서82025.01.111. MOSFET Current Mirror 설계 이 실습에서는 N-type MOSFET을 이용하여 특정 reference 전류가 흐를 수 있는 단일 current mirror와 cascode mirror를 설계 및 측정하여, current mirror를 이용한 전류원의 전기적 특성을 이해하는 것이 목적입니다. 단일 current mirror 설계에서는 MOSFET의 특성을 이용하여 10mA의 전류원을 설계하고, 이를 시뮬레이션으로 확인합니다. 또한 cascode current mirror 설계에서는 단일 current mirror...2025.01.11
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 6. 위상 제어 루프(PLL)2025.04.291. 위상 제어 루프(PLL) 위상 제어 루프는 위상 검출기(Phase Detector), 루프 필터(Loop Filter), 전압 제어 발진기(Voltage Controlled Oscillator)로 이루어져 있습니다. 전압 제어 발전기의 출력 위상을 입력 신호의 위상과 비교하여 두 입력의 위상 차이를 가지고 전압 제어 발진기를 제어하는 피드백 시스템입니다. 위상 제어 루프는 위상을 조절할 수 있다는 특징이 있으므로 주로 통신 분야에서 사용됩니다. 2. 위상 검출기 위상 검출기(Phase Detector)는 발진기의 입력과 출력 ...2025.04.29
-
디지털시스템설계 실습 13주차2025.05.091. 8bit -carry lookahead adder 하위모듈 구현 이번 실습에서는 8비트 carry lookahead adder의 하위 모듈을 구현하였습니다. carry lookahead adder는 carry 전파 지연을 줄이기 위해 설계된 adder 회로입니다. 이를 통해 더 빠른 연산 속도를 달성할 수 있습니다. 2. 32bit -carry select adder 모듈 구현 또한 32비트 carry select adder 모듈을 구현하였습니다. carry select adder는 carry 발생 여부에 따라 두 개의 결과를...2025.05.09
-
[예비보고서]중앙대학교 전자회로설계실습 MOSFET 소자 특성 측정2025.05.101. MOSFET 소자 특성 측정 이 보고서는 전자회로 설계 및 실습 과정에서 MOSFET 소자의 특성을 측정하고 분석하는 내용을 다루고 있습니다. 주요 내용으로는 MOSFET의 주요 파라미터 계산, MOSFET 회로 구성 및 시뮬레이션, 측정값과 데이터시트 값 비교, 포화 영역에서의 특성 분석 등이 포함되어 있습니다. 1. MOSFET 소자 특성 측정 MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)은 현대 전자 기기에서 가장 널리 사용되는 반도체 소자 중 하나입니다. MOSF...2025.05.10
-
중앙대학교 아날로그및디지털회로 예비보고서52025.01.201. 슈미트 회로의 특성 슈미트 트리거 (=5 V)의 문턱 전압을 2.5 V로 설계하는 방법을 설명합니다. 문턱 전압 계산 공식을 이용하여 저항비를 1:1로 조정하면 원하는 문턱 전압을 얻을 수 있습니다. 실제 회로 설계 및 시뮬레이션 결과를 통해 2.42 V 부근에서 문턱 전압이 나타나는 것을 확인할 수 있습니다. 2. 슈미트 회로의 출력 주파수 계산 슈미트 회로의 출력 주파수 계산 공식을 도출합니다. 실습 이론에 나오는 식(8-3)과 식(8-5)를 연립하여 주파수 공식 f=1/2πRC를 도출할 수 있습니다. 3. 전압제어 발진기...2025.01.20
-
중앙대학교 아날로그및디지털회로설계실습 신호 발생기2025.05.101. Wien bridge 신호발생기 설계 및 제작 이번 실험에서는 일정한 주파수와 위상, 크기를 가진 주기 함수를 발생시키는 신호 발생기를 설계하였다. Op amp에 인가되는 저항의 크기로 원하는 주파수와 gain을 설정하고, 다이오드를 연결하여 왜곡이 덜 발생하는 회로를 구성하였다. 첫 번째 실험으로 다이오드를 추가하지 않은 신호발생기에서는 발진 주파수가 1.667kHz가 나왔고, 두 번째 실험으로는 다이오드를 추가한 안정된 신호발생기는 발진주파수가 1.613 kHz가 나왔다. 첫 번째, 두 번째 실험의 출력파형을 비교해보고, ...2025.05.10
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 10. 7-segment, Decoder 회로 설계2025.04.291. 7-segment와 Decoder 7-segment와 Decoder를 이해하고 관련 회로를 설계하는 것이 이 실습의 목적입니다. 7-segment는 공통 단자에 High voltage를 연결하고 점등하고자 하는 segment에만 Low voltage를 연결하여 선택적으로 LED를 점등할 수 있습니다. Decoder 74LS47은 10~14까지의 숫자를 표현할 수 있습니다. Karnaugh 맵을 이용하여 각 출력에 대한 간소화된 불리언식을 구했습니다. 이를 바탕으로 Decoder와 7-segment를 이용한 7-segment 구...2025.04.29
-
[A+]전자회로설계실습 예비보고서 102025.01.041. OP-Amp를 이용한 Oscillator (신호발생기) 이 실습의 목적은 OP-Amp를 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive feedback의 개념을 파악하고, 피드백 회로의 parameter 변화에 따른 신호 파형에 대해 학습하는 것입니다. 준비물 및 유의사항, 그리고 OrCAD PSPICE를 사용한 Oscillator 설계 계획이 포함되어 있습니다. 1. OP-Amp를 이용한 Oscillator (신호발생기) OP-Amp(연산증폭기)를 이용한 Oscillator는 다양한 응용 분야에서...2025.01.04
-
홍익대학교 디지털논리실험및설계 3주차 예비보고서 A+2025.05.041. 2-bit 복호기 2-bit 복호기의 경우 2-bit input의 가능한 모든 조합 4가지 (00, 01, 10, 11) 각각에 대한 디코딩 게이트의 출력을 통해서 어떤 input이 들어왔는지 확인할 수 있습니다. 기본 실험 (1) 회로의 경우 (00, 01, 10, 11)에 대한 디코딩 게이트는 각각 (Y0, Y1, Y2, Y3)이고, 어떤 input 이냐에 따라서 특정 디코딩 게이트의 출력만 1이 되고 나머지는 0인 Active HIGH로 회로가 설계되었기 때문에 디코딩 게이트의 출력을 LED를 통해 확인함으로써 어떤 in...2025.05.04