총 236개
-
[부산대 어드벤처디자인] 10장 flip-flop 및 shift registor 예비보고서2025.01.121. 플립플롭 플립플롭은 출력이 0과 1인 안정된 상태를 가지며 두 개의 출력은 반드시 보수여야 한다. R-S 플립플롭, D 플립플롭, JK 플립플롭, T 플립플롭 등 다양한 종류의 플립플롭이 있으며, 각각의 블록 다이어그램과 여기표(excitation table)를 제시하였다. 2. 레이싱 현상 레이싱 현상은 클럭 펄스가 1일 때 출력상태가 변화되면 입력 측에 변화를 일으켜 오동작이 발생되는 현상이다. 하나의 게이트에 대한 두 개의 입력이 동시에 변할 때 일어나는 문제로, 클럭 펄스의 폭이 출력 상태가 되돌아오는 시각 폭보다 크면...2025.01.12
-
[금오공과대학교(금오공대)/기계공학과/기계요소설계(기요설)/2022-1] 기어설계 텀 프로젝트2025.05.071. 기어 설계 계산 과정 입력축의 직경(d1), 전달 토크(T1)을 계산하고, 피니언의 직경(D1), 치형계수(Y), 잇수(Z1)를 구한다. 회전력(Ft', Ft)을 계산하여 Ft > Ft'를 만족하는 최초의 모듈(m), 피니언 직경(D1), 잇수(Z1)를 찾는다. 기어 직경(D2)과 출력축의 토크(T2), 직경(d2)을 계산한다. 2. 사용된 데이터 값의 근거 자료 기계요소설계 포인트 교재, KSD3752 표준, 카티아를 이용한 평기어 그리는 방법 등의 자료를 참고하였다. 3. Catia를 이용한 설계 형상 Catia 소프트웨어...2025.05.07
-
[A+, 에리카] [A+] 2021-1학기 논리설계및실험 Flip-Flops, Latch 실험결과보고서2025.05.011. Flip-Flop Flip-Flop은 클럭(CLK) 입력을 받아 그에 따라 상태를 바꾸는 기억소자입니다. 실험에서는 74LS112를 활용하여 JK Flip-Flop의 동작을 확인하였습니다. JK Flip-Flop은 SR Flip-Flop, D Flip-Flop과 달리 negative edge일 때 출력이 바뀌며, J와 K가 둘 다 1인 경우에는 출력값을 반전시켜줍니다. 2. Latch Latch는 클럭(CLK) 입력을 가지지 않는 기억소자입니다. 실험에서는 SR Latch와 D Latch의 동작을 확인하였습니다. SR Latc...2025.05.01
-
전자회로실험 과탑 A+ 예비 보고서 (실험 3 정전압 회로와 리미터)2025.01.291. PN 접합 다이오드를 이용한 전압 레귤레이터 PN 접합 다이오드를 이용한 전압 레귤레이터는 부하 저항과 병렬로 다이오드를 연결하여, 입력 전압이나 부하 전류의 변화에도 출력 전압이 크게 변화하지 않도록 설계된 회로입니다. 입력 전압이 변하더라도 다이오드의 특성에 의해 출력 전압의 변화가 제한되기 때문입니다. PSpice를 이용하여 입력 전압의 변화와 부하 전류의 변화에 따른 출력의 변화를 모의실험하였습니다. 2. 제너 다이오드를 이용한 전압 레귤레이터 제너 다이오드를 이용한 전압 레귤레이터는 PN 접합 다이오드와 유사한 동작 ...2025.01.29
-
미적분 세특 3D프린팅과 임플란트2025.04.291. 3D 프린팅 속의 미적분 3차원 프린팅은 수학 방정식인 미분을 적용해 복제할 물건을 얇은 두께로 잘라 분석한 뒤, 직선을 모아 곡선을 만드는 적분으로 얇은 막을 한 층씩 쌓아 물체의 바닥부터 꼭대기까지 완성하게 된다. 3D프린터로 출력하기 위해 층층으로 나누는 과정을 슬라이싱이라 하며, 이는 미분과 유사하다. 이후 층층이 쌓아올려 3차원 입체구조를 만들게 되는데 이 과정을 적층체조라 하며, 이 과정은 적분과 유사하다. 2. 3D프린팅에서 사용되는 PID제어 속의 미적분 3D프린팅의 압출기 온도제어기술에 주로 이용되는 PID제어...2025.04.29
-
A+ 정보통신실험 3주차 예비보고서 - 푸스풀 전력 증폭 회로2025.01.061. 전력 증폭기 전력 증폭기는 스피커를 통해 소리로 변환시키기 위한 전기에너지를 증폭하는 회로입니다. 전력 증폭기의 주요 특징은 부하에 요구되는 전력을 공급하고, 진폭이 큰 신호를 증폭하며, 선형성이 중요하다는 것입니다. 전력 증폭기는 소신호 증폭기와 다른 바이어스 방법을 적용합니다. 2. 증폭기 분류 증폭기는 트랜지스터의 동작점(바이어스 전압전류)에 따라 A급, B급, AB급, C급으로 분류됩니다. A급 증폭기는 선형성이 높지만 효율이 낮고, B급 증폭기는 효율이 높지만 왜곡이 심합니다. AB급 증폭기는 A급과 B급의 중간 특성...2025.01.06
-
전자회로실험 과탑 A+ 결과 보고서 (실험 2 정류회로)2025.01.291. 반파 정류 회로 반파 정류 회로는 입력 교류 신호의 양의 반주기만을 이용하여 직류 성분을 출력으로 변환한다. 입력 전압 V_s의 양의 반주기 동안 다이오드 D_1이 forward biased되어 전류가 흐르고, 출력 전압 V_o가 생성된다. 반면 V_s가 음의 반주기일 때 다이오드는 reverse biased 상태가 되어 전류가 흐르지 않고 출력은 0이 된다. 2. 피크 정류 회로 피크 정류 회로는 입력 신호의 피크 값을 저장해 출력한다. 입력 전압 V_s의 양의 반주기 동안 다이오드 D_1이 forward biased되어 커...2025.01.29
-
디지털시스템설계실습_HW_WEEK52025.05.091. 4bit comparator 4비트 comparator 모듈을 구현하고, 이를 연결하여 8비트 cascadable comparator 모듈을 구현하였다. 각 비트를 비교하여 크다, 같다, 작다로 분류하여 출력하는 과정을 이해할 수 있었다. 2. Matrix multiplication 행렬 곱셈 모듈을 구현하면서 컴퓨터가 곱셈 연산을 수행하는 방식을 이해할 수 있었다. 2차원 배열 형태로 구현하는 것이 어려웠다. 3. Positive-edge triggered D flip-flop 양 에지 트리거 D 플립플롭을 구현하면서 동작 ...2025.05.09
-
전자회로실험 과탑 A+ 예비 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기는 게이트 단자를 공통으로 하고, 입력 신호가 소스에, 출력 신호가 드레인에 걸리는 회로입니다. 이 회로는 주로 넓은 대역폭에서 동작하며, 전류 이득이 큰 것이 특징입니다. 입력 신호는 소스 단자에 인가되며, 드레인에서 출력 신호가 나타납니다. 게이트는 고정되어 있어, 입력 신호는 소스에서 드레인으로 흐르는 전류를 제어하게 됩니다. 입력 임피던스는 매우 낮고, 출력 임피던스는 상대적으로 높습니다. 전압 이득은 대략적으로 g_m * R_D로 나타낼 수 있으며, 공통 게이트 증폭기는 전류 이득...2025.01.29
-
중앙대학교 아날로그및디지털회로 예비보고서72025.01.201. NAND 게이트 NAND 게이트의 동작을 분석하였습니다. 위상차가 0도일 때, 입력 신호가 모두 Low일 때 출력이 High가 되고, 입력 신호가 모두 High일 때 출력이 Low가 되는 것을 확인하였습니다. 위상차가 C도일 때와 180도일 때도 분석하였으며, 입력 신호 중 하나가 Low이면 출력이 High가 되는 것을 확인하였습니다. 이를 바탕으로 NAND 게이트의 진리표를 작성하였습니다. 2. NOR 게이트 NOR 게이트의 동작을 분석하였습니다. 위상차가 0도일 때, 입력 신호가 모두 Low일 때 출력이 High가 되고, ...2025.01.20
