
총 214개
-
에너지변환실험 A+레포트_차등증폭기2025.01.131. 단일입력 차동 증폭기 단일입력 차동 증폭기의 출력파형을 입력파형과 비교하고, 위상관계를 살펴본다. 서로 반대의 위상을 갖거나, 차동모드인 두 입력에 대한 차동 증폭기의 출력파형을 관찰하고, 입력파형과의 위상관계를 살펴본다. 2. 차동 증폭기의 출력파형 두 입력신호에 대한 차동 증폭기의 출력파형을 관찰한다. 3. 차동 증폭기의 전압이득 차동 증폭기의 전압이득을 확인한다. 4. 차동 증폭기의 구조 차동 증폭기는 두 개의 입력과 하나의 출력을 갖는 두 개의 트랜지스터로 구성되어 있다. 트랜지스터와 컬렉터의 부하저항으로 브리지를 구성...2025.01.13
-
[A+] 중앙대학교 전기회로 설계실습 예비보고서 9. LPF와 HPF 설계2025.04.291. LPF 설계 C = 10 ㎋인 커패시터와 R을 직렬 연결하여 cutoff frequency가 15.92 ㎑인 LPF를 설계하였습니다. 회로도를 그리고 R의 크기를 구하였습니다. 또한 LPF의 전달함수의 크기와 위상을 0~100㎑까지 linear(H)-log(주파수) 그래프로 그렸습니다. 입력 신호가 10 ㎑, 1 V 정현파일 때 입력 파형과 출력 파형을 그리고 출력의 크기와 입력에 대한 위상을 구하였습니다. 2. HPF 설계 L = 10 mH인 인덕터와 R을 직렬 연결하여 cutoff frequency가 15.92 ㎑인 HPF...2025.04.29
-
전자공학실험 21장 차동 증폭기 심화 실험 A+ 결과보고서2025.01.151. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 실험 절차를 통해 차동 증폭기의 설계 및 동작 원리, 공통 모드 전압 이득, 차동 모드 전압 이득, 공통 모드 제거비(CMRR) 등을 확인하였다. 실험 결과 분석을 통해 MOSFET의 mismatch로 인한 영향, 공통 모드 제거비 향상 방안 등을 고찰하였다. 2. 능동 부하 트랜지스터를 이용한 능동 부하의 경우 저항 부하에 비해 공정에 대한 변화량이 적고, 정확한 저항을 ...2025.01.15
-
[전자회로응용] Characteristics of Enhancement MOSFET 결과레포트 (만점)2025.01.281. MOSFET의 I-V curve MOSFET의 I-V curve에서 triode 영역과 saturation 영역을 수식으로 정의하고 물리적 의미를 분석하였습니다. triode 영역에서는 드레인 전류가 선형적으로 증가하며, saturation 영역에서는 드레인 전류가 일정한 값을 유지합니다. 이는 MOSFET의 동작 원리와 관련이 있습니다. 2. 2N7000 소자의 I-V 특성 DC sweep을 이용하여 2N7000 소자의 I-V 특성을 확인하였습니다. 이를 통해 MOSFET의 동작 영역과 특성을 이해할 수 있었습니다. 3. 2...2025.01.28
-
전기회로설계실습 실습9 예비보고서2025.01.201. LPF 설계 C=10nF인 커패시터와 R을 직렬 연결하여 cutoff frequency가 15.92kHz인 LPF를 설계하였다. 회로도를 그리고 R의 크기를 구하였다. 또한 LPF의 전달함수(H)의 크기와 위상을 0~100kHz까지 linear(H)-log(주파수) 그래프로 그렸다. 2. LPF 실험 LPF에 주파수가 10kHz이고 크기가 1V인 정현파를 인가하였다. 입력파형과 출력파형을 하나의 그래프에 그리고 출력의 크기와 입력에 대한 위상(각도와 시간)을 구하였다. 3. HPF 설계 L=10mH인 인덕터와 R을 직렬 연결하...2025.01.20
-
교류및전자회로실험 실험9-1 트랜지스터 기초실험 예비보고서2025.01.171. 트랜지스터 트랜지스터는 N형 반도체와 P형 반도체를 NPN 혹은 PNP의 격층구조로 조합한 소자이고, Collector, Emitter, Base라고 하는 세개의 단자가 있다. 트랜지스터의 주단자는 Collector와 Emitter이며, 트랜지스터의 전류는 Collector에서 Emitter로 소자를 관통하여 흐르는 전류 IC를 말한다. 트랜지스터의 특성은 이들 두 변수 사이의 전압-전류 간 관계를 의미하며, base 단의 전류를 변화시킴으로써 특성곡선을 변화시켜 줄 수 있다. 따라서 base는 트랜지스터의 동작을 사용자가 제...2025.01.17
-
연산 증폭기와 그 응용2025.05.011. 이상적인 연산 증폭기 이상적인 연산 증폭기를 가정했을 때, 전류 측면에서는 연산증폭기 내부 저항이 무한대이므로 흘러들어가는 전류가 없다. 전압 측면에서는 offset 전압이 0이 되어 두 입력 단자의 전압이 동일하다. 따라서 출력은 V0=A(v1-v2)로 표현되며, 증폭률 A가 무한대이므로 v1=v2가 된다. 2. 가상 단락과 가상 접지 가상 단락은 두 입력 단자 사이의 전압이 0에 가까워 단락된 것처럼 보이지만, 실제로는 두 단자의 전류가 0인 특성을 말한다. 가상 접지는 반전 증폭기 구성에서 + 입력 단자가 접지와 연결되어...2025.05.01
-
Op Amp를 이용한 다양한 Amplifier 설계 결과보고서 중앙대학교 전자회로설계및실습2025.04.271. Op Amp 증폭기 설계 Op Amp는 고입력 저항, 저출력 저항, 높은 개방 이득이 특징이며 +입력단자와 -입력단자간 전압차를 증폭시키는 기능을 지닌 증폭기이다. 실험을 통해 Inverting/non-Inverting Amplifier 설계를 수행하고 입출력 전압을 측정하여 이득을 계산하고 이론값과 비교하였다. 또한 입출력 전압이 동일할 때의 주파수를 측정하고 왜곡되기 전 출력파형을 측정하였다. 2. Inverting Amplifier 동작 Inverting Amplifier를 구현하고 입력전압과 출력전압을 측정하였다. 설계...2025.04.27
-
실험 20_차동 증폭기 기초 실험 결과 보고서2025.04.281. 차동 증폭 회로 차동 증폭 회로(differential amplifier)는 출력이 단일한 단일 증폭 회로(single-ended amplifier)에 비하여 노이즈와 간섭에 의한 영향이 적고, 바이패스(bypass) 및 커플링(coupling) 커패시터를 사용하지 않고도 증폭 회로를 바이어싱하거나 다단 증폭기의 각 단을 용이하게 커플링할 수 있으므로, 집적회로의 제작 공정이 좀더 용이하여 널리 사용되고 있다. 2. MOSFET 차동 증폭 회로 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기...2025.04.28
-
디지탈공학개론_디지털 IC 계열에 대한 특성, 논리장치인 chip의 전력소모를 계산하고 가장 낮은 전력을 소모하는 것2025.01.171. IC의 소모 전력 계산 IC의 전력 소모를 계산하기 위한 계산식은 전압과 전류의 곱으로 나타낼 수 있다. 주어진 7400 Series의 디지털 IC에 대한 특성을 참조하여 각 칩의 소모 전력을 계산한 결과, 74AC00이 가장 큰 236.25[mW]이며, 74LS00이 가장 낮은 16[mW]인 것으로 나타났다. 2. IC의 소모 전력 비교 계산 결과를 바탕으로 4가지 IC를 전력 소모가 낮은 순서대로 배열하면 74LS00, 7400, 74S00, 74AC00 순이다. 따라서 본 과제에서 요구하는 가장 낮은 전력을 소모하는 IC...2025.01.17