
총 92개
-
전자공학실험 11장 공통 소오스 증폭기 A+ 예비보고서2025.01.131. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소오스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소오스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 소신호 등가회로 MOSFET이 포화 영역에서...2025.01.13
-
전자회로실험 과탑 A+ 예비 보고서 (실험 12 소오스 팔로워)2025.01.291. 소오스 팔로워 회로 소오스 팔로워 회로는 입력 신호를 거의 변형 없이 전달하면서 출력 저항을 낮추고 전류를 증폭해 부하를 안정적으로 구동하는 데 사용된다. 이 회로의 주요 특성은 입력과 출력의 관계, 전압 이득, 출력 저항 감소, 전류 이득 등이다. 2. MOSFET 특성 실험에서는 MOSFET의 특성을 이용한 소오스 팔로워 회로를 분석하였다. MOSFET의 문턱 전압, 트랜스컨덕턴스, 출력 저항 등의 특성을 확인하고, 이를 바탕으로 소신호 등가회로를 구성하였다. 3. 입력-출력 전달 특성 입력 전압 변화에 따른 출력 전압의 ...2025.01.29
-
중앙대 전자회로설계실습 결과보고서12025.01.121. Op Amp를 이용한 Amplifier 설계 이번 설계실습에서는 Inverting Amp와 Non-Inverting Amp를 직접 설계하고, pspice로 예상한 이론값과 실습을 통해 측정한 값을 비교해 보았습니다. 실험을 통해 Inverting Amp의 gain을 10으로 설계하였고, 그에 따른 입력전압과 출력전압이 거의 일치하는 것을 확인할 수 있었습니다. 또한 주파수가 증가할수록 voltage gain이 감소하는 Low Pass Filter의 특성을 갖고 있음을 확인할 수 있었으며, 입력전압이 줄어들었을 때 출력 전압 역...2025.01.12
-
중앙대학교 전자회로설계실습 예비보고서22025.01.111. OP Amp의 Offset Voltage 측정 OP Amp의 offset 전압을 측정하기 위해 두 입력단자를 접지시킨 Open-Loop 회로를 설계하고, 이상적인 OP Amp와 유한한 Open-Loop Gain을 고려한 경우의 출력전압 수식을 제시하였다. 또한 Datasheet에 나타난 Offset Voltage의 Min, Typ, Max 값의 의미와 Offset Voltage 조정 방법을 설명하였다. 2. OP Amp의 Slew Rate 측정 OP Amp의 Slew Rate를 측정하기 위해 입력 주파수와 입력 전압을 낮추는 ...2025.01.11
-
아날로그 및 디지털회로 설계 실습결과 보고서2025.01.061. RS 래치 RS 래치는 교차교합된 두 NOR 게이트로 만들어진 순차식 회로로, 기본 기억소자장치입니다. 입력 R이 1일 때 출력 Q는 0으로 리셋되고, 입력 S가 1일 때 출력 Q는 1로 셋됩니다. 두 입력 R과 S 모두 0인 경우에는 현재 상태의 Q와 ~Q값을 그대로 유지하게 됩니다. R과 S가 모두 1인 경우는 금지된 입력에 해당합니다. 2. Edge-triggered 플립플롭 Edge-triggered 플립플롭은 클록신호가 0에서 1로 또는 1에서 0으로 바뀌는 순간에만 입력을 샘플링합니다. Rising edge에서 클록...2025.01.06
-
중앙대학교 아날로그및디지털회로 예비보고서102025.01.201. 7-segment/Decoder 진리표 7-segment/Decoder 진리표를 작성하였습니다. 입력 ABCD와 출력 abcdefg의 진리표를 제공하였습니다. 2. 불리언식 구하기 Karnaugh 맵을 이용하여 간소화된 Sum of product 또는 Product of sum 형태의 불리언 식을 구하였습니다. a, b, c, d, e, f, g 등의 불리언 식을 제공하였습니다. 3. 7-Segment 구동 회로 설계 Decoder와 7-segment를 이용한 7-segment 구동 회로를 설계하였습니다. Pspice 프로그램...2025.01.20
-
전자회로설계실습 1차 예비보고서2025.05.101. Op Amp를 이용한 다양한 Amplifier 설계 센서의 Thevenin 등가회로를 구하고 PSPICE로 그렸습니다. 센서의 출력전압을 증폭하기 위해 Inverting Amplifier, Non-Inverting Amplifier, Summing Amplifier를 설계하고 PSPICE 시뮬레이션을 수행하였습니다. 각 증폭기의 설계과정, 회로, 출력파형을 제시하였고 주파수 특성 분석 결과도 포함하였습니다. 또한 증폭기 간 비교와 실험 결과도 기술하였습니다. 1. Op Amp를 이용한 다양한 Amplifier 설계 Op Amp...2025.05.10
-
A+ 전자회로설계실습_Common Emitter Amplifier의 주파수 특성2025.01.211. Common Emitter Amplifier의 주파수 특성 이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가했습니다. PSPICE 시뮬레이션을 통해 다양한 조건에서의 출력 파형, 이득, 주파수 특성 등을 분석했습니다. 커패시터 값 변화에 따른 주파수 특성 변화를 확인했으며, 3dB 대역폭과 unity gain 주파수 등을 구했습니다. 또한 function generator 설정에 대해서도 설명했습니다. 1. Common Emitte...2025.01.21
-
심전도 (ECG) 필터 설계2025.04.291. 계측증폭기 설계 계측증폭기는 세 개의 op-amp를 사용하여 설계되었습니다. 입력 신호를 약 100배 증폭하기 위해 저항 값을 조정하였습니다. 2. 협대역차단필터 설계 협대역차단필터는 op-amp를 이용하여 설계되었습니다. 60Hz 주파수 대역을 잘 차단하는 것을 확인할 수 있었습니다. 3. 대역통과필터 설계 대역통과필터는 저역통과필터와 고역통과필터가 혼합된 형태로 설계되었습니다. 0.5Hz~100Hz 대역의 심전도 신호를 통과시키도록 설계하였습니다. 4. PSPICE 해석 및 검증 PSPICE 시뮬레이션 결과, 60Hz 잡음...2025.04.29
-
중앙대학교 전자회로설계실습 예비7. Common Emitter Amplifier의 주파수 특성 A+2025.01.271. Common Emitter Amplifier의 주파수 특성 이 실습에서는 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성을 분석하였습니다. Rsig = 50Ω, RL = 5kΩ, VCC = 12V인 경우, β = 100인 BJT를 사용하여 Rin이 kΩ 단위이고 amplifier gain(υo/υin)이 100 V/V인 증폭기를 설계하였습니다. 입력 신호로 100 kHz, 20 mVpp 사인파를 사용하였으며, PSPICE 시뮬레이션을 통해 회로의 전압, 전류 및 출력 파형을 분석하였습니다...2025.01.27