
총 518개
-
전자공학실험 9장 MOSFET 회로 A+ 결과보고서2025.01.151. MOSFET 동작 원리 MOSFET은 전계 효과(field effect)를 이용하여 전류가 흐르는 소자이며, 전하를 공급하는 소스 단자, 전하를 받아들이는 드레인 단자, 전류의 양을 조절하는 게이트 단자, 기판의 역할을 하는 바디 단자로 구성되어 있다. 게이트 전압을 바꾸면 드레인에서 소스로 흐르는 전류가 바뀌면서 증폭기로 동작할 수 있다. 2. NMOS 전류-전압 특성 NMOS의 경우 VGS-Vth>0일 때부터 차단 영역을 벗어나 전류 ID가 흐르기 시작한다. VDS가 증가함에 따라 전류 ID는 linear하게 증가하다가 포...2025.01.15
-
실험 21_차동 증폭기 심화 실험 예비보고서2025.04.281. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 차동 증폭기는 공통 모드 제거비(CMRR)가 중요한 특성이며, 이를 위해 부하 저항과 트랜지스터의 매칭이 중요하다. 능동 부하를 사용하면 저항 부하에 비해 공정 변화에 강하고 추가 비용이 들지 않는 장점이 있다. 2. 공통 모드 제거비(CMRR) 공통 모드 제거비(CMRR)는 차동 증폭기의 중요한 특성으로, 차동 입력과 공통 모드 입력에 대한 이득 비율을 나타낸다. CMRR...2025.04.28
-
전자회로설계 및 실습9_설계 실습9. 피드백 증폭기_결과보고서2025.01.221. Series-Shunt 피드백 증폭기 Series-Shunt 피드백 증폭기 회로를 구성하고 입력전압을 0V에서 6V까지 0.1V씩 증가시키며 출력전압의 변화를 확인하였다. 입력저항 1kΩ, 부하저항 RL에 대해 평균 4.52%의 오차로 출력전압을 측정하였다. 입력저항 10kΩ, 부하저항 RL에 대해서는 평균 3.13%의 오차로 출력전압을 측정하였다. 전원전압을 12V에서 8V로 변경하고 입력전압을 0V에서 4V까지 증가시키며 평균 5%의 오차로 출력전압을 측정하였다. 2. Series-Series 피드백 증폭기 Series-S...2025.01.22
-
실험 11. 공통 이미터 접지 증폭기 회로의 특성 실험2025.05.111. 공통 이미터 증폭기 회로 공통 이미터 증폭기 회로의 입력 임피던스, 출력 임피던스, 전류 이득, 전압 이득, 위상반전 특성을 이해할 수 있다. 이미터 접지 증폭기에서 교류전원 쪽에서 바라다본 저항은 이미터 다이오드와 병렬로 연결된 바이어스 저항들이며, 베이스 쪽으로 들여다본 저항은 입력 임피던스로 표시된다. 증폭기의 출력 쪽에서 발생되는 현상을 알아보기 위해 테브닌 회로를 구성하여 테브닌 전압과 테브닌 임피던스를 구할 수 있다. 2. 저항비와 전압비 공통 이미터 증폭기에서 저항비와 전압비가 같은 이유는 옴의 법칙에 의해 이미터...2025.05.11
-
서강대학교 22년도 전자회로실험 5주차 결과레포트 (A+자료)2025.01.121. 바이폴라 트랜지스터 BJT 바이폴라 트랜지스터는 두개의 pn 접합이 연결된 구조로, 세개의 단자 베이스, 이미터, 콜렉터가 있다. 바이폴라 트랜지스터의 전압-전류 특성은 IC와 IB의 비를 β라고 하며, 보통 100~200의 큰 값을 가진다. 하지만 IE와 IC의 비인 α는 1에 매우 가까운 수치가 된다. BJT는 VCE, VBE에 따라 동작 영역이 바뀌게 되는데, 일반적으로 가장 많이 BJT를 활용할 수 있는 영역은 능동영역으로, VCE가 VCEsat (=0.4V) 이상이고, VBE는 다이오드의 턴온전압과 비슷한 0.7V 이...2025.01.12
-
전자회로설계 및 실습6_설계 실습6. Common Emitter Amplifier 설계_예비보고서2025.01.221. Common Emitter Amplifier 설계 Rsig = 1 Ω, RL = 2 kΩ, VCC = 12 V인 경우, β = 100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(Av)이 -100 V/V인 emitter 저항사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가한다. 설계 과정에서 Early effect를 무시하고 이론부의 overall voltage gain Gv 식을 사용하여 RC를 결정하고, Rin, IC, IB, IE, VC, VE, VB, RE, ...2025.01.22
-
실험 10_MOSFET 바이어스 회로 결과 보고서2025.04.281. MOSFET 바이어스 회로 MOSFET을 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 MOSFET을 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서 공부하고, 실험을 통하여 그 동작을 확인하고자 한다. 2. MOSFET 바이어스 회로 구성 실험회로 1에서 드레인 전압이 8V, 드레인 전류가 1mA가 되도록 R_S, R_1, R_2를 구하였다...2025.04.28
-
[A+]전자회로설계실습 예비보고서 72025.01.041. Common Emitter Amplifier의 주파수특성 이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter Amplifier의 주파수 특성 및 커패시터들의 영향을 측정하고 평가합니다. 100 kHz, 20 mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 시뮬레이션하여 모든 노드의 전압과 브랜치의 전류가 나타난 회로도와 출력파형을 제출합니다. 출력전압의 최대값, 최소값, 피크-피크 값을 확인하고 주파수 특성을 분석합니다. 1. Common Emitter Amplifier의 주파수특성 Comm...2025.01.04
-
이미터 공통 증폭기 결과보고서2025.01.021. 이미터 공통 증폭기 이번 실험에서는 이미터 접지 증폭기에서의 이미터, 베이스, 콜렉터 전압을 측정하고 이를 이용하여 트랜지스터에서 흐르는 전류의 값과 β, gm, rpi의 값을 계산할 수 있었다. 또한 입력과 출력 전압을 측정하여 입력과 출력 저항의 값을 계산할 수 있었다. 이러한 과정을 통하여 이미터 접지 증폭기의 입력 저항과 출력 저항의 개념을 잘 이해하게 된 것 같다. 출력 파형의 왜곡 현상을 관찰하여 회로가 포화상태에 도달하였는지, 차단 상태에 도달하였는지에 대하여 알아볼 수 있었다. 이번 실험에서는 그래프의 윗부분이 ...2025.01.02
-
중앙대학교 3학년 1학기 전자회로설계실습 결과보고서6: Common Emitter Amplifier 설계2025.05.141. Common Emitter Amplifier 설계 Common Emitter Amplifier를 설계하였다. 직류 전압에서의 회로에서 Vb, Vc, Ve를 측정한 후 Ic, Ie, Av를 구한 후 simulation 값과 비교하였다. 최대 오차율은 2.27%로 성공적인 실험이었다. 100kHz, 20 mVpp의 주파수를 넣은 실험에서도 같은 과정을 반복하였다. 오차율은 최대 3.21%로 만족스런 실험이었다. 2. BJT 동작 원리 EBJ는 forward bias, CBJ는 reverse bias에 두어 BJT를 active m...2025.05.14