
총 518개
-
Op Amp Digital 회로 pre/post-report2025.05.161. Op Amp (Operational Amplifier, 연산 증폭기) 연산증폭기는 두개의 입력과 한개의 출력을 가지는 직류 연결형 전압 증폭기이다. 하나의 연산 증폭기는 입력 단자간의 전위차보다 백배에서 수 천배 큰 출력 전압을 생성한다. 회로 표기 기호에는 V+: 비반전 신호 입력, V-: 반전 신호 입력, Vout:출력, Vs+:양의 전원 공급 전압, Vs-:음의 전원 공급 전압이 있다. 2. Inverting Amplifier(반전 증폭기) 반전 증폭기는 입력된 신호 대해 정해진 증폭도로 신호가 반전되어 출력되는 증폭기이...2025.05.16
-
중앙대학교 전자회로설계실습 예비보고서92025.01.111. Series-Shunt 피드백 증폭기 설계 Series-Shunt 구조의 피드백 증폭기를 설계하고 실험하였습니다. 입력 전압을 0V에서 6V까지 변화시키면서 출력 전압의 변화를 관찰하였습니다. 입력 저항과 부하 저항의 값을 변경하여도 동일한 결과가 나오는 것을 확인하였습니다. 또한 입력 전압을 2V로 고정하고 전원 전압을 변화시켰을 때 출력 전압이 일정 수준 이상에서 더 이상 변하지 않는 것을 확인하였습니다. 2. Series-Series 피드백 증폭기 설계 Series-Series 구조의 피드백 증폭기를 설계하고 실험하였습니...2025.01.11
-
소신호 전압 증폭 회로 실험 결과보고서2025.01.041. 소신호 공통이미터 증폭기 이 실험의 목적은 소신호 공통이미터 증폭기의 특성과 동작을 살펴보고, 이득에 영향을 주는 요인을 알아보는 것입니다. 또한 입력 및 출력 신호 간의 위상차가 180°임을 확인하는 것입니다. 실험 결과, 이론값과 실험값 사이에 약간의 차이가 있었지만, 대체로 유사한 결과를 얻을 수 있었습니다. 실험 과정에서 트랜지스터의 방향, 커패시터 연결 방식 등 유의해야 할 점들을 확인할 수 있었습니다. 또한 오실로스코프로는 전류 측정이 어려워 멀티미터로 측정했지만, 예상치 못한 결과가 나와 원인을 분석해볼 필요가 있...2025.01.04
-
전자회로실험 과탑 A+ 예비 보고서 (실험 10 MOSFET 바이어스 회로)2025.01.291. MOSFET 바이어스 회로 MOSFET을 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 MOSFET을 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서 공부하고, 실험을 통하여 그 동작을 확인하고자 한다. 2. 게이트 바이어스 회로 게이트 바이어스 회로(실험회로 1)는 가장 기본적인 전압분배 MOSFET 바이어스 회로이다. 이 회로는 소스 단자...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 7 이미터 팔로워)2025.01.291. 이미터 팔로워 회로 이미터 팔로워 회로는 베이스에 입력된 신호가 이미터로 전달되며, 출력 신호는 입력 신호와 같은 위상을 가지지만 전압 이득이 거의 1인 특징을 갖는 회로입니다. 이 회로는 주로 전류 이득을 높이기 위해 사용되며, 출력 임피던스를 낮추고 입력 임피던스를 높이는 데 유리합니다. 2. 전압 이득 이미터 팔로워 회로의 전압 이득은 1에 매우 가깝습니다. 이는 출력 전압이 입력 전압을 거의 그대로 따라간다는 뜻이며, 위상 반전이 발생하지 않습니다. 3. 입력 임피던스 입력 임피던스는 매우 크습니다. 입력 임피던스는 베...2025.01.29
-
응용물리회로실험 - Transistor CE2025.05.071. 공통 이미터 증폭기 공통 이미터 증폭기는 교류신호에 대하여 이미터 단자가 입력과 출력의 공통 단자 역할을 하며, 높은 전압이득 및 전류 이득을 갖게 된다. 입력과 출력에 결합 커패시터와 이미터와 접지 사이의 바이패스 커패시터로 구성되어 있다. 교류 입력신호는 베이스 단자에 결합 커패시터를 통해 연결되고, 출력신호는 컬렉터 측의 결합 커패시터를 통해 부하와 연결된다. 바이패스 커패시터는 교류입력의 동작 주파수에서 매우 작은 용량성 리액턴스 값을 갖도록 설정되어 이미터 단자를 접지시킨다. 1. 공통 이미터 증폭기 공통 이미터 증폭...2025.05.07
-
전자회로실험 과탑 A+ 결과 보고서 (실험 9 MOSFET 기본 특성)2025.01.291. NMOS 회로의 전류-전압 특성 NMOS 회로는 공통 소스 증폭기 회로로, 입력 신호가 NMOS 트랜지스터의 게이트에 인가되어 출력 전압을 변조하는 구조다. 게이트와 소스 간 전압 V_GS가 임계 전압 V_th보다 클 때 트랜지스터가 켜져서 드레인에서 소스로 전류가 흐르게 된다. 출력 전압은 V_DD - I_D * R_D로 계산된다. 2. PMOS 회로의 전류-전압 특성 PMOS 회로는 공통 소스 증폭기 회로로, NMOS와는 반대로 동작한다. PMOS는 게이트 전압이 소스 전압보다 낮을 때 턴온된다. 게이트와 소스 간 전압 V...2025.01.29
-
중앙대학교 연산 증폭기 회로 결과 보고서2025.01.291. 연산 증폭기 회로 실험을 통해 연산 증폭기 회로의 동작 원리를 이해하였다. 반전 증폭기와 비반전 증폭기의 특성을 확인하였고, 입력 오프셋 전압, 입력 바이어스 전류, 슬루율, 동상 제거비 등 연산 증폭기의 주요 특성을 측정하였다. 실험 결과에서 오차가 발생한 요인으로는 연산 증폭기의 성능 한계, 실험 환경의 잡음, 저항값의 오차, 입력 신호의 왜곡 등이 있었다. LM741과 LF351 연산 증폭기의 장단점을 비교하였는데, LM741은 정밀도가 높고 단순한 반면 LF351은 고속 신호 처리에 적합하다는 차이가 있었다. 1. 연산...2025.01.29
-
실험 20_차동 증폭기 기초 실험 예비보고서2025.04.281. 차동 증폭기 기초 실험 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통하여 검증하고자 한다. 이를 토대로 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 확인하고, 특성을 분석한다. 2. 전류 거울 능동 부하와 전류 거울은 집적회로를 설계할 때 일정한 전류원이 가장 기본적인 요소가 되는데, 전류원이 필요한 곳마다 저항을 사용하여 회로를 설계하면 신뢰성이 저항의 정확도에 따라 결정된다. 따라서 수동 부하 저항을 사용하여 집적회로를 설계하기보다는 능동 부하 회로를 이용...2025.04.28
-
실험 09_MOSFET 기본 특성 결과보고서2025.04.281. MOSFET 기본 특성 MOSFET은 전계 효과(field effect)를 이용하여 전류가 흐르는 소자이며, 전하를 공급하는 소오스 단자, 전하를 받아들이는 드레인 단자, 전류의 양을 조절하는 게이트 단자, 기판의 역할을 하는 바디 단자로 구성되어 있습니다. 게이트 전압을 바꾸면 드레인에서 소오스로 흐르는 전류가 바뀌면서 증폭기로 동작할 수 있습니다. 이 실험에서는 MOSFET의 기본적인 동작 원리를 살펴보고, 전류-전압 특성 및 동작 영역을 실험을 통하여 확인하였습니다. 2. NMOS와 PMOS의 문턱 전압 차이 NMOS의 ...2025.04.28