총 441개
-
클리핑과 클램핑회로 결과 레포트2025.01.281. 클리핑 회로 클리핑 회로는 인가된 교류 신호의 일부를 자르는 회로로, 저항과 다이오드의 조합으로 구성됩니다. 입력 신호가 구형파인 경우 쉽게 해석할 수 있지만, 정현파나 삼각파인 경우 입력 신호가 계속 변하므로 기본적으로 어떤 순간의 값과 직류 전원 전압의 관계에 따라 출력을 결정합니다. 2. 클램핑 회로 클램핑 회로는 입력 파형의 첨두값을 바꾸지 않고 특정 직류 전압 값만큼 이동시키는 회로입니다. 회로에 다이오드, 저항, 커패시터가 포함되어 있으며, 이동할 직류 전압 값을 조정하기 위해 별도의 직류 전원이 필요합니다. 커패시...2025.01.28
-
스마트 생산과 자동화: 제어시스템과 산업용 제어2025.11.141. 제어 시스템의 응답 제어 시스템의 응답은 입력(주로 계단입력) 시 시간 변화에 따른 출력의 변화를 의미합니다. 과도응답과 정상응답으로 구분되며, 비진동 응답은 느린 응답속도를 가지고 진동 시스템은 빠른 응답속도를 가집니다. 물체의 고유진동수와 외부 힘이 일치하면 공명이 발생하여 구조물 붕괴 등의 파괴로 이어질 수 있으므로, 진동 흡수 설계가 중요합니다. 2. 발전된 자동화 기능 안전 모니터링은 작업자 안전과 장비 보호를 위해 시스템 동작을 지속적으로 추적 감시합니다. 유지보수 및 진단은 고장 문제를 반자동으로 처리하고, 상태 ...2025.11.14
-
Verilog HDL을 이용한 AND Gate 설계 및 FPGA 구현2025.11.121. Verilog HDL Verilog HDL은 FPGA나 집적회로 등의 전자 회로 및 시스템에 사용되는 하드웨어 기술 언어로, IEEE 1364로 표준화되어 있습니다. 회로 설계, 검증, 구현 등의 용도로 사용 가능하며, 회로도 작성 대신 언어적 형태로 전자회로의 기능을 구성합니다. Module 단위로 설계되며, Synthesis 부분과 Test bench로 구성되어 있습니다. 2. HDL 설계 레벨 HDL 설계는 세 가지 레벨로 구분됩니다. Behavioral level은 진리표와 같이 case를 이용하여 회로의 동작을 정확하...2025.11.12
-
실험 6 . 다이오드 리미터 회로와 클램퍼 회로의 특성 실험2025.05.111. 다이오드 리미터 회로 다이오드 리미터(limitter)는 다이오드 파형 정형회로로서 클리핑(clipping)회로 또는 슬라이서(slicer)라고 부른다. 입력 신호의 한부분이 잘려나간 것과 같은 출력을 가지게 된다. 클리핑회로는 적어도 다이오드 한 개와 저항 한 개로 구성되고 직류 전원장치가 필요하다. 이때 출력 파형은 직류전원의 크기를 변화시키거나 여러 가지 소자들을 위치를 변화시겼을 때 서로 다른 레벨로 클리핑 시길 수 있다. 따라서 클리핑회로는 직렬 클리핑회로와 병렬 클리핑회로 또 한 바이어스 된 클리핑회로로 구분 할 수...2025.05.11
-
자율주행차와 교통 혁신2025.01.221. 자율주행차의 개념과 기술 자율주행차는 인간의 개입 없이 스스로 주행하는 차량을 의미합니다. 이 차량은 센서, 카메라, 인공지능(AI), 라이다(LiDAR), 레이더 등을 이용하여 주행 환경을 인식하고, 주행 경로를 계획하며, 자동차를 조작합니다. 자율주행차는 교통 상황에 대한 실시간 분석과 의사 결정을 통해 안전하고 효율적인 주행을 가능하게 합니다. 2. 자율주행차의 발전 단계 자율주행차는 미국 자동차 공학회(SAE)가 정의한 5단계로 분류됩니다. 레벨 0(완전 수동)부터 레벨 5(완전 자동화)까지 단계적으로 발전하고 있으며,...2025.01.22
-
전자회로실험_A+레포트_Diode Clamper & Filter2025.01.131. 다이오드 클램퍼 회로 다이오드 클램퍼 회로는 입력 신호 파형을 변화시키지 않고 일정한 레벨로 고정시키는 회로이다. 다이오드, 캐패시터, 저항이 회로에 필요하며, 캐패시터 양단의 전압이 최댓값으로 유지될 수 있도록 충분한 충전시간이 필요하다. 양의 클램퍼는 입력신호 전압에 직류 전압을 더하여 그 레벨에 고정하고, 음의 클램퍼 회로는 캐패시터 양단에 Vp(in)-0.7V만큼이 충전된다. 2. 바이어스 클램퍼 회로 바이어스 클램퍼 회로는 다이오드 클램퍼 회로에 DC 전압이 추가된 회로이다. 다이오드 방향을 바꾸어 주면서 DC 전압을...2025.01.13
-
기초전자실험_5,6장_클리퍼, 클램퍼 회로_결과레포트2025.04.301. 클리퍼 회로 클리퍼의 주된 기능은 인가되는 교류 신호의 한 부분을 잘라서 버리는 것이다. 이러한 과정은 보통 저항과 다이오드의 조합에 의해서 이루어진다. 구형파 입력에 대한 클리퍼 해석은 입력 전압에 두 가지 레벨만 있기 때문에 가장 쉽다. 정현파와 삼각파 입력에 대해서는 다양한 순간적인 값들을 직류값으로 취급하여 출력 레벨을 결정할 수 있다. 2. 클램퍼 회로 클램퍼는 입력 파형의 피크 - 피크 값의 특성을 변경하지 않고 교류 입력 신호를 특정한 레벨로 클램프(고정)하도록 설계된 것이다. 클램퍼는 용량성 소자(커패시터)를 포...2025.04.30
-
전기전자공학실험-클리퍼 & 클램퍼 회로2025.04.301. 클리퍼 회로 클리퍼 회로는 교류 신호의 한 부분을 잘라내고 남은 부분을 왜곡 없이 나타내기 위해 다이오드를 사용한 회로입니다. 직렬 클리퍼와 병렬 클리퍼가 있으며, 각각 (+)전압 또는 (-)전압만 출력하도록 구성할 수 있습니다. 클리퍼 회로는 과도한 전압으로부터 부하를 보호하기 위해 자주 사용됩니다. 2. 클램퍼 회로 클램퍼 회로는 교류 전압에 전압을 더하는 기능을 수행하기 위해 커패시터를 첨가한 다이오드 회로입니다. 커패시터가 충전되어 직류 전압원 역할을 하며, 입력 신호 파형을 일정 레벨로 고정시킬 수 있습니다. 양의 클...2025.04.30
-
서강대학교 디지털논리회로실험 2주차 - Digital Logic Gate2025.01.201. TTL 논리 게이트 TTL(Transistor-Transistor Logic)은 트랜지스터를 조합해 만든 논리 회로를 말한다. TTL 소자에서는 입력과 출력 신호의 전압 차이로 논리 레벨을 표현하며, 일반적으로 입력 신호가 2.0V 이상이면 논리 레벨 1, 0.8V 이하이면 논리 레벨 0으로 간주한다. 출력 신호의 경우 2.7V 이상이면 논리 레벨 1, 0.5V 이하이면 논리 레벨 0으로 간주한다. 이렇게 입력과 출력의 논리 레벨 전압 조건을 다르게 설정하는 이유는 회로에서 발생하는 노이즈로 인해 전압이 변화할 수 있기 때문이...2025.01.20
-
전자회로실험 과탑 A+ 예비 보고서 (실험 22 연산 증폭기 특성)2025.01.291. 연산 증폭기 특성 이번 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 연산 증폭기의 이상적인 특성 op-amp의 이상적인 조건에서는 입력 임피던스가 무한대이므로 입력 단자로 전류가 흐르지 않고, 출력 저항이 0이어서 출력 전압이 외부 부하에 영향을 받지 않는다. 또한 op-amp의 이득이 매우 크므로 입력 전압 차이가 아주 작아...2025.01.29
