총 441개
-
건국대학교 전기전자기초실험2 펄스폭변조회로 결과레포트2025.01.291. 레벨 쉬프트 회로 실험 1에서는 레벨 쉬프트 회로를 구성하고, 입력 전압(함수발생기)과 출력 전압(오실로스코프)을 관찰하였습니다. VDC를 0.5V와 1V로 변경하면서 출력 파형의 변화를 확인하였습니다. 2. 펄스 폭 변조 회로 실험 2에서는 펄스 폭 변조 회로를 구성하고, 삼각파 입력 전압(Vtri)과 출력 전압(Vout)을 관찰하였습니다. VREF 전압을 0.5V, 1.0V, 1.5V, 2.0V, 2.5V로 변경하면서 출력 파형의 변화를 확인하였습니다. 3. 펄스 폭 변조 회로 2 실험 3에서는 레벨 쉬프트 회로와 펄스 폭...2025.01.29
-
클램퍼 회로 실험 예비결과보고서2025.11.181. 클램퍼 회로(Clamped Circuit) 클램퍼 회로는 입력 파형을 DC 레벨로 고정시키는 회로입니다. 커패시터를 회로에 직렬로 연결하고 다이오드를 출력과 병렬로 연결하여 구성됩니다. 커패시터가 충전되면서 직류전원의 역할을 하여 전체 DC 전압이 더해져 회로 전체가 기존보다 높거나 낮은 전압에서 파형을 이루게 됩니다. 2. 커패시터의 충전과 시상수 커패시터는 클램퍼 회로의 중요한 요소입니다. 커패시터에 충전이 되면서 직류 전원과 같은 역할을 하게 되어 입력 신호 파형의 상승을 이끕니다. 이를 통해 회로의 DC 레벨 시프트가 ...2025.11.18
-
이진트리의 개념과 이진트리 탐색 방법2025.01.041. 이진트리 이진 트리는 트리 안에 포함된 하나의 종류로, 모든 노드가 두 개 이하의 연결선을 가지고 있는 트리를 말합니다. 이진 트리는 사향 트리, 전 이진 트리, 정 이진 트리로 구분할 수 있습니다. 사향 트리는 노드가 한쪽으로만 정렬된 이진 트리이고, 전 이진 트리는 레벨별로 왼쪽부터 차례로 채워진 완전 이진 트리입니다. 정 이진 트리는 모든 내부 정점이 두 개의 자식을 갖는 이진 트리입니다. 2. 이진트리 탐색 이진 트리 탐색은 깊이 우선 탐색과 너비 우선 탐색으로 나눌 수 있습니다. 깊이 우선 탐색에는 중위 순회, 전위 ...2025.01.04
-
디지털 회로 실험 및 설계 - JK Flip Flop, D, T Flip Flop 실험 22025.05.161. JK Flip-Flop 실험 JK 플립플롭에서 입력 J와 K가 모두 1일 때, 출력 Q와 Q'의 논리 레벨이 바뀌는 토글(Toggle)이 잘 일어난 모습이다. 논리레벨이 0일 때 완전 0이 아닌 0.15V 수준의 0에 매우 비슷한 값이 나왔으며, 논리레벨이 1일 때는 완전 5V가 아닌, 4.5V 수준의 5V에 매우 비슷한 값이 나왔다. 2. D Flip-Flop 실험 D 플립플롭은 이론상, D = 1일 때 Q = 1이 되고, D = 0 이면 Q = 0 이 된다. 그러므로 결과적으로 입력 D와 출력 Q는 항상 같다는 성질을 가지...2025.05.16
-
[측량학]수준측량 실습 레포트2025.01.131. 수준측량 수준측량이란 이미 알고 있는 높이 기준점을 이용하여 원하는 지점의 높이 성과를 결정하기 위한 측량 방법으로, 고저 측량 또는 레벨 측량이라고도 한다. 수준 측량의 종류에는 직접 수준 측량, 간접 수준 측량(삼각 수준 측량, 기압 수준 측량, 항공사진 측량), 교호 수준 측량이 있다. 직접 수준 측량은 레벨과 표척을 이용하여 지점 간의 고저 차를 직접 측량하는 방법이다. 2. 수준측량 실습 방법 수준측량 실습 방법은 다음과 같다. 1) 원하는 장소의 지반고를 알고 싶은 곳에 가서 레벨과 표척을 세운다. 2) 표척을 양옆...2025.01.13
-
실험 22_연산 증폭기 특성 결과보고서2025.04.281. 연산 증폭기의 전압 이득 실험을 통해 연산 증폭기의 전압 이득을 측정하였다. 입력 전압의 크기가 증가함에 따라 출력 전압의 크기도 증가하는 모습을 보였다. 이를 통해 연산 증폭기의 전압 이득 특성을 확인할 수 있었다. 2. 연산 증폭기의 입력 및 출력 스윙 레벨 실험을 통해 연산 증폭기의 입력 및 출력 스윙 레벨을 측정하였다. 입력 전압의 크기가 증가함에 따라 출력 전압의 크기도 증가하는 모습을 보였다. 이를 통해 연산 증폭기의 입력 및 출력 스윙 레벨 특성을 확인할 수 있었다. 3. 연산 증폭기의 공통 모드 전압 이득 실험을...2025.04.28
-
디지털집적회로설계 7주차 실습: MUX와 D-FF 구현2025.11.151. 2-to-1 MUX (멀티플렉서) 2-to-1 MUX는 게이트 레벨에서 2개의 AND 게이트, 1개의 NOT 게이트, 1개의 OR 게이트로 구성된다. 3개의 입력 신호(in0, in1, S)를 받아 선택 신호 S에 따라 in0 또는 in1을 출력으로 선택한다. 트랜지스터 레벨에서는 각 서브서킷(inverter, AND1, AND2, OR)으로 구현되며, OR은 NOR과 INVERTER의 조합으로 구현된다. 파형 분석을 통해 S=0일 때 in0이 출력되고 S=1일 때 in1이 출력됨을 확인할 수 있다. 2. D Flip-Flop...2025.11.15
-
서지보호장치(SPD)의 설계 및 적용 기준2025.05.111. 뇌서지 보호 시스템의 기본구성 SPD는 피뢰시스템의 등전위본딩 중 하나의 수단으로 볼 수 있다. 2. SPD 설치여부 및 등급선정 KS C IEC 62305-4에 따라 구조물의 피뢰 보호구역을 구분하고 그 경계부분에는 KECG-9102에 적합한 SPD를 설치한다. LPZ 0 ▶ 1 위치 = 1등급 SPD 선정, LPZ 1 ▶ 2 위치 = 2등급 SPD 선정, LPZ 2 ▶ 3 위치 = 3등급 SPD 선정. 3. 최대 연속사용전압(Uc) 선정 Uc는 설치 위치의 전압과 접지계통에 따라 Uo x 1.1배~최대 선간 전압 이상을 요...2025.05.11
-
국내 대기업 중 한 회사를 선정하여 직원 동기부여방안에 대해 설명하시오.2025.01.171. 네이버의 직원 동기부여 방안 네이버는 직원들의 성장을 장려하기 위해 기존의 직급제를 폐지하고 5단계 레벨제도를 도입했다. 이를 통해 직원들이 자신의 성장 수준을 객관적으로 파악하고 더 높은 수준으로 성장할 수 있도록 동기를 부여한다. 또한 전 직원에게 매년 1000만원어치의 스톡옵션을 제공하고, 자사주 매입 시 현금을 지원하는 등 금전적인 보상 제도를 운영하고 있다. 성과 관리 측면에서도 기존의 등급 평가 방식을 폐지하고 다면 평가 제도를 도입하여 직원들의 역량과 성과를 종합적으로 평가하고 있다. 2. 네이버의 동기부여 방안에...2025.01.17
-
디지털 회로 실험 및 설계 - 기본 논리 게이트(Gate) 및 TTL, CMOS I.F 실험 22025.05.161. 디지털 회로 실험 및 설계 이 보고서는 디지털 회로 실험 및 설계 과정에서 수행한 기본 논리 게이트(Gate) 및 TTL, CMOS I/F 실험에 대한 내용을 다루고 있습니다. 실험에서는 전압 레벨 측정, OR + Inverter 진리표 작성, AND-OR-NOT 게이트를 이용한 XOR 설계, CMOS와 TTL 인터페이스 등을 다루었으며, 이론값과 실험 결과를 비교 분석하였습니다. 오차 분석에서는 전류 측정의 어려움, 점퍼선의 저항, 브래드 보드의 불확실성 등이 원인으로 지적되었습니다. 1. 디지털 회로 실험 및 설계 디지털 ...2025.05.16
