
총 789개
-
전자공학실험 20장 차동 증폭기 기초 실험 A+ 예비보고서2025.01.151. 전력 증폭기 전력 증폭기(power amplifier)는 작은 입력 전력을 증폭하여 큰 출력 전력을 얻기 위해 사용되며, 동작 조건에 따라서 A, B, AB급 등으로 구분된다. 소신호 증폭기보다는 더욱 더 큰 신호 조건에서 사용되는 전력 증폭기는 시스템의 출력단으로 사용되는 경우가 많다. 이 실험에서는 BJT를 사용한 A, B, AB급 전력 증폭기의 기본 동작 원리와 전력 이득 및 효율을 살펴보고, 기본적인 측정을 통해 이를 검증하고자 한다. 2. 전류 거울 능동 부하와 전류 거울집적회로를 설계할 때 일정한 전류원(consta...2025.01.15
-
중앙대 전자회로 설계 실습 예비보고서 3_Voltage Regulator 설계2025.01.111. 전자회로 설계 이 보고서는 전자회로 설계 실습의 일환으로 전압 레귤레이터 회로를 설계하는 과정을 다루고 있습니다. 주요 내용으로는 부하 저항, 리플 전압, 다이오드 저항 등의 요소를 고려하여 교류 입력 전원의 크기와 커패시터 값을 계산하는 과정, 그리고 PSPICE를 활용한 회로 분석 결과 등이 포함되어 있습니다. 2. 전압 레귤레이터 설계 이 보고서는 전압 레귤레이터 회로 설계에 대한 내용을 다루고 있습니다. 부하 저항, 리플 전압, 다이오드 저항 등의 요소를 고려하여 교류 입력 전원의 크기와 커패시터 값을 계산하는 과정을 ...2025.01.11
-
전원의 출력저항, DMM의 입력저항 측정회로 설계2025.05.031. 내부저항이 0인 건전지 내부저항이 0인 건전지는 이론상으로 존재할 수 없기에 0Ω에 가깝게 매우 작지만, 0Ω은 아닐 것이다. 2. DMM을 이용한 전류 측정 1) DMM의 측정 단위를 V로 설정한다. 2) DMM의 빨간 선은 V 단자에, 검은 선은 COM 단자에 연결한다. 3) 10Ω 저항과 PushButton을 직렬로 연결한 후 건전지(6V)에 연결한다. 4) 10Ω 저항에 흐르는 전류를 측정하기 위해 DMM을 병렬로 연결한다. 5) Pushbutton을 눌러 전류가 흐르게 한 후 DMM에 표시된 값을 읽는다. 3. 전력 ...2025.05.03
-
전기회로설계실습 4장 결과보고서2025.01.201. Thevenin 등가회로 설계 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하였다. 원본 회로의 R_L에 걸리는 전압을 측정하고 전류를 계산하였으며, Thevenin 등가회로의 V_Th와 R_Th를 측정하여 부하저항에 걸리는 전압과 전류를 계산하고 비교하였다. 오차의 원인은 주로 회로에 사용된 저항들의 오차와 이론값 계산 과정에서의 반올림 오차였다. 전체적으로 2% 미만의 오차율을 보여 만족스러운 결과였다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있...2025.01.20
-
중앙대학교 전기회로설계실습 4. Thevenin등가회로 설계(예비) A+2025.01.271. Thevenin 등가회로 설계 브리지회로의 Thevenin 등가회로를 이론 및 실험으로 구하고 비교하려 한다. 브리지회로에서 전압과 전류를 KVL을 이용해 구할 수 있으며, 이를 통해 Thevenin 등가회로의 개방전압과 등가저항을 이론적으로 구할 수 있다. 또한 실험적으로 개방전압과 등가저항을 측정하는 방법을 설명하고 있다. 마지막으로 부하가 포함된 Thevenin 등가회로를 그리고 전압과 전류를 측정하는 회로를 제시하고 있다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있어 매우 ...2025.01.27
-
중앙대 전기회로설계실습 예비보고서42025.05.141. Thevenin 등가회로 설계 이 보고서에서는 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하는 것을 목적으로 합니다. 브리지 회로에서 부하 저항 RL에 걸리는 전압과 전류를 이론적으로 계산하고, Thevenin 등가회로의 Vth와 Rth를 구합니다. 또한 실험적으로 Vth와 Rth를 측정하는 방법을 설명하며, 부하가 포함된 Thevenin 등가회로를 그리고 RL의 전압과 전류를 측정하는 회로를 제시합니다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있...2025.05.14
-
중앙대 전기회로설계실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계 결과보고서2025.01.171. 건전지의 출력저항 측정 이 실습에서는 건전지의 출력저항과 DMM의 입력저항을 측정하는 회로를 설계, 제작, 측정하고 DC Power Supply의 사용법을 익혔다. 실습 결과, 건전지의 내부저항은 약 1.58Ω으로 매우 작은 값이었다. 이는 실습 전에 예상했던 것과 비슷한 결과였으며, DMM으로 측정한 실제값을 대입하여 보다 정확한 결과를 얻었다고 생각된다. 2. DMM의 입력저항 측정 이 실습에서는 건전지의 출력저항과 DMM의 입력저항을 측정하는 회로를 설계, 제작, 측정하고 DC Power Supply의 사용법을 익혔다. ...2025.01.17
-
회로이론및실험1 5장 전압 분배기와 전류 분배기 A+ 예비보고서2025.01.131. 전압 분배기 전압 분배기는 높은 전압을 갖는 전압원으로부터 필요한 다수의 출력 전압원을 얻기 위한 회로입니다. 전압 분배기를 응용하면 복잡한 회로의 해석에 유용한 장점이 있습니다. 전압 분배기는 전압원에 두 개 이상의 저항을 직렬 연결하여 만들 수 있습니다. 전압 분배 공식에 의해 전압을 R2/Req의 비로 분배할 수 있습니다. 2. 전류 분배기 여러 개의 저항이 병렬로 연결된 회로에서는 분기점에서 각 저항이 연결된 가지로 전류가 나뉘어 흐릅니다. 큰 저항이 연결된 방향으로는 작은 전류가 흐르고, 저항이 작은 쪽으로는 큰 전류...2025.01.13
-
전자회로실험 과탑 A+ 결과 보고서 (실험 23 연산 증폭기 응용 회로 1)2025.01.291. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 비반전 단자에 입력 신호를 연결하여 신호를 증폭하는 회로다. 이 회로에서 입력 신호가 비반전(+) 단자로 들어가기 때문에, 출력 신호는 입력 신호와 동일한 위상을 가지며, 반전되지 않는다. 이득은 피드백 저항과 입력 저항의 비율로 결정되며, 로 계산된다. 이를 통해 원하는 이득을 설정할 수 있고, 높은 입력 임피던스와 낮은 출력 임피던스를 가지는 특성이 있어 신호 처리에 유리하다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 반전(-) 단자에 입력 신호를 연결하여 신호를 증폭하는 ...2025.01.29
-
전자공학응용실험 ch20 차동증폭기 기초실험 예비레포트2025.05.051. 차동 증폭기 기초 실험 차동 증폭 회로는 출력이 단일한 단일 증폭 회로에 비하여 노이즈와 간섭에 의한 영향이 적고, 바이패스 및 커플링 커패시터를 사용하지 않고도 증폭 회로를 바이어싱 하거나 다단 증폭기의 각 단을 용이하게 커플링 할 수 있으므로, 집적회로의 제작 공정이 좀 더 용이하여 널리 사용되고 있다. 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통하여 검증하고자 한다. 이를 토대로 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 확인하고, 특성을 분석한다. ...2025.05.05