
총 789개
-
[전기회로실험1]결과보고서 chapter102025.05.051. Norton의 정리 실험을 통해 Norton의 정리를 확인하였습니다. 실험 결과표에서 합성저항 Rab, 단락전류 Isc, 부하전류 IL의 이론값과 측정값이 비슷하게 나왔습니다. 이는 전원전압, 실험에 사용된 저항, 측정장비의 오차로 인해 발생한 것으로 보입니다. Norton의 정리는 회로를 하나의 전류원과 병렬 저항으로 변환시키는 것으로, Thevenin의 정리와 차이가 있습니다. 1. Norton의 정리 Norton의 정리는 전기 회로 이론에서 매우 중요한 개념입니다. 이 정리는 전압원과 전류원을 등가 회로로 변환하는 방법을...2025.05.05
-
전기회로설계실습 예비보고서 3. 분압기(Voltage Divider) 설계2025.01.171. 분압기 설계 이 보고서는 12V DC 전원 공급기를 사용하여 3V ± 10% 정격 전압과 3mA ± 10% 정격 전류를 가진 IC 칩에 전력을 공급할 수 있는 분압기를 설계하는 것을 목표로 합니다. 부하 효과를 고려하지 않은 잘못된 설계와 부하를 고려한 현실적인 설계 방법을 설명하고 있습니다. 1. 분압기 설계 분압기는 전기 회로에서 중요한 역할을 하는 기본적인 회로 요소입니다. 분압기는 입력 전압을 원하는 출력 전압으로 변환하는 데 사용되며, 이를 통해 다양한 전자 장치와 시스템에서 필요한 전압 레벨을 제공할 수 있습니다. ...2025.01.17
-
실험 21_차동 증폭기 심화 실험 결과보고서2025.04.281. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하였다. 차동 증폭기의 공통 모드 및 차동 모드 전압 이득을 이론적으로 구하고, 이를 바탕으로 CMRR을 구한 후에 실험을 통하여 이 값들을 직접 구해보고, 이론치와 차이가 발생하는 이유를 분석하였다. 또한 차동 모드 입력 주파수를 바꾸면서 출력 전압의 크기를 측정하여 보드 선도를 그린 뒤, 차동 모드 증폭기의 주파수 특성을 파악하였다. 2. 능동 부하 트랜지스터를 이용한 능동 부하의 경...2025.04.28
-
전기및디지털회로실험 실험 4. 직류회로에서의 측정-오옴의 법칙 예비보고서2025.05.101. 직류 회로와 옴의 법칙 옴의 법칙은 도체의 두 지점 사이에 나타나는 전위차(전압)에 의해 흐르는 전류가 일정한 법칙에 따르는 것을 말한다. 두 지점 사이의 도체에 일정한 전위차가 존재할 때, 도체의 저항의 크기와 전류의 크기는 반비례한다(V=IR). 2. 저항의 직병렬 연결 직렬 연결에서 저항은 저항의 합이 증가하는 것으로 합성저항은 전체를 더한 것과 같다. 반대로 저항의 병렬 접속은 각 저항의 역수를 더한 값의 역수이다. 3. 저항의 직병렬 연결과 용량 저항기의 용량 또는 정격전력은 저항기가 안전하게 처리할 수 있는 최대 전...2025.05.10
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 결과보고서 8. MOSFET Current Mirror 설계2025.04.301. 단일 Current Mirror 구현 및 측정 10V의 Power Supply 전압을 인가하고 단일 MOS Current Mirror 회로를 구현해 transistor M1, M2의 VGS1, VGS2, VDS1, VDS2를 측정하고 IO와 IREF를 계산하였다. 측정 결과 VGS1, VGS2, VDS1, VDS2의 오차율은 각각 5.53%, 5.96%, 5.96%, 13.76%로 매우 낮아 PSPICE 시뮬레이션 결과와 거의 일치했고 IO, IREF 또한 오차율 9.75%, -2.24%로 PSPICE 시뮬레이션 결과와 거의 ...2025.04.30
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 결과보고서 1. Op Amp를 이용한 다양한 Amplifier 설계2025.04.301. Inverting Amplifier 설계 Inverting Amplifier의 설계에서 5의 gain을 얻는 것을 목표로 회로를 설계하였다. Inverting Amplifier의 R2은 경험적 최댓값인 1MΩ으로 설계하였고 R1에 200kΩ을 사용했다. 출력전압은 1Vpp로 gain 5를 만족하였다. Inverting Amplifier의 3dB bandwidth는 149.5kHz, unit gain frequency는 706.83kHz로 측정하였다. 2. Non-Inverting Amplifier 설계 Non-Inverting...2025.04.30
-
전자회로실험 과탑 A+ 결과 보고서 (실험 11 공통 소오스 증폭기)2025.01.291. 공통 소오스 증폭기 회로 공통 소오스 증폭기 회로에서 입력(v_t)은 게이트-소오스 전압(V_GS)이고, 출력(v_o)은 드레인-소오스 전압(V_DS)이다. 게이트-소오스 사이의 소신호 입력 전압에 비례하는 전류가 드레인에 흐르고, 이 전류가 출력 쪽의 저항 R_D에 의해 전압으로 변환되면서 전압을 증폭시킨다. 바이어스 회로를 포함한 공통 소오스 증폭기 회로에서 R_1, R_2, R_S는 게이트에 적절한 바이어스 전압을 제공해 MOSFET이 활성 영역(포화 영역)에서 동작하도록 한다. 2. 공통 소오스 증폭기의 입력-출력 특성...2025.01.29
-
[A+] 중앙대학교 전기회로 설계실습 예비보고서 3. 분압기(Voltage Divider) 설계2025.04.291. 분압기 설계 이 보고서는 전기회로 설계 실습의 일환으로 출력전압이 12V로 고정된 DC 전원을 이용하여 정격전압 3V±10%, 정격전류 3mA±10%인 IC 칩에 전력을 공급할 수 있는 분압기를 설계하는 내용을 다루고 있습니다. 설계 과정에서 부하 효과를 고려하지 않은 잘못된 설계와 부하를 고려한 현실적인 설계를 비교하고, 최종적으로 문제 조건을 만족하는 분압기 회로를 제시하고 있습니다. 1. 분압기 설계 분압기는 전기 회로에서 중요한 역할을 합니다. 입력 전압을 원하는 출력 전압으로 변환하여 다양한 전자 장치에 전력을 공급할...2025.04.29
-
Floyd의 기초회로실험 9장 병렬회로2025.01.191. 병렬회로 이 실험은 병렬회로의 특성과 고장난 병렬회로에 대한 조치 방법을 이해하기 위해 설계되었습니다. 병렬 회로에서 저항이 추가될 때 합성 저항값이 어떻게 변하는지, 저항과 전류를 어떻게 계산하고 측정하는지, 그리고 고장난 병렬 회로에 대한 조치 방법을 알아보는 것이 목적입니다. 2. 저항 추가에 따른 합성저항 감소 병렬회로에서 저항이 추가될수록 전체 합성저항값이 감소하는 것을 확인할 수 있습니다. 표 9-2를 보면 R_1만 연결되었을 때의 총 저항은 3.312k OMEGA 이지만 R_2, R_3, R_4가 차례로 추가될 때...2025.01.19
-
중앙대학교 전자회로설계실습 결과보고서 9 - 피드백 증폭기 (Feedback Amplifier)2025.01.241. Series-Shunt 피드백 증폭기 실험에서 Series-Shunt 피드백 증폭기 회로를 구현하고 입력전압의 변화에 따른 출력전압의 변화를 측정하였다. 입력전압이 증가함에 따라 출력전압이 약 2의 기울기로 증가하는 것을 확인하였으며, 입력저항, 부하저항, 전원 전압의 변화에도 이득이 약 2V/V로 일정함을 확인하였다. 이를 통해 설계한 Series-Shunt 피드백 증폭기 회로의 입출력 관계식이 Av = Rf/Ri와 같음을 확인하였다. 2. Series-Series 피드백 증폭기 실험에서 Series-Series 피드백 증폭...2025.01.24