
총 244개
-
서강대학교 고급전자회로실험 2주차 예비/결과레포트 (A+자료)2025.01.211. 전력증폭기 이번 실험에서는 전력증폭기 회로를 구성하고 분석하였다. 실험회로 1에서는 op amp를 이용한 반전증폭기를 구현하였고, 실험회로 2에서는 푸시풀 증폭기를 구현하였다. 실험회로 3에서는 반전증폭기와 푸시풀 증폭기를 연결한 2단 전력증폭기를 구현하였다. 각 회로의 동작 원리와 특성을 분석하고, 시뮬레이션 및 실험 결과를 비교하였다. 또한 설계 과제를 통해 원하는 특성의 전력증폭기를 직접 설계하고 구현하였다. 2. 반전증폭기 실험회로 1에서는 op amp를 이용한 반전증폭기를 구현하였다. 반전증폭기는 입력 신호의 전압을 ...2025.01.21
-
진공관을 이용한 AMP 제작 프로젝트2025.01.161. 진공관 AMP 제작 이 프로젝트는 진공관을 이용하여 AMP를 제작하는 것입니다. 팀명은 '지금 만들러 갑니다'로, 프로젝트를 즐겁게 진행하겠다는 의지를 표현합니다. 목표는 전자시스템 설계 및 구현 능력을 기르고 팀워크를 향상시키는 것입니다. 진공관을 선택한 이유는 성능이 좋고 제작이 수월하기 때문입니다. 회로 분석, 부품 배치, 시뮬레이션, 케이스 제작 등의 과정을 거쳐 최종적으로 완성된 AMP를 제작하였습니다. 1. 진공관 AMP 제작 진공관 AMP 제작은 매력적인 주제입니다. 진공관 기술은 현대 전자 기술의 기반이 되었으며...2025.01.16
-
실험 23_연산 증폭기 응용 회로 1 예비보고서2025.04.281. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 전압 이득이 무한대라고 가정하면 가상 단락의 개념을 이용하여 입력 전압이 출력 전압과 같다는 것을 보여준다. 하지만 실제 연산 증폭기의 전압 이득이 무한대가 아닌 A_0의 값일 경우 전체 전압 이득은 식 (23.2)와 같이 표현할 수 있다. A_0가 크면 클수록 이상적인 값으로부터의 오차가 줄어든다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 전압 이득이 A_0의 값일 경우 전체 전압 이득은 식 (23.2)와 같이 표현할 수 있다. 역시 A_0가 크면 클수록 이상적인 값으로부터의...2025.04.28
-
전자공학실험 22장 연산 증폭기 특성 A+ 결과보고서2025.01.151. 연산 증폭기의 특성 연산 증폭기는 아날로그 회로에서 가장 널리 사용되는 회로이다. 일반적인 연산 증폭기는 차동 입력을 받아서 단일 출력을 내보낸다. 이 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 입력-출력 스윙 측정 공통 모드 입력 전압의 크기를 2.5V, 주파수를 10kHz로 고정하고 입력 전압의 크기를 10~40mV로 변...2025.01.15
-
중앙대 전기회로설계실습 예비보고서32025.05.141. 분압기(Voltage Divider) 설계 이 보고서는 부하효과(Loading Effect)를 고려한 분압기(Voltage Divider)를 설계, 제작하고 설계와 실험값을 비교, 분석하는 것을 목적으로 합니다. 보고서에서는 부하효과를 고려하지 않은 잘못된 설계와 부하를 고려한 현실적 설계를 비교하고, 등가부하가 연결된 경우와 연결되지 않은 경우의 분압기 출력 전압과 전류를 계산하여 제시하고 있습니다. 1. 분압기(Voltage Divider) 설계 분압기는 전자 회로에서 매우 중요한 역할을 합니다. 두 개의 저항을 직렬로 연...2025.05.14
-
전자회로설계실습 2번 예비보고서2025.01.201. Op Amp의 특성 측정 Op Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현, 측정, 평가한다. 이상적인 Op Amp를 가정할 경우 출력전압은 0V가 되지만 실제 Op Amp의 경우에는 Op Amp 내부에 Offset voltage가 존재하므로 출력전압이 0V가 아니다. Offset voltage를 측정하기 위해 이상적인 Op Amp를 사용하여 Inverting Amplifier를 설계하고, 두 입력 단자를 접지하여 출력전압을 측정하여 offset voltage를 구한다. Slew rat...2025.01.20
-
[A+]전자회로설계실습 예비보고서 52025.01.041. BJT와 MOSFET을 이용한 RTL switch 회로 설계 및 구현 이 보고서의 목적은 BJT와 MOSFET을 사용하여 TTL 레벨의 전압(5V)으로 동작하는 RTL switch 회로를 설계하고 구현하여 relay 또는 LED를 구동하고 그 동작을 측정 및 평가하는 것입니다. 준비물로는 Function Generator, Oscilloscope, DC Power Supply, BJT, LED, MOSFET, 저항 등이 필요합니다. 설계 계획으로는 BJT 2N3904를 사용하여 BL-B4531 LED를 구동하는 회로를 설계하고...2025.01.04
-
한양대 Half adder & Full adder2025.05.041. 반가산기 (Half adder) 반가산기는 기본적인 덧셈 연산을 하는 장치로, 입력 2개(a,b)와 출력 2개(c,s)로 구성됩니다. 출력 C는 Carry로 상위 비트로 올라가는 자리 올림 수를 의미하고, 출력 S는 Sum으로 두 비트의 합을 나타냅니다. 반가산기는 OR, NOT, AND 등의 게이트를 활용해 회로를 구성할 수 있습니다. 2. 전가산기 (Full adder) 전가산기는 이진수의 한 자릿수를 연산하고, 하위 비트에서 올라오는 자리올림수 입력을 포함하여 출력합니다. 전가산기는 입력 Cin, A, B와 출력 Cout...2025.05.04
-
SMPS 결과보고서2025.04.271. PWM 제어회로 PWM 제어회로를 구성하고 톱니파형과 출력파형을 확인하였다. 설계목표인 출력전압 0V~10Vpp, 스위칭 주파수 12.5kHz(=주기 80us)를 만족하였다. 2. Buck Converter Buck Converter 회로를 구성하고 PWM 제어회로의 펄스파 출력을 MOSFET의 Gate에 연결하였다. 입력전압 5V를 인가하고 가변저항 값 변화에 따른 Duty cycle과 출력전압을 측정하였다. 3. Boost Converter Boost Converter 회로를 구성하고 PWM 제어회로의 펄스파 출력을 MOS...2025.04.27
-
아날로그 및 디지털 회로 설계실습 결과보고서92025.01.171. 전가산기 회로 설계 이번 실험에서는 2-level 로직 회로와 XOR 게이트를 이용한 전가산기 회로를 설계하고 구현하였다. 입출력 단자의 전압을 측정하여 이론값과 일치하는지 확인하였고, LED를 활용하여 시각적으로 결과를 확인할 수 있었다. 또한 2-bit 전가산기 회로를 설계하여 병렬로 연결하여 전체 회로가 정상 작동하는지 확인하였다. 회로 구현 시 LED 소자 오류와 전압 강하 등의 문제가 있었지만, 전반적으로 설계 실습이 원활하게 진행되었다고 평가할 수 있다. 1. 전가산기 회로 설계 전가산기 회로 설계는 디지털 회로 설...2025.01.17