• 전문가 요청 쿠폰 이벤트
에스플러스
Gold개인인증
팔로워61 팔로우
소개
단순 제출을 위한 자료가 아닌, 실험을 이론적으로 이해하시는데 큰 도움이 되도록 노력하여 만든 보고서입니다!!⭐️ 모든 전전인들에게 조금이나마 도움이 되었으면 좋겠어요~⚡️⚡️
전문분야 공학/기술
판매자 정보
학교정보
입력된 정보가 없습니다.
직장정보
입력된 정보가 없습니다.
자격증
  • 입력된 정보가 없습니다.
판매지수
전체자료 62
검색어 입력폼
  • SK하이닉스 R&D 공정 합격 자소서(중앙대) - [2022년 하반기 학사 최종합격 및 학점 인증사진 + 기업분석 포함] 평가A+최고예요
    2022년 하반기 SK하이닉스 R&D 공정 직무에 학사 졸업으로 최종 합격하고 현재 재직중에 있습니다.자기소개서와 함께 간단한 기업분석과 Job Description, 학점 인증 사진, 최종 합격 인증 사진까지 포함해서 작성했습니다.제 자기소개서 참고하시고 자신만의 훌륭한 자기소개서 작성하셔서 꼭 ⭐️합격⭐️취뽀⭐️하시기를 기원하겠습니다!!자료 구매 이후에도 직무에 대한 궁금증이나 추가적으로 궁금하신 내용 있으면 언제든지 자료문의로 알려주세요.바로 답글로 아는 한도 내에서 알려드리겠습니다.도움이 되셨으면 ⭐️A+자료후기와 팔로우⭐️ 부탁드립니다!!
    취업| 2023.01.30| 9페이지| 3,000원| 조회(621)
    미리보기
  • 삼성전자 메모리공정기술 인턴 합격 자소서(중앙대) - [2022년 상반기 최종합격 및 학점 인증사진 + 기업분석 포함]
    2022년 상반기 삼성전자 메모리사업부 반도체공정기술 직무에 최종 합격하고 여름방학 동안 인턴생활하고 왔습니다!자기소개서와 함께 간단한 기업분석과 Job Description, 학점 인증 사진, 최종 합격 인증 사진까지 포함해서 작성했습니다.제 자기소개서 참고하시고 자신만의 훌륭한 자기소개서 작성하셔서 꼭 ⭐️합격⭐️하시기를 기원하겠습니다!!자료 구매 이후에도 인턴생활이나 추가적으로 궁금하신 내용 있으면 언제든지 자료문의로 알려주세요.바로 답글로 아는 한도 내에서 알려드리겠습니다.도움이 되셨으면 ⭐️A+자료후기와 팔로우⭐️ 부탁드립니다!!
    취업| 2023.01.02| 9페이지| 3,000원| 조회(686)
    미리보기
  • 12. Stopwatch 설계 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    아날로그 및 디지털 회로 설계 실습-실습 12 예비보고서-Stopwatch 설계소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.12.02(목)분반, 조**분반, *조학번2*******이름***1. 실습을 위한 이론적 배경:Stopwatch 설계를 위해 높은 사양의 stopwatch 제작 이전에 부분 회로(sub-system)를 하나씩 완성한 후 통합하여 전체 stopwatch 를 설계하는 것이 오류를 방지하기에 좋다.실험에서 사용할 7-segment LED 는 숫자를 표시하는 7개의 LED 와 소수점을 나타내는 1개의 LED 로 구성되어 있고, 필요한 LED 만 선택적으로 점등하여 원하는 숫자를 나타낸다.7-segment LED 는 위 그림과 같이 두 가지 타입으로 나눌수 있으며 두가지 타입은 다음과 같다.- Common cathode type : 공통단자에 Low voltage 연결, 점등하고자 하는 segment 에만 High voltage 연결하여 선택적으로 LED 점등- Common anode type : 공통단자에 High voltage 연결, 점등하고자 하는 segment 에만 Low voltage 연결하여 선택적으로 LED 점등디지털 회로의 출력은 대개 2진수로 표현되어 있으므로 이를 10진수 방식인 7-segment LED 로 바꿔 주기 위해 Decoder 를 사용해야 한다.일반적으로 7-segment decoder 는 0~9 까지 10개의 숫자를 나타내기 위해 4개의 입력 bit 가 필요하며, 7개의 segment 를 점등하기 위해 7개의 출력 bit 가 필요하다.실험에서 사용하는 MC14511B 디코더의 진리표와 핀 구성도, 7-segment 연결시 Display 화면은 다음과 같다.MC14511B 칩의 핀 구성도에서 각 핀에 대해 알아보자.- A, B, C, D 핀 : 4 bit main 입력핀- a, b, c, d, e, f, g 핀 : 7-segment main 출력핀- LT 핀 : Lamp Test 핀, LT = 0 이 그대로 유지MC14511B 칩은 진리표에서 확인할 수 있듯이 입력이 10을 넘어갈 경우 HEX 값을 출력하지 않고 Blank 처리한다.출력 신호가 active high 인 MC14511B 칩을 7-segment 와 연결할 때 common cathode 7-segment LED 를 사용하는 것이 편리하며 이때 MC14511B 의 출력을 바로 7-segment LED 의 입력에 인가하면 된다. 단 7-segment 의 각 세그먼트 허용전료를 넘지 않도록 중간에 저항을 삽입해준다. 만약 common anode 7-segment LED 를 사용하는 경우 MC14511B 칩과 7-segment 사이에 인버터를 삽입해주어야 원하는 방향으로 동작한다.Stopwatch 설계를 위해 10진 카운터의 출력을 MC14511B 에 연결해주어야 한다. 실험에서는 10진 카운터로 74HC192 칩을 사용한다.74HC192 는 0~9 까지 카운트 후 다시 0을 출력하는 10진 카운터로 up 카운트용 클럭 핀과 down 카운트용 클럭 핀이 별도로 존재한다. 74HC192 의 핀 구성도와 진리표는 다음과 같다.각 핀의 기능은 다음과 같다.- CPD 에 클럭 인가 시 Down 카운터로 동작(CPU 에 VCC 연결)- CPU 에 클럭 인가 시 UP 카운터로 동작(CPD 에 VCC 연결)- Q0~Q3 는 카운터의 출력 핀으로 Q0 가 LSB, Q3 가 MSB- 74HC192 는 UP 카운터 핀에 클럭 인가 시 클럭 rising-edge 마다 (Q3 Q2 Q1 Q0) 값이 0000 -> 0001 -> 0010 -> … -> 1001 반복, 1001 에서 다음 클럭 rising-edge 에 오버플로우 신호에 펄스 출력되며 0000 으로 바뀜- MR : Asynchronous Reset 이며 High 신호가 들어올 경우 클럭에 관계없이 (Q3 Q2 Q1 Q0) 가 모두 0으로 reset- TCU 와 TCD 는 Carry/Borrow 신호, 74HC192 UP 카운터에서 (Q3 Q2 Q1 Q0) 가 P0) 값이 (Q3 Q2 Q1 Q0) 값이 Load 됨, 이후 PL 이 다시 High 로 바뀌면 그 값부터 다시 카운트 시작따라서 fuction generator 를 통해 74HC192 의 10진 카운터에 클럭을 인가하여 발생하는 출력을 MC14511B 의 입력에 인가하고 MC14511B 의 출력을 7-segment LED 의 입력에 인가하여 Stopwatch 회로를 구성하고 74HC192 의 TCU 의 출력을 다른 74HC192 의 입력에 연결하며 여러 자리수의 Stopwatch 회로를 설계할 수 있다.참고 자료 : 실습 교재 이론부, Digital Design 4 Ed.2. 실습 목적- Stopwatch 설계를 통하여 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성요소에 대한 이해를 높이고 Datasheet 를 읽고 분석하는 능력과 원하는 회로를 설계할 수 있는 능력을 배양한다.3. 실습 준비실습 준비물부품Inverter 74HC04NAND gate 74HC00NOR gate 74HC02AND gate 74HC08OR gate 74HC327-SegmentBCD Decoder 74LS47BCD 카운터 74HC192Pcounter 74HC90가변저항 1MΩ가변저항 10kΩ저항 330Ω, 1/2W, 5%Switch커패시터 100uF8개3개3개3개3개3개3개3개6개1개2개21개2개2개사용장비 및 소프트웨어 (PSpice Lite ver. / MATLAB)오실로스코프 (Oscilloscope)브레드보드 (Bread board)파워서플라이 (Power supply)함수발생기 (Function generator)점퍼선1대1개1대1대다수4. 실습 계획서설계실습 방법에 나온 Stopwatch 제작 과정 중, 12-4-1 ~ 12-4-4 에 필요한 회로 결선도를 그리시오. 단, 회로도를 그릴 때, VCC, GND 연결 등의 기본적인 연결은 표시할 필요 없이 주요 부품과 주요 결선 부분만 표시하시오.1. 기본적인 클럭 생성 회로 및 카운터 회로 테스트먼저OAD 단자의 경우 카운터의 정상 동작을 위해 High 에 연결시켜주었다.이후 74HC192 의 QA, QB, QC, QD 출력을 MC14511B 칩의 4개의 입력단자에 연결시켜주고 active high 출력을 가지는 MC14511B 의 출력 단자를 Common Cathode 7-Segment LED 에 연결시켜준다. 이때 7-segment 의 각 세그먼트 허용전료를 넘지 않도록 중간에 330 Ω 저항을 삽입해주었다.Stopwatch 의 정상 동작을 위해 MC14511B 의 LE = Low, BI = High, LT = High 로 연결시켜주어야 하고 7-Segment 의 G = Low 에 연결시켜주어야 하지만 간단한 회로 표현을 위해 이번 문제를 포함하여 뒤의 문제에도 생략하였다.2. 2자리 숫자 표시 및 최대 숫자 제어2자리 숫자 표시를 위해 첫번째 74HC192 chip 의Carry 신호를 출력하는 CO 단자를 두번째 74HC192 chip 의 CPU 단자에 인가하며 두번째 7-Segment LED 에 두번째 자리수가 나타난다. 이때 첫번째 74HC192 chip 에서 (QD QC QB QA) 가 1001 -> 0000 으로 넘어갈 때 입력의 펄스 폭과 같은 펄스가 CO 단자로 출력된다. 이 신호를 두번째 74HC192칩에 cascade 로 연결 할 경우 그 칩의 클럭으로 사용된다. 따라서 00 ~ 99 까지 2자리 숫자 표시를 할 수 있게 된다.3. 3자리 숫자 표시(시간표현) 카운터 설계SECOND_1 Segment 는 초침의 일의 자리 숫자로 10진 카운터이며 SECOND_2 Segment 는 초침의 십의 자리 숫자로 6 진 카운터이다. 마지막으로 MINUTE Segment 는 분침으로 0~9 분 까지 나타낼 수 있는 10 진 카운터이다.먼저 2자리 숫자 표현 했을 때와 같이 ‘SECOND_1 에 연결된 74HC192의 CO 단자’ 를 ‘SECOND_2 에 연결된 74HC192의 CPU 단자’ 에 연결하여 초침의 두자리 수를 표현하였다.또한 59 초HC192’ 는 RESET 되어 0이 되어야 한다. 이러한 동작을 위해 ‘SECOND_2 에 연결된 74HC192의 출력 QB, QC 단자’ 에 AND gate 를 연결하여 그 출력을 ‘SECOND_2 에 연결된 74HC192 의 CLR 단자’ 와 ‘MINUTE 에 연결된 74HC192 의 CPU 단자’ 에 연결해주었다.4. 추가 기능 스위치 추가3번의 회로에 Stop/Restart 기능과 Reset 기능을 두 개의 스위치를 추가하여 만들어주었다.먼저 Stop/Restart 기능을 추가하기 위해 QA, QB, QC, QD 출력단자를 A, B, C, D 단자에 연결하여 같은 값을 가지도록 만들었다. 이때 LOAD 단자에 HIGH 가 아닌 LOW 인가 시 입력 클럭과 상관 없이 (D C B A) 값이 (QD QC QB QA) 값으로 Load 된다. 이후 LOAD 단자가 다시 High 로 바뀌면 그 값부터 다시 카운트가 시작된다. 따라서 LOAD 단자에 pushbutton switch 를 삽입하여 5V 에 연결되어 있는 초기값에 대해 버튼을 누르면 LOW 가 인가 되기 때문에 직전의 (D C B A) 값이 (QD QC QB QA) 에 Load 되어 Stop 상태가 되며 다시 버튼을 누르면 카운터가 이어서 정상 작동하며 Restart 한다.Reset 기능은 세 74HC192 chip 의 CLR 단자에 pushbutton switch 를 삽입하여 0V 에 연결되어 있는 초기값에 대해 버튼을 누르면 HIGH 가 인가 되기 때문에 모든 chip 은 초기화되며 다시 버튼을 누르면 LOW 가 인가 되기 때문에 처음부터 카운터가 작동하게 된다.5. 실습 활용 방안- 10진 카운터 칩과 7-Segment Decoder, 7-Segment LED 를 연결하여 Stopwatch 회로를 설계하였다. 이후 스위치를 추가하여 Stop/Restart 기능과 Reset 기능도 구현할 수 있었다.만약 몇 개의 칩들을 같은 방식으로 추가 연결한다면 스탑워치 뿐만 아니라 간단하게 디지털 시계도 구웠다.
    공학/기술| 2022.11.16| 11페이지| 1,000원| 조회(408)
    미리보기
  • 11. 카운터 설계 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증] 평가A+최고예요
    아날로그 및 디지털 회로 설계 실습-실습 11 예비보고서-카운터 설계소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.11.25(목)분반, 조**분반, *조학번2*******이름***1. 실습을 위한 이론적 배경:실험에서 사용하는 74HC73 칩은 dual JK Flip Flop 으로 이루어져 있으며 CLK 단자 앞의 inverter 때문에 clock 의 falling edge 일 때 값이 변화하도록 설계되었다.또한 74HC73 칩은 CLR(clear) 입력핀을 보유하고 있으며 CLR = Low 이면 다른 입력 핀의 상태에 관계 없이 Q = Low, = High 가 출력된다. 반대로 CLR = High 이면 기존의 JK Flip Flop 방식으로 동작한다.다수의 74HC73 칩으로 카운터 설계 시 J = High, K = High 인 상태를 가장 많이 사용하며 이 때 CLK의 모든 falling edge 에서 Q 와 의 값이 toggle 되는 현상을 이용한다. 만약 74HC73 칩으로 동기 카운터 설계 시 J = Low, K = Low 인 상태도 사용하며 이 경우 CLK 에 관계 없이 이전 Q 와 의 상태를 계속 유지한다. 74HC73 의 진리표는 다음과 같다.카운터는 앞의 Flip Flop 의 출력이 다음의 Flip Flop 의 clock 입력으로 들어가는 비동기 카운터와 입력 clock 신호가 모든 Flip Flop 의 clock 입력 신호로 들어가는 동기 카운터로 구분된다. 동기 카운터의 경우 두 번째 Flip Flop 이후의 J 입력과 K 입력은 앞의 Flip Flop 출력에 의해 결정된다. 두 카운터 모두 Flip Flop 을 하나 지날 때 마다 그 출력은 입력 clock 의 주파수보다 절반씩 감소하게 되며 분주회로라고도 할 수 있다.먼저 4진 비동기 카운터에 대해 확인해보자.4진 비동기 카운터는 2개의 JK Flip Flop 을 이용하며 첫 번째 Flip Flop 의 출력이 두 번째 Flip Flop 의 클럭 입력으로 들어간다.J 와 1/2배의 주파수를 가지므로 2 분주회로, Q2 출력은 입력 클럭 신호에 비해 1/4배의 주파수를 가지므로 4 분주회로이다. 따라서 카운터나 분주회로 중 목적에 맞게 사용할 수 있다.다음은 8진 동기 카운터에 대해 확인해보자.8진 동기 카운터는 3개의 JK Flip Flop 을 이용하여 입력 클컥 신호가 모든 Flip Flop 의 클럭 입력 신호로 들어간다. 두 번째 Flip Flop 이후의 J 입력과 K 입력이 앞의 Flip Flop 출력에 의해 조정되며 올바른 카운터 동작이 이루어진다. 따라서 2번째 Flip Flop 은 Q1 신호가 High 일 때에만 동작하고 3번째 Flip Flop 은 Q1 과 Q2 신호가 동시에 High 일 때에만 동작한다.8진 동기 카운터도 마찬가지로 분주회로로도 사용 가능하다.앞에서 살펴본 4진 비동기 카운터와 8진 동기 카운터에서 더 많은 숫자의 JK Flip Flop 을 사용한다면 더 큰 규모의 카운터와 분주회로를 만들 수 있다. 앞에서 확인한 것 처럼 n 개의 JK Flip Flop 사용 시 2n 진 카운터 or 분주회로를 만들수 있다. 그러나 2n 꼴이 아닌 m 진 카운터가 필요한 경우 JK Flip Flop 의 reset 입력을 이용해야 한다. 예를 들어 (Q2, Q1) 가 00 -> 01 -> 10 -> 00 -> … 순서로 반복되는 3진 비동기 카운터를 만들기 위해서는 4진 비동기 카운터에서 (Q2, Q1) 가 10 이 되는 순간 reset (=Q2 AND ) 신호를 만들어 2개의 Flip Flop 에 인가하여 (Q2, Q1) 을 00 으로 만들어 준다.다음은 실험에서 클럭 신호의 역할을 하기 위해 사용되는 스위치에 대해 확인해보자.스위치는 디지털 회로 제작 시 전원 및 작동을 위해 다양한 종류가 사용된다. 그중 전원용도로는 주로 토글 스위치가 사용되며 동작용도로는 버튼 스위치가 사용된다.버튼 스위치의 경우 눌렀을 때 lock 이 걸려 ON 상태가 되고 다시 눌렀을 때 버튼이 올라오며 OFF 상태가 되는 버튼 스위치 스위치로 조작하는 경우 1번만 버튼을 눌렀음에도 불구하고 여러 번 버튼이 눌려진 것으로 잘못 인식하여 잘못된 카운트 값을 보여줄 수도 있다. 따라서 chattering 방지 회로를 스위치에 추가하여 사용하는 것이 회로 동작에 있어 안전하다.chattering 방지 회로는 두 가지 방법이 존재한다. 먼저 커패시터의 충방전 시간을 이용한 방법은 간단하며 자주 사용된다. 다음은 RS-Latch 를 이용한 방법으로 forbidden 영역 없이 완전한 Logic High, Logic Low 로 구분 가능하다는 장점이 있다.참고 자료 : 실습 교재 이론부, Digital Design 4 Ed.2. 실습 목적- JK Flip Flop 을 이용한 동기식, 비동기식 카운터를 설계해 보고 리셋 기능을 이용하여 임의의 진수의 카운터를 제작할 수 있는 능력을 배양한다. 또한 chattering 방지 회로에 대하여 학습한다.3. 실습 준비실습 준비물부품JK Flip Flop 74HC73NAND gate 74HC00NOR gate 74HC02AND gate 74HC08OR gate 74HC32LED BL-R2131H(743GD)Switch저항 330Ω, 1/2W, 5%4개4개2개2개2개4개1개4개사용장비 및 소프트웨어 (PSpice Lite ver. / MATLAB)오실로스코프 (Oscilloscope)브레드보드 (Bread board)파워서플라이 (Power supply)함수발생기 (Function generator)점퍼선1대1개1대1대다수4. 실습 계획서1. 4진 비동기 카운터이론부의 그림 14-2의 비동기식 4진 카운터에 1MHz 의 구형파 (square wave) 를 인가할 때, Q1 신호의 주파수와 Q2 신호의 주파수를 구한다. 또한, 입력 신호, Q1 신호, Q2 신호의 파형을 함께 그린다.PSpice simulation 결과에서 Q1 파형의 주기는 2us 이므로 주파수는 0.5 MHz 이고 Q2 파형의 주기는 4us 이므로 주파수는 0.25 MHz 이다. 즉, Q1 은 상을 확인할 수 있다.설계 목적에 따라 구형파의 한 주기에 해당하는 1us 마다 (Q2, Q1) 상태를 표현해보면 00 -> 01 -> 10 -> 11 -> 00 -> … 으로 반복하며 변하는 카운터의 역할을 제대로 하고 있음을 확인할 수 있다.2. 8진 비동기 카운터 설계8진 비동기 카운터의 회로도를 그린다. 단, CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계한다. 또한, Q1, Q2, Q3 출력 신호에 LED 를 연결하여 카운터의 상태에 따라 LED 에 불이 들어오도록 연결한다.8진 비동기 카운터 설계를 위해 74HC73 chip 을 3개를 연결하였다. 그리고 Q1, Q2, Q3 의 각 출력을 LED 로 확인하기 위해 각각 LED 를 연결해주었다. 8진 비동기 카운터로 동작하기 위해 (Q3, Q2, Q1) 의 상태는 버튼을 누를 때 마다 000 -> 001 -> … -> 111 이 반복되어야 하며 이를 확인하기 위해 입력 clock 신호에 구형파를 인가하고 Simulation 으로 확인해보았다예상한 바와 같이 (Q3, Q2, Q1) 의 상태가 000 -> 001 -> … -> 111 로 반복됨을 확인할 수 있다.3. 10진 비동기 카운터 설계16진 비동기 카운터와 리셋 회로를 이용하여 10진 비동기 카운터의 회로도를 그린다. 11-3-2 의 경우와 마찬가지로 버튼 입력에 따라 카운트가 증가하도록 설계한다.10진 비동기 카운터 설계를 위해 74HC73 chip 을 4개 연결한 16진 비동기 카운터의 Q2, Q4 출력에 NAND gate 를 연결시켜 clear 신호로 사용하였다. 10진 비동기 카운터로 동작하기 위해 (Q4, Q3, Q2, Q1) 의 상태는 버튼을 누를 때 마다 0000 -> 0001 -> … -> 0111 -> 1000 -> 1001 이 반복돼야 하며 1010 이 되는 순간 clear 신호가 0 이 되어 0000 으로 초기화되어야 한다. 따라서 1010 이 되는 순간 1 이 되는 Q4, Q2 Vdd 와 AND 연산 후 CLR 단자에 연결시켜주었다. 어차피 (Q4, Q3, Q2, Q1) 이 1010 일때 CLR 단자에 들어가는 값이 0으로 바뀌어 초기화 시켜준다는 결과는 같기 때문에 AND gate 를 추가해주었고 그 결과 simulation 파형을 확인할 수 있었다.예상한 바와 같이 (Q4, Q3, Q2, Q1) 의 상태가 0000 -> 0001 -> … -> 0111 -> 1000 -> 1001 로 반복되며 1010 이 되는 순간 clear 신호가 0 이 되어 0000 으로 초기화되는 것을 확인할 수 있다.4. 16진 동기 카운터 회로도그림 11-1의 8진 동기 카운터의 회로도를 참고하여 16진 동기 카운터의 회로도를 그린다. (동기 카운터의 경우, Function generator 를 사용할 예정이므로 버튼 스위치는 필요 없음)동기 카운터의 경우 모든 74HC73 chip 의 CLK 단자에 동시에 clock 신호를 인가하므로 비동기 카운터에 비해 delay 문제가 발생하지 않음을 simulation 결과를 통해 확인할 수 있다. 또한 예상 했던 결과와 같이 clock 주파수 f 에 대해 Q1 주파수 = f*1/2, Q2 주파수 = f*1/4, Q3 주파수 = f*1/8, Q4 주파수 = f*1/16 이 되어 분주회로로써 활용할 수 있고, clock 신호의 주기인 1us 마다의 (Q4, Q3, Q2, Q1) 상태는 0000 -> 0001 -> 0010 -> … -> 1101 -> 1110 -> 1111 이 반복되며 16진 동기 카운터의 역할도 제대로 하고 있음을 확인할 수 있다.5. 실습 활용 방안- 비동기 카운터 회로와 동기 카운터 회로에 대해 실습을 진행하였다. 비동기 카운터 회로의 경우 동기 카운터 회로보다 사용되는 gate 수가 적다는 장점이 있지만 delay 에 의한 오류가 발생할 수 있다. 반면 동기 카운터 회로는 앞의 JK Flip Flop 의 출력에 따라 J, K 의 값을 조정할 때 필요한 AND gate 가 비동기 카운터에 비해.
    공학/기술| 2022.11.16| 12페이지| 1,000원| 조회(329)
    미리보기
  • 10. 7-segment / Decoder 회로 설계 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증] 평가A+최고예요
    아날로그 및 디지털 회로 설계 실습-실습 10 예비보고서-7-segment / Decoder 회로 설계소속중앙대학교 전자전기공학부담당 교수님*** 교수님제출일2021.11.18(목)분반, 조**분반, *조학번2*******이름***1. 실습을 위한 이론적 배경:디코더는 2진부호, BCD 부호, 기타 여러 가지 부호들을 부호가 없는 형태로 바꾸는 변환회로이며 계산기의 BCD 부호를 발광 Diode 를 이용한 10개의 수치로 나타내는 수치 디스플레이 장치 등에 사용된다.N 개의 입력에 대해 최대 2N 개의 출력 단자가 가능하며 BCD-to-10진 디코더의 경우 4개의 입력과 16가지 출력 중에 10가지만 사용하여 BCD 부호로 표시된 수치를 십진법으로 변화한다.BCD-to-10진 디코더의 진리표와 논리도는 다음과 같다.인코더는 m 방향에서 오는 입력정보를 n 방향의 출력정보로서 내보내는 장치로 10진이나 8진의 숫자를 입력으로 받아들여 2진이나 BCD 와 같은 code 로 변환한다. 추가로 여러가지 기호나 알파벳 문자를 코드화 하기도 하며 코드화 하는 것을 인코딩이라 한다.인코더의 예시 중 하나인 8-to-2진 인코더의 진리표와 논리도는 다음과 같다.실험에서 사용할 7-segment LED 는 숫자를 표시하는 7개의 LED 와 소수점을 나타내는 1개의 LED 로 구성되어 있고, 필요한 LED 만 선택적으로 점등하여 원하는 숫자를 나타낸다.7-segment LED 는 위 그림과 같이 두 가지 타입으로 나눌수 있으며 두가지 타입은 다음과 같다.- Common cathode type : 공통단자에 Low voltage 연결, 점등하고자 하는 segment 에만 High voltage 연결하여 선택적으로 LED 점등- Common anode type : 공통단자에 High voltage 연결, 점등하고자 하는 segment 에만 Low voltage 연결하여 선택적으로 LED 점등디지털 회로의 출력은 대개 2진수로 표현되어 있으므로 이를 10진수 방식인 7-segment LED 로 바꿔 주기 위해 Decoder 를 사용해야 한다.일반적으로 7-segment decoder 는 0~9 까지 10개의 숫자를 나타내기 위해 4개의 입력 bit 가 필요하며, 7개의 segment 를 점등하기 위해 7개의 출력 bit 가 필요하다.실험에서 사용하는 74LS47 디코더의 핀 구성도와 논리회로도, 진리표, 7-Segment 출력은 다음과 같다.74LS47 은 일반적인 7-segment decoder 와 다르게 10 이상의 값도 blank 처리하지 않아 위와 같은 진리표와 7-segment 출력이 나온다.또한 74LS47 은 진리표에서 알 수 있듯이 anode 공통형이므로 7-segment 의 입력단자로 0을 출력하는 구조이기 때문에 Common anode type 7-segment 를 사용할 경우 74LS47 Decoder 와 직접 연결시켜주어도 상관 없지만 Common cathode type 7-segment 를 사용할 경우 정상적인 출력을 위해 중간에 트랜지스터 스위치를 삽입해주어야 한다.참고 자료 : 실습 교재 이론부, Digital Design 4 Ed.2. 실습 목적- 7-segment 와 Decoder 를 이해하고 관련 회로를 설계한다.3. 실습 준비실습 준비물부품저항 330Ω, 1/2W, 5%Decoder 74LS47Inverter 74HC047-SegmentSwitch8개1개8개1개4개사용장비 및 소프트웨어 (PSpice Lite ver. / MATLAB)오실로스코프 (Oscilloscope)브레드보드 (Bread board)파워서플라이 (Power supply)함수발생기 (Function generator)점퍼선1대1개1대1대다수4. 실습 계획서1. 7-segment/Decoder 진리표아래 7-segment/Decoder 진리표를 작성한다.입력출력ABCDabcdefgdisplay0000***************************************0*************00*************01101*************011*************081*************0**************************11***************************************111111Blank디지털 회로의 출력은 대개 2진수로 표현되어 있으므로 이를 10진수 방식인 7-segment LED 로 바꿔 주기 위해 Decoder 를 사용해야 한다.일반적으로 7-segment decoder 는 0~9 까지 10개의 숫자를 나타내기 위해 A~D 까지 4개의 입력 bit 가 필요하며, 7개의 segment 를 점등하기 위해 a~g 까지 7개의 출력 bit 가 필요하다실습에 사용되는 74LS47 은 일반적인 7-segment decoder 와 다르게 10 이상의 값도 표현하므로 진리표를 위와 같이 작성할 수 있다.또한 74LS47 Decoder 는 진리표에서 알 수 있듯이 7-segment 의 입력단자로 0을 출력하는 anode 공통형 decoder 이므로 Common anode type 7-segment 를 사용할 경우 74LS47 Decoder 와 직접 연결시켜주어도 상관 없지만 Common cathode type 7-segment 를 사용할 경우 정상적인 출력을 위해 중간에 트랜지스터 스위치를 삽입해주어야 한다.2. 불리언식 구하기Karnaugh 맵을 이용하여 간소화 된 Sum of product 또는 Product of sum 형태의 불리언 식을 구한다.a 의 Karnaugh 맵 :CD AB*************1*************01100b 의 Karnaugh 맵 :CD AB*************0*************00101c 의 Karnaugh 맵 :CD AB*************0*************00000d 의 Karnaugh 맵 :CD AB**************************101010e 의 Karnaugh 맵 :CD AB**************************101011f 의 Karnaugh 맵 :CD AB*************1*************00010g 의 Karnaugh 맵 :CD AB*************1*************000103. 7-Segment 구동 회로 설계Decoder 와 7-segment 를 이용한 7-segment 구동 회로를 설계한다.( Hyperlink "https://knshwj.tistory.com/21" https://knshwj.tistory.com/21 에서 7-segment 소자 파일 다운 )7-segment 의 각 세그먼트의 허용전류를 넘지 않도록 330Ω 저항을 74LS47 Decoder 와 7-segment 사이에 삽입하였다. 또한 74LS47 Decoder 는 7-segment 의 입력단자로 0을 출력하는 anode 공통형이므로 구조이기 때문에 7-segment 와 직접 연결하기 위해 Common anode type 7-segment 인 5163ASR 소자를 사용하였다. 따라서 공통단자에 Vdd 를 연결해주었다.추가로 74LS47 Decoder 의 LT, BI/RBO, RBI 단자의 역할은 다음과 같다.- LT 핀 : Lamp Test 핀, LT = 0 이면 다른 입력 핀에 관계 없이 모든 7개의 segment 가 점등되어 LED 정상 여부 테스트- BI 핀 : blanking 핀, LT = 1, BI = 0 이면 다른 입력 핀에 관계 없이 모든 7개의 segment 가 소등- RBI : 종속 접속 시 바로 아랫자리 수를 나타내기 위해 사용되는 핀이때 맨 아랫자리를 나타내는 디코더의 경우 RBI 의 값을 1로 놓는다.따라서 LT, BI, RBI 값에 모두 Vdd 를 연결해주며 7개의 segment 가 모두 점등, 소등된 상태가 아닌 스위치에 따라 원하는 결과값을 도출할 수 있게 회로설계하였다.5. 실습 활용 방안- 컴퓨터에서는 모든 수가 이진수로 표현되므로 이러한 binary data 를 다시 decoding 하거나 원하는 정보를 컴퓨터 안으로 encoding 하기 위해 decoder 와 encoder 는 필수적이다.이러한 데이터 코드화는 컴퓨터를 이용하여 영상 / 이미지 / 소리 등의 데이터를 생성할 때 데이터 양을 줄여주며 이는 정보의 형태 표준화, 보안, 처리 속도, 저장 공간 절약 면에서도 매우 유용하다. 또한 통신 분야에서도 encoding 을 통해 Analog data 를 Digital data 로 바꾸어 noise 특성과 data rate, BW 등의 이점을 가져갈 수 있다. 이후 decoding 과정을 거치며 receiver side 에서 원래 신호를 recover 하여 우수한 품질의 음악감상이나 영상시청을 할 수 있다.
    공학/기술| 2022.11.01| 12페이지| 1,000원| 조회(445)
    미리보기
전체보기
받은후기 121
121개 리뷰 평점
  • A+최고예요
    106
  • A좋아요
    13
  • B괜찮아요
    2
  • C아쉬워요
    0
  • D별로예요
    0
전체보기
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2026년 04월 18일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:40 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감