1. 설계 목표- (1.1) 설계 주제 ‣ Differential Amp 입력단을 포함하여 2단 이상으로 설계하며 Amp 단수를 최소화하고 소비전력을 최소화하여 설계하며 Loading Effect를 줄이기 위해 Zin을 최대, Zout을 최소가 되도록 고려하여 정해진 규격을 만족하는 Transistor 증폭기를 설계한다.- (1.2) 설계 목적 ‣ 정해진 SPEC에 맞는 Transistor의 특성과 Differential Amp 및 CE Amp, Emitter follower의 이론을 정확하게 이해하여 이를 응용한 다단 증폭기 설계를 목표로 한다. 또한, 설계된 증폭기의 입력 및 출력 신호의 값들을 분석하여 이론과 실제 설계와의 차이점 을 확인하고, 이를 이용하여 결론을 도출할 수 있다. 2. 설계 조건• 다음의 설계 조건을 고려하여 증폭기를 설계한다. 1) Differential Amp 입력단을 포함해 2단 이상으로 설계 2) Amp의 단수를 최소화한 설계 3) 소비전력을 최소화한 설계 4) Loading 효과를 줄이기 위해 Zin 최대, Zout 최소로 설계 5) 개인에게 주어진 SPEC을 고려하여 설계 <중 략>3. 설계 이론 및 설계 과정- (3.1) 설계 이론 ‣ Diff Amp (차동증폭기)→ 위의 회로는 차동증폭기이다. 공통 이미터저항을 갖고 두 개의 CE가 병렬로 연결되어 있다. 두 개의 입력전압(V V) 과 두 개의 컬렉터 출력전압(VC VC) 을 가지지만 전체 적으로 한 단이라고 간주한다. 결합 커패시터와 바이패스 커패시터가 없기 때문에 입력신 호의 주파수는 0Hz 즉, 직류 신호까지 증폭이 가능하며, 교류 출력전압 Vout은 위의 그림 에 표시한 극성을 가진 컬렉터 간의 전압으로 정의하며 차동출력전압이라 부른다. 차동출력전압이라 불리는 이유는 두 개의 교류 컬렉터 전압을 조합하여 하난의 컬렉터 전압의 차로 나타내기 때문이다. 이상적으로 같은 트랜지스터와 같은 컬렉터 저항을 가지 며 완전한 대칭이므로 두 입력이 같은경우 출력은 0이다.
1. 설계 목표- (1.1) 설계 주제• Common Emitter Amp와 Emitter follower buffer 단을 이용한 주어진 규격을 만족하는 BJT 증폭기를 설계한다. 이때 Amp 단수의 최소화, 소비전력을 최소화, Loading 효과의 감소를 위한 의 최대, 의 최소로 고려하여 설계한다.- (1.2) 설계 목적• SPEC에 맞는 BJT의 특성과 Common Emitter Amp와 Emitter follower의 이론을 정확히 숙지한 후 이를 응용한 다단 증폭기를 설계할 수 있다. 또한, 설계된 증폭기의 입력값과 출력값을 분석하여 이론과 실제 제작에 있어 차이점을 확인하고 이를 이용한 결론을 도출 할 수 있다. 2. 설계 조건* 다음의 설계 조건을 고려하여 증폭기를 설계한다. - Common Emitter Amp를 포함한 2단 이상의 증폭기를 설계- Amp의 단수를 최소화한 설계- 소비전력을 최소화한 설계- Loading 효과를 줄이기 위해 최대, 최소로 설계- 주어진 SPEC을 고려하여 설계→ 전압이득() : 3500 / DC 전원 : 12V / Transistor(BJT) : BC107BP 3. 설계 이론 및 설계 과정- (3.1) 설계 이론① Emitter follow buffer (이미터 팔로워 버퍼, CC amplifier) • 위의 회로는 emitter follower 회로이다. common collector amplifier 라고도 불리며 입력 신호는 베이스로 결합하고 출력 신호는 이미터로부터 얻어진다. 이미터 팔로워의 출력 저항은 매우 작으며, 그로 인해 작은 저항의 부하를 구동하는데 적합하다. 컬렉터 저항이 없으므로 컬렉터와 접지 사이의 전체 전압은 전원 전압과 같으며, 오실로스코프를 사용하여 컬렉터전압을 확인하면 일정한 직류 전압을 얻게 되는데 이는 컬렉터가 교류 접지 점이 되므로 교류 신호가 발생하지 않는다.