회로 설계, PIM 프로젝트를 진행하고 있습니다. Synopsys사의 Custom Compiler를 이용해 Analog Schematics과 Physical Layout을 설계 ... 하며 실력을 쌓고 있습니다. 또한 Hspice와 IC Validator로 Layout을 검증하고, 공정에 맞게 오류를 수정하며 회로 분석력을 기르고 있습니다. 최종 목표는 DRAM ... 들을 설계했습니다. Good Bias, 고주파 왜곡 조건을 이해하고 원하는 성능의 회로를 설계했고, 관련 내용을 정리하여 블로그에 포스팅했습니다. 또한 논리회로설계 수업에서 FSM
/PIM 설계 프로젝트를 진행하며 Synopsys사의 Custom Compiler/Hspice/ICV를 이용해 Schematics/Physical Layout을 설계하고, 28nm ... Custom Compiler를 이용해 DRAM의 주변 회로에 대한 Analog Schematics과 Physical Layout을 설계한 후, ICV와 Hspice를 통해 검증하고있 ... 의 회로를 설계했고, 관련 내용을 정리하여 블로그에 포스팅했습니다. 또한, 논리회로설계 수업에서 FSM과 VHDL을 이용해 자판기를 설계했습니다. VHDL뿐만 아니라 Verilog
로 메모리 내 로직회로(PIM) 설계를 진행하고 있습니다. 현재는 DRAM Layout 설계를 진행하고있으며, 최종 목표는 DRAM과 PIM 설계 후 성능을 비교하는 것입니다 ... . Synopsys사의 Custom Compiler를 이용한 Analog Schematics과 Physical Layout 설계 및 Hspice 검증까지의 모든 Flow 자동화 등 다양 ... 하여 블로그에 포스팅했습니다. 또한, 논리회로설계 수업에서 FSM과 VHDL을 이용해 자판기를 설계했습니다. VHDL뿐만 아니라 Verilog를 배우고자 인터넷 강의로 독학했으며, 이
Schematics과 Physical Layout을 설계한 후, ICV와 Hspice를 통해 검증하고있습니다. 또한 RTL에서 GDS까지의 모든 설계 Flow를 하나의 Script로 자동 ... , 논리회로설계 수업에서 FSM과 VHDL을 이용해 자판기를 설계했습니다. VHDL뿐만 아니라 Verilog를 배우고자 인터넷 강의로 독학했습니다. 이후 SoC 설계 및 프로그래밍 ... 는 최소 면적의 OAI222 Schematic/Layout 설계 및 누설 전류 측정과 Hspice 동작 자동화였습니다. 저는 수강생 중 최소 면적으로 설계하는 것을 목표로 했
FSM(Full Staging Method) MSS(Movable Scaffolding System) FCM (Free Cantilever Method) ILM ... 가장 많이 설계 , 시공하는 방식 .- General Layout Of MSS(Movable Scaffolding System) 1) 교각에 Bracket 설치 2) Main
(layout editor)나 스키메틱 편집기(schematic editor)를 이용해 작은 블록을 설계하고 이것을 이용해 큰 블록을 설계하는 상향식 설계(bottom-up)를 했 ... 코드에 의한 방법(binary)과 One-Hot Encoding이 있다. One-Hot encoding 방법은 유한상태 머신(FSM : Finite State Machine