• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(24,132)
  • 리포트(23,280)
  • 시험자료(379)
  • 자기소개서(264)
  • 논문(123)
  • 서식(47)
  • 방송통신대(36)
  • ppt테마(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"출력 전압" 검색결과 161-180 / 24,132건

  • 서울시립대 전전설3 final project 예비 보고서
    면 다이오드를 on 시키는 op amp의 증폭 동작에 의해서 다이오드가 켜지게 되며 feedback을 통해 입력전압출력전압을 갖게 만들어 주어 보다 정교한 정류회로를 만들 수 있 ... 다.하지만 이 회로 역시 문제점이 있는데 이 superdiode의 실제 임계값은 0에 가깝지만 0은 아니다. 따라서 그림 2의 정류회로와 마찬가지로 낮은 전압에서는 파형이 온전히 출력 ... 그림 6을 확인해보면 각 경우에서 최대지점에서의 전압강하로 인해 출력 전압이 줄어드는 모습은 발생하지 않지만 낮은 전압에서 파형이 왜곡되는 현상을 볼 수 있으며 입력전압이 낮
    시험자료 | 5페이지 | 3,000원 | 등록일 2024.07.15 | 수정일 2024.07.17
  • 판매자 표지 자료 표지
    전기공학과 편입 면접 예상 질문과 그 답
    에서 변압기를 통해 전압을 강압 후 가정에 공급2.여행용 변압기(나라마다 규격 전압이 다름)3.전기자동차가 움직이기 위해서는 배전계통의 출력확대가 필요(배전변압기)한전에서 고압 ... 으로 송전하는 이유는?전압을 올리는 대신 전류를 줄여서 전선의 굵기를 가늘게 해 송전선로 건설비를 줄일 수 있다.코일에 자석을 넣었다 빼면 어떻게 되는가?자기력의 변화로 전류가 흐르
    자기소개서 | 4페이지 | 3,000원 | 등록일 2022.11.15
  • 판매자 표지 자료 표지
    교류및전자회로실험 실험 5-2 다이오드 정류회로 예비보고서
    화 특성을 실험적으로 확인하고 출력전압 특성과 연계하여 회로를 설계하는 간단한 예를 실습을 통하여 습득한다.이론조사-반파정류회로다이오드는 어느 한 방향으로만 전류를 흘릴 수 있 ... 반파회로의 경우 입력 전압이 음전압으로 걸렸을 때 출력전압이 0 이 나온다. 그러면 그 상태에서 정 류를 이어나가면 음전압일 때의 전력이 낭비된다. 그래서 음전압일 때도 양의 출력값 ... 에는 항상 같은 방향의 전류가 흐 르게끔 한다. 그에 대한 회로와 파형은 위 그림2와 같다.-커패시터 필터전원공급장치의 필터는 반파 또는 전파정류기의 출력전압의 변동을 줄여 거의
    리포트 | 17페이지 | 1,000원 | 등록일 2024.06.22
  • 판매자 표지 자료 표지
    중앙대학교 A+ 클리퍼, 클램퍼 결과 보고서
    이해한다.리미터 또는 클리퍼라고 부르는 다이오드 회로는 신호전압을 일정한 레벨로 위 또는 아래로 자르기 위해 사용된다. 출력전압은 입력전압에서 다이오드의 전압강하인 0.7V만큼 뺀 ... 는 다이오드의 순 바이어스 구간이 출력으로 나타난다.바이어스 될 경우 (-)바이어스는 입력전압이 바이어스 전압만큼 감소되어 출력된다. (+) 바이어스는 바이어스 전압만큼 증가 ... 이다. (-) 입력에서 다이오드는 순방향 바이어스 되어 커패시터는 입력 peak값에 가까운 V-0.7까지 충전된다. (+) 입력에서 다이오드는 역방향 바이어스되어 입력전압은 커패시터에 추전된 (V-0.7)전압에 더해져 2V-0.7V가 출력된다.
    리포트 | 10페이지 | 2,500원 | 등록일 2024.12.27 | 수정일 2025.01.07
  • 판매자 표지 자료 표지
    교류및전자회로실험 실험5-2_다이오드 정류회로 결과보고서
    적으로 확인하고 출력전압 특성과 연계하여 회로를 설계하는 간단한 예를 실습을 통하여 습득한다.3. 실험 결과-정류회로(1) 변압기의 1 차측 플러그를 100V 전원 플러그에 꽂고 출력전압 ... 은 100Ω으로 한다.예상 회로도실제 결선형태-문항 (2) 결과 분석: 함수발생기에서 Vpp값이 파형의 최고 피크값이고 주파수를 60헤르츠로 출력함에 따라 전압의 피크값은 10볼트가 되 ... 었다. (함수발생기에서 Vpp는 피크대피크 값이 아닌 Vp값임을 오실로스코프를 통해 이전에 확인하였다.)(3) 플러그를 꽂고 전원스위치를 올린 다음 부하단에 나타나는 출력전압파형
    리포트 | 19페이지 | 1,000원 | 등록일 2024.08.17
  • 판매자 표지 자료 표지
    [A+] 중앙대학교 전자회로 설계실습 시험 대비 자료 / 족보 , 01,02,03,04,05,06,07,08,09,10
    실험 내용 정리 [1]Inverting, Non-inverting, summing Amplifier를 설계출력신호가 주파수 2 KHz의 정현파인 어떤 센서의 출력전압 ... generator보다 매우 클 경우, Voltage division으로 인해 거의 모든 전압이 외부 저항에 걸리게 되어 두배의 출력이 걸림3.2.1 Inverting Amplifier ... 설계 (DC power supply의 전압을 ±15 V로 설정한다.)낮은 주파수에서 동작을 하는 low pass filter의 특성을 가진다.출력의 최대값, 입력의 최대값= 증폭
    시험자료 | 20페이지 | 2,000원 | 등록일 2024.03.13 | 수정일 2024.03.20
  • 판매자 표지 자료 표지
    [A+결과보고서] 설계실습 2. Op Amp의 특성측정 방법 및 Integrator 설계
    출력전압을 DMM을 통해 측정하고 이를 이용해 offset voltage를 구해보았다. Rf가 추가된 적분기를 설계하여 Rf가 클 때, 적당할 때, 작을 때의 출력파형 ... 을 PSPICE의 파형과 비교해보았다. Capacitor 출력전압의 노이즈로 인해 정확한 측정을 할 수 없었고 그로 인해 오차율도 높게 나타났다. 또한 회로에 KCL을 적용하여 일차 미분방정식 ... 을 만들고 이를 해석하여 출력전압의 해를 구해보았고 실제 실험 측정 결과와 비교하였다.1.서론Op Amp의 특성과 Integrator의 특성에 대해 자세히 알 수 있는 실험이
    리포트 | 16페이지 | 1,000원 | 등록일 2025.01.31
  • 판매자 표지 자료 표지
    전자공학실험 11장 공통 소오스 증폭기 A+ 결과보고서
    을 측정하고자 한다. 공통 소스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 ... 실험에서는 공통 소스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다.2 실험 절차 및 ... 로, 2~3V는 100mV단위로, 3~6V는 500mV단위로 변화시키면서 vO의 DC전압을 측정하여 [표 11-2]에 기록하고, 입력-출력(VGG-vO)전달 특성 곡선을 [그림 11
    리포트 | 9페이지 | 2,000원 | 등록일 2024.05.13 | 수정일 2024.11.15
  • 중앙대학교 전자회로설계실습 결과보고서 9 - 피드백 증폭기 (Feedback Amplifier)
    Series-Shunt 피드백 증폭기를 구현하고 입력전압의 변화에 따른 출력전압의 변화를 측정하였다. 입력전압이 증가함에 따라 출력전압이 약 2의 기울기로 증가함을 확인 ... , 전원 전압의 변화에도 gain의 값은 항상 약 2V/V로 일정함을 확인하였다. 다음으로는 Series-Series 피드백 증폭기를 구현하고 출력전류를 측정하였다. LED ... 하였으며  와 같은 관계 따라서 설계한 Series-Shunt 피드백 증폭기 회로의 입출력이  식를 성립함을 확인하였다. 또한 입력저항과 부하저항의 저항값 변화
    리포트 | 9페이지 | 1,000원 | 등록일 2024.11.02
  • 판매자 표지 자료 표지
    전기회로설계실습 3장 결과보고서
    와 실험값을 비교, 분석한다.4.1)(a) 부하효과를 고려하지 않은 분압기(1kΩ과 3kΩ 직렬 연결) 설계에서 등가부하를 연결하기 전의 출력전압은 2.995V로 0.167%의 오 ... 차율을 보였다.(b) 부하효과를 고려하지 않은 분압기(1kΩ과 3kΩ 직렬 연결) 설계에 1kΩ의 등가부하를 연결한 후의 출력전압은 1.710V로 이는 설계목표의 3V와 43 ... %의 오차율을 보였다. 이는 4.1의 회로가 부하의 등가 임피던스에 의해서 생기는 부하효과로 인해 의도했던 출력전압을 얻지 못하게 되는 것을 고려하지 않았기 때문에 비현실적이며 잘못된
    리포트 | 4페이지 | 1,000원 | 등록일 2024.08.16
  • 전자회로실험 과탑 A+ 결과 보고서 (실험 21 차동 증폭기 심화 실험)
    적으로 능동 부하로 작동하여 높은 출력 저항을 제공하고 전압 이득을 증가시킨다.4. 출력 신호- 차동 출력은 차동 신호를 증폭하고 공통 모드 신호를 억제하는 데 유리하다.5. 주요 특성 ... _{2}에 인가할 공통 모드 전압을V _{DD} /2(=3V)로 결정하였을 때, 출력 공통 모드 전압이V _{DD} /2(=3V)가 되도록V _{pbias} 전압과I _{SS}를 정 ... 하시오.M _{1},M _{2}의 원하는g _{m}을 제공하기 위한I _{SS} 전류가 흐르게 하기 위해서M _{3}의 게이트 전압을 고정하고,V _{pbias} 값을 바꾸면서 출력
    리포트 | 8페이지 | 1,500원 | 등록일 2024.12.19
  • 전자회로실험 과탑 A+ 예비 보고서 (실험 16 전류원 및 전류 거울)
    복사하여 동일한 전류가 출력된다. 두 MOSFET은 게이트-드레인 전압 V_GS가 같아야 하며, 이를 통해 동일한 전류가 흐른다. 전류 거울의 출력 전류는 다음과 같이 표현 ... 에 원하는 DC 전압 출력이 나오고 DC 전류가 흐르도록 V _{pbias}를 0V 에서 6V까지 500mV 단위로 변화시키면서 최적의 V _{pbias}를 결정하시오. 예비 보고 사항 ... 16-1] 4. 실험 절차 1~3에서 결정한 V _{pbias}와 I _{REF} 값을 바탕으로 공통 소오스 증폭기의 입력-출력의 DC 전압 레벨이 원하는 만큼 나오는지 확인
    리포트 | 7페이지 | 1,500원 | 등록일 2024.12.19
  • 판매자 표지 자료 표지
    전자회로실습 7. 다이오드 응용실험 클리퍼, 클램퍼
    ) 오실로스코프를 사용하여 입력 파형의 2주기와 출력 파형의 2주기를 각각 기록한다.2.2 병렬 클리퍼(1) peak-to-peak 전압 10V이고 주파수가 1kHz인 정현파를 출력 ... 를 구성한다. peak-to-peak 전압은 10V, Vbias는 4V, 주파수는 1kHz이다.(6) 오실로스코프를 사용하여 2주기의 입력 파형과 2주기의 출력 파형을 그린다.(7 ... 은 변화시키지 않으면서 입력 파형을 특정 직류 전압 레벨에 고정시키는 회로는?- 클램퍼주관식4.3 클리핑 회로에서 출력 파형이 연속적이지 못하고 끊기는 현상이 발생하는 원인을 간단히
    리포트 | 9페이지 | 1,500원 | 등록일 2025.08.22 | 수정일 2025.08.27
  • 판매자 표지 자료 표지
    연산증폭기 예비보고서(고찰포함)A+
    의 전원 공급하기 위한 2개의 단자는 양의 전압과 음의 전압을 받아들인다. 따라서, 연산증폭기의 출력값은 입력 전원의 양의 전압과 음의 전압 사이가 된다. 입력신호는 반전 입력과 비 ... 반전 입력으로 두 전압을 받아 들인다. 연산증폭기는 두 입력의 전압 차이를 연산증폭기가 갖는 전압 이득 만큼 증폭을 하여 출력 전압을 만들어 낸다. 연산증폭기의 이득은 매우 커서 ... , 두 입력 단의 약간의 전압 차이만으로도 외부 공급 전압의 범위를 벗어나기 때문에, 반전 입력이 비반전 입력보다 큰 경우 출력은 음의 전압이 된다, 반대로, 비반전 입력이 반전
    리포트 | 6페이지 | 2,000원 | 등록일 2024.04.19 | 수정일 2024.04.21
  • 판매자 표지 자료 표지
    기초회로실험 - OP-AMP증폭실험
    [REPORT]■과목명:기초회로실험■■■■■실험 : OP-AMP증폭실험1. 실험개요가. 기초 이론연산증폭기는 2개의 입력단자와 한 개의 출력단자를 갖는다. 두 입력단자 전압간 ... 을 오실로스코프를 이용하여 확인하라.R _{2}2. 의 값을 바꿔가며 1의 실험을 반복하여 출력전압의 최대값을 측정하고 이론치의 값과 측정치의 값을 기록하라3. 9-3의 회로도를 실현 ... 가며 1의 실험을 반복하여 출력전압의 최대값을 측정하고 이론치의 값과 측정치의 값을 기록하라6. 그림 9-4의 회로도를 결선하라7. 741에 전원을 공급하고, 출력전압을 측정하라R
    리포트 | 7페이지 | 3,000원 | 등록일 2025.03.20
  • 판매자 표지 자료 표지
    건국대학교 전기전자기초실험2 트랜지스터3 예비레포트 결과레포트
    하고 입력전압출력전압 파형을 동시에 도시하라.첫 번째 트랜지스터의 Ib1과 두 번째 트랜지스터의 Ie2의 파형을 도시하고 증폭비를 계산하라.모의실험 2. 푸시풀 증폭기 회로아래 ... 기 회로모의실험을 위하여 구성한 LTspice의 회로 사진을 첨부한다.그림 2-1에서 Vin의 크기 500mV, 주파수 1kHz의 정현파로 설정한 후 입력 전압출력 전압 파형 ... 을 한 화면에 도시하시오.그림 2-1에서 Vin의 크기 4V, 주파수 1kHz의 정현파로 설정한 후 입력 전압출력 전압 파형을 한 화면에 도시하시오.그림 2-2에서 Vin의 크기
    리포트 | 9페이지 | 4,500원 | 등록일 2024.12.26
  • 판매자 표지 자료 표지
    중앙대 전자회로 설계 실습 예비보고서 9_피드백 증폭기 (Feedback Amplifier)
    Profile에서 Analysis type을 DC Sweep으로 설정하고서 입력 전압원의 값을 0V에서 +6V까지 0.1V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압 ... Ω, 부하저항을 100Ω으로 하고 단계 3.1(a)와 같은 작업을 반복해서 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic c ... 에 의해 출력전압이 결정된다. 따라서 3.1(a)와 3.1(b)에서 입력저항과 부하저항이 변해도 출력전압에 영향을 주지 않아 같은 출력파형을 보이게 된다.(D) 단계 3.1(b
    리포트 | 8페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • 판매자 표지 자료 표지
    회로이론 응용 및 실험 A+ 레포트(실험10-OP Amp의 기초 회로)
    ① OP amp, 4가지 종류의 기초 회로→ 이 회로는 feedback 동작을 한다. (빨간 원)아래 그림을 참고해서 설명하면 출력 전압 ... 이 높으면 – 입력단자의 전압 도 높이고        관계로 인해 출력 전압 를 낮춘다.→ 이상적인 OP amp일 때 회로를 해석해 보자.1> 이상적인 ... OP amp를 활용한 회로에서는 G의 값이 무한이다. 이때, 출력 전압을 유한하게 하기 위해서는       에서  =이 되어야 한다. 따라서 위의 그림
    리포트 | 8페이지 | 2,000원 | 등록일 2025.01.18
  • 판매자 표지 자료 표지
    전자공학실험 13장 공통 게이트 증폭기 A+ 결과보고서
    입력 전압(VSS)[V]출력 전압(vO)[V]동작 영역입력 전압(VSS)[V]출력 전압(vO)[V]동작 영역00.954트라이오드711.896차단 영역11.933트라이오드811.896 ... 영역611.895차단 영역[그림 13-10] 실험회로 1의 입력-출력 전달 특성 곡선위의 [표 13-2]는 실험회로 1에서 VSS를 변화하면서 출력 전압 VD=Vo를 측정한 결과이고 ... 정현파의 입력 전압을 인가한다. 이때 공통 게이트 증폭기 회로의 입력-출력 전압의 크기를 [표 13-4]에 기록하여 전압 이득을 구하고, 크기와 위상을 고려하여 ,입력 전압
    리포트 | 8페이지 | 2,000원 | 등록일 2024.05.13 | 수정일 2024.11.15
  • 판매자 표지 자료 표지
    아날로그및디지털설계실습 예비보고서 2주차
    제어 회로를 설계하시오.- 출력전압 : 0V~10V (peak to peak)- 스위칭 주파수 f : 12.5 kHz[UC3845 data sheet][UC3845 data ... sheet]PWM 제어 회로는 출력 전압의 오차분에 상응해서 펄스폭을 조정하여 출력 전압을 안정화시키는 회로이다. PWM 제어 회로는 크게 세가지로 구성 되어있는데 출력 전압의 오차 ... 하는 구동회로로(driver stage) 구성되어 있다. PWM의 동작방식은 먼저 오차 증폭기(Error amp) 단에서 기준전압출력전압 간의 오차를 증폭시켜 준다. 그 다음
    리포트 | 5페이지 | 1,000원 | 등록일 2025.07.26
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 03일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:52 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감