• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(10,172)
  • 리포트(8,216)
  • 자기소개서(1,586)
  • 시험자료(196)
  • 방송통신대(82)
  • 논문(50)
  • 서식(31)
  • ppt테마(6)
  • 이력서(4)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계도" 검색결과 141-160 / 10,172건

  • [특허청] 설정등록신청서
    ■ 반도체집적회로의 배치설계에 관한 법률 시행규칙 [별지 제3호서식] 특허로(www.patent.go.kr)에서 온라인으로 제출 가능합니다.설정등록신청서(앞쪽)【신청인】【성명 ... 에 의하여 절차를 밟는 경우에는 그 대리권을 증명하는 서류 1통4. 신청인이 외국인이면 국적증명서(법인이면 외국법인임을 증명하는 서류) 1통5. 신청인이 「반도체집적회로의 배치설계 ... 이 서식은 배치설계권의 설정등록을 신청하는 경우에 제출합니다(관련 규정: 「반도체집적회로의 배치설계에 관한 법률」 제19조).※ (【전자우편주소】) 및 (【휴대전화번호】)에 관한
    서식 | 7페이지 | 무료 | 등록일 2023.03.13
  • 중앙대 아날로그및디지털회로설계실습 예비보고서 8장 래치와 플립플롭
    아날로그 및 디지털회로설계 실습 예비보고서[설계실습 8. 래치와 플립플롭]소속담당교수담당조교수업시간학번성명? RS 래치RS 래치 회로도: 교차교합(Cross-coupled)된 두 ... 계획서8-3-1 RS 래치의 특성 분석(A) RS 래치의 진리표를 나타내고, 아래 그림 RS 래치의 이론적인 상태도를 그린다.Level-sensitive Latch 회로도Latch ... 확인Level-sensitive Latch 회로도래치의 입력, CLK, 출력 파형: 래치의 파형 측정 결과, 진리표와 동일한 결과를 확인할 수 있었고, 이론부의 내용과 같이 R과 S의 입력이 동시에 1에서 0으로 움직이게 되면
    리포트 | 4페이지 | 1,000원 | 등록일 2023.04.06
  • [예비보고서] 9.4-bit Adder 회로 설계
    예비 보고서설계실습 9. 4-bit Adder 회로 설계9-3. 설계실습 계획서9-3-1 전가산기 설계(A) 전가산기에 대한 진리표를 작성한다.(답안)ABCinSCout0 ... 화된 불리언 식에 대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로설계한다.(답안)세 개의 입력을 A,B,Cin으로 하고, AND ... 와 OR, NOT의 기본적인 논리 게이트만을 이용하여 (B)에서 구한 불리언 식에 대한 논리 회로를 다음과 같이 설계하였다. 출력은 S와 Cout으로, FullAdder의 출력 결과값
    리포트 | 3페이지 | 1,000원 | 등록일 2023.01.03
  • 아날로그 및 디지털회로설계실습 11 카운터 설계 예비 리포트
    동기 카운터, 16진 동기 카운터 회로도를 설계하고 파형을 확인해 보았다.서론: JK Flip Flop을 이용해서 00 01 10 11 등으로 증가하는 4진 카운터 등 증가하는 8진 ... 이고 Q2의 주파수는 0.25Mhz이다.8진 비동기 카운터 설계8진 비동기 카운터의 회로도를 그린다. 단, CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때 ... 하는 회로도는 아래의 회로도이다. (LED는 Diode로 대체했다.)10진 비동기 카운터 설계16진 비동기 카운터와 리셋 회로를 이용하여 10진 비동기 카운터의 회로도를 그린다. 2
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2021.09.02
  • 판매자 표지 자료 표지
    전자회로설계실습 2번 예비보고서
    Inverting Amplifier를 설계 하고 회로도를 제출한다.offset voltage = 0으로 설정하고 Inverting amplifier로서 동작할 때 gain이 100 ... 전자회로설계실습(예비보고서 - 2)소 속담당 교수수업 시간편 성학 번성 명설계실습 2. Op Amp의 특성측정 방법 및 Integrator 설계1. 목적Op Amp의 offset ... 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현, 측정, 평가한다.2. 실습준비물Function Generator : 1대Oscilloscope(2channel
    리포트 | 9페이지 | 1,000원 | 등록일 2024.08.16
  • 판매자 표지 자료 표지
    광운대 기초전자회로실험(기전실) 예비레포트(논리게이트) (만점 레포트)
    하라. 첫 번째 다이어그램은 B=0 조건에 해당되고 두 번째는 B=1 조건에 해당된다.6) 규칙 11을 보여주는 회로설계하라. 보고서 표 7-4에 설계회로도를 그리고 회로 ... 증명2)A’ + AB = A, A+(AB)’ = A + B 증명 회로 설계3)변수의 개수가 세 개인 회로들에 대한 진리표 작성 및 드모르간의 법칙을 통한 식을 만족하는지 판단-3 ... 에서는 논리 게이트를 활용한 디지털 회로 설계의 중요성 매우 강조된다[3]. 논리 설계의 최종 목표는 논리 전개 과정을 '최소화'하는 데 있으며, 논리 게이트는 이러한 목표를 달성하기
    리포트 | 16페이지 | 1,500원 | 등록일 2025.06.22
  • 판매자 표지 자료 표지
    실험보고서6(전압분배기)
    는 곳에서 출력전압을 얻어야 한다).R _{1,} `R _{3,} `R _{4} 이렇게 세 개의 고정저항을 사용하여 이 전압분배기를 설계하고 실험보고서의 빈 네모 안에 회로도 ... 를 그려라.7. 에서 설계회로를 꾸민 다음 출력전압을 측정하여라. 에서 그린 회로도에 측정한 출력값을 함께 적어라.8. 10 V 전압원으로부터 7.5 V의 출력전압이 나오는 전압분배 ... 기를 만들려고 한다. 이번 실험에서 사용한 네 개의 저항 가운데 두 개를 골라 회로설계하고 실험보고서의 빈 네모 안에 회로도를 그려라. 그 다음 설계회로를 꾸미고 출력전압을 측정하여라. 설계회로도에 측정한 출력값을 함께 적어라.
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2022.10.10
  • 판매자 표지 자료 표지
    기초 회로 실험1 제13장 병렬회로설계 (결과레포트)
    전기회로 설계 및 실험1 결과 레포트 제목: 13장 병렬회로설계 제목: 제13장 병렬회로설계 실험 결과 및 토론 (1-1) 이번 장에서는 실험에서 주어진 저항 820Ω ... 들을 구하는 것이다. 그리고 위에 있는 회로도들과 가지저항을 4개로 구성했을 때 지정된 저항, 전류, 전압을 통해 만족하는 병렬회로를 구하고 이 회로가 실제 병렬회로의 조건을 만족 ... .2k 표 13-4 전류 분할회로설계 Branch Current, mA Rated Value of Resistor, Ω Voltage, V Required Measured
    리포트 | 10페이지 | 1,500원 | 등록일 2025.06.26 | 수정일 2025.07.01
  • [중앙대학교 전기회로설계실습] A+ 예비보고서 3. 분압기(Voltage Divider) 설계
    저항을 직렬 연결하여 회로설계한다면..2.2 분압기의 설계(부하를 고려한 설계)2.2_(a) 등가부하를 고려하여 설계목표를 만족하는 분압기를 설계하고 회로도를 도시하라 ... 위와 같이 회로설계하고 허용 전압 값과 허용 전류 값으로 부하의 저항 값을 구해보면 옴의 법칙에 의해.. ... 1. 서론이 실습은 부하효과를 고려한 분압기를 설계, 제작하고, 이론 값과 실험 값을 비교 분석을 통하여 부하효과를 고려한 분압기를 설계하는데에 목적이 있다.2. 설계실습계획서2
    리포트 | 4페이지 | 1,500원 | 등록일 2023.03.13
  • [예비보고서] 4.신호 발생기
    oscillator를설계하였다. 따라서 이하의 회로도로부터 Pspice Simulation하면 다음과 같은 결과를 얻게 된다.이론적인 설계 목표는 1.63kHz의 발진 주파수로, 시뮬레이션 ... 예비 보고서설계실습 4. 신호발생기4-3. 설계실습 계획서4-3-1 신호발생기 설계(A) 그림 4-1에 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하시오. 이 ... 관계식을 이용하여 1.63kHz에서 발진하는 Wien bridge 회로설계 하시오.(답안)그림 4-1에 주어진 Wien bridge 회로에서 커패시터의 임피던스가 임을 고려
    리포트 | 5페이지 | 1,000원 | 등록일 2023.01.03
  • 전기회로설계실습 실습4 예비보고서
    }와수식입니다.R _{Th}를 이론적으로 구하고 Thevenin 등가회로설계회로도를 제출하라.(sol)수식입니다.V _{TH} =5( {470} over {390+470} ... ection0.xml[1. 목적]Thevenin 등가회로설계, 제작, 측정해 원본 회로 및 이론값과 비교한다.[2. 준비물]Function generator 1대DC Power ... .k OMEGA, 3.3수식입니다.k OMEGA가변저항: 20수식입니다.k OMEGA, 2W급 2개[3. 설계실습계획서]그림 1과 같이수식입니다.R _{L}이 부하인 브리지회로
    리포트 | 4페이지 | 1,000원 | 등록일 2024.08.13 | 수정일 2024.08.16
  • 판매자 표지 자료 표지
    설계실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계 예비보고서
    가 되는 회로에 이 전압을 측정하기 위한 DMM을 추가한 회로설계하여 회로도를 제출하라. 단 회로도에 기준점을 표시하라.output 1의 (-) 단자와 output 2의 ( ... 설계실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계시험예정일자:1. 목적건전지의 출력저항과 DMM의 입력저항을 측정하는 회로설계, 제작, 측정하고 DC Power ... .1(a) 건전지의 내부저항이 어느 정도일 것 같은가?거의 0에 가깝지만 0.05Ω 정도는 될 것 같다.(b) 건전지(6V)의 내부저항을 측정하는 회로와 절차를 설계하여 제출하라
    리포트 | 3페이지 | 1,000원 | 등록일 2023.09.17
  • 판매자 표지 자료 표지
    중앙대 전자회로 설계 실습 예비보고서 6_Common Emitter Amplifier 설계
    하지 않는다. (2차 설계 완료) 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 반올림하여 유효숫자 ... node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 출력전압의 최대값(), 최소값()은 얼마인가? 를 %로 구하라 ... 설계실습 6. Common Emitter Amplifier 설계3. 설계실습 계획서$$ 3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계
    리포트 | 6페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • [2024/A+]서울시립대_전전설3_실험4_예비
    앰프를 추가하여 Instrumentation Amplifer를 설계오실로스코프로 파형을 측정동작을 검증실험2Instrumentation Amplifier 회로에서 R_gain ... 을 가변저항으로 설계가변저항의 값을 바꿔가며 오실로스코프로 파형을 측정동작을 검증실험 장비컴퓨터Power supply함수발생기오실로스코프OP amp 회로브레드보드저항, 가변저항OP ... amp전선예비보고서예비보고서13개의 operational amplifier를 사용하여 instrumentation amplifier 회로설계하고 출력 신호의 식을 구하시오.회로
    리포트 | 8페이지 | 1,500원 | 등록일 2025.03.10
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서7 논리함수와 게이트
    아날로그 및 디지털 회로 설계 실습-실습 7 논리함수와 게이트-설계실습 내용 및 분석설계한 논리게이트 구현 및 동작Low(0) 값, High(1) 값, Vcc를 각각 0V, 5V ... 한다.NANDNAND출력파형ABY001011101110NORNOR회로도 및 출력파형ABY001010100110XORXOR회로도 및 출력파형ABY000011101110NAND 게이트 ... 을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다. 설계실습계획에서 설계회로와 실제 구현한 회로의 차이점을 비교하고 이에 대한 이유를 서술한다. 설계실습이 잘되었다고 생각
    리포트 | 24페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 판매자 표지 자료 표지
    [중앙대학교 2학년 2학기 전기회로설계실습] 예비보고서4 구매 시 절대 후회 없음(A+자료)
    설계하여 회로도를 제출하라. 에서V _{Th} =|V _{a} -V _{b} | 이다.V _{a} = {390} over {390+470} TIMES 5 image 2.27V ... < 전기회로 설계 및 실습 예비보고서 >설계실습 4. Thevenin 등가회로 설계과목명전자회로 설계 및 실습담당교수학과전자전기공학부학번이름실험조실험일제출일설계실습 4 ... . Thevenin 등가회로 설계실습 목적 : Thevenin 등가회로설계, 제작, 측정하여 원본 회로 및 이론값과 비교한다.준비물※ 기본 장비 및 선Function Generator
    리포트 | 6페이지 | 1,000원 | 등록일 2023.01.26
  • 판매자 표지 자료 표지
    [전기회로설계실습] 설계 실습 4. Thevenin 등가회로 설계
    설계실습 4. Thevenin 등가회로 설계요약 : 본 실험은 복잡한 회로를 간단한 등가회로로 만드는 Thevenin등가회로를 직접 설계, 제작, 측정하여 원본 회로 및 이론값 ... }을 통해 흐르는 전류를 계산하라. 전압, 전류를 기록하라. 이론값과의 오차는 얼마인가? 오차의 이유는 무엇인가?그림 1그림 1의 회로도DC Power Supply의 출력전압을 5 ... Ω = 466Ω, 1.2kΩ = 1.189kΩ, 3.3kΩ = 3.259, 330Ω = 327Ω의 측정값들이 나왔다. 그리고 그림 1의 회로도와 같이 브리지회로를 구성하여R _{L
    리포트 | 6페이지 | 1,500원 | 등록일 2023.08.18
  • 판매자 표지 자료 표지
    디지털설계방법의 종류
    Array )완전 주문형 설계 방식 설계 사양 회로도 기술 회로도 엔트리 레이아웃 설계 공정 제조 마스크 발생 시물레이션 시물레이션 LVS, DRS, ERC 를 이용한 검증 VHDL ... 이로 분류됨 . 표준셀 설계방식 : 표준셀을 활용하는 설계방식임 . 셀 라이브러리 - VHDL 데이터 - 논리 심볼 회로도 - 시뮬레이션을 위한 타이밍 정보 표준셀 예 - 고밀도 ... 그림 6. b) SOG반 주문형 설계 방식 – 셀 기반 집적회로 대부분 주문형 집적 회로 설계 방식 제품에서 사용되는 설계 방식임 . 표준 라이브러리에 있는 셀만 사용됨 . 제품
    Non-Ai HUMAN
    | 리포트 | 12페이지 | 3,000원 | 등록일 2022.08.10
  • 판매자 표지 자료 표지
    [A+] 중앙대 전기회로설계실습 3차 결과보고서
    에 3V의 전압을 출력하기 위해서는 1kΩ, 3kΩ의 저항을 각각 하나씩 사용해야 한다. 아래 회로도와 같이 회로설계하면 1kΩ 저항에는 3V의 전압이 출력되고, 3mA의 전류 ... 번째로 실습한 회로회로도는 과 같다.위 회로에서 등가부하를 제거하면 아래의 과 같다.에서 알 수 있듯, 설계회로는 전력을 소비하지 않을 때에도 8.380V로 9V 이하 ... 실습내용 및 분석4.1(a) 실습계획 3.1의 회로를 구성하여 출력전압을 측정하여 기록하라. 측정회로를 그리고 자신이 설계회로와 차이가 있다면 그 차이를 분석하라.실습계획 3
    리포트 | 11페이지 | 1,000원 | 등록일 2023.01.19
  • 판매자 표지 자료 표지
    NAND게이트 자세히 설명하고 NAND게이트를 사용하는 이유 NAND 와 NOR 게이트로 회로를 구성하는 경우가 많은데 어떤 점 때문인지
    회로 설계가 가능하다[3]. 이로 인해 제조 비용이 절감되며, 장치의 전체 성능 향상에 기여한다. 이러한 점은 특히 반도체 제조에 있어 중요한데, 집적도가 높을수록 동일한 공간 ... 제목: NAND 게이트와 NOR 게이트의 사용 이유와 중요성: 디지털 회로 설계에 있어서의 핵심적 역할요약: 이 레포트에서는 디지털 회로 설계에 있어서 NAND 게이트와 NOR ... 만으로 모든 가능한 논리 연산을 수행할 수 있다는 의미이다[2]. 이러한 특성 덕분에 회로 설계자들은 NAND 게이트만으로 전체 디지털 회로를 구성할 수 있다. 이는 회로 구성에 필요
    리포트 | 3페이지 | 2,500원 | 등록일 2023.04.05
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 27일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:23 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감