• AI글쓰기 2.1 업데이트
  • 통합검색(10,178)
  • 리포트(8,216)
  • 자기소개서(1,592)
  • 시험자료(196)
  • 방송통신대(82)
  • 논문(50)
  • 서식(31)
  • ppt테마(6)
  • 이력서(4)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계도" 검색결과 121-140 / 10,178건

  • [A+]아날로그및디지털회로설계실습 1장 결과 보고서
    전자회로 설계실습설계실습 1. 초전형(Pyroelectric) 적외선 센서요약: 초전형 적외선 센서, LED, Op-Amp의 원리를 이해하기 위해 회로설계, 제작하였다. 실험 ... 므로 High Pass Filter를 연결하여 노이즈 성분을 줄이는 회로설계한다.이 실험을 통해서 초전형 적외선 센서, 증폭기, HPF, LPF의 동작 원리와 그 특성에 대해서 ... 알아볼 수 있다.2. 실험 결과아래 실험에서 사용한 저항은 다음과 같다.2.1 실험계획서에 구성된 회로설계하고, 초전형 적외선 센서의 단자를 주의하여 연결하시오. (Op-Amp
    리포트 | 8페이지 | 1,000원 | 등록일 2024.02.18
  • 7. Common Emitter Amplifier의 주파수 특성 예비보고서
    로 Simulation하여 제출하라. 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 출력전압의 최댓값( m ax ), 최솟값( m in)은 얼마인가?  m ax   m in 를 %로 구하라. ... 3. 설계실습 계획서3.1 Common Emitter Amplifier 의 주파수 특성* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.(A) 이전 실험의 2차 설계 ... 결과회로 (  추가)에 대하여 모든 커패시터의 용량을 10㎌로 하고 CE 증폭기에 10kHz, 20mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE
    리포트 | 8페이지 | 1,000원 | 등록일 2025.07.22
  • 판매자 표지 자료 표지
    [A+결과보고서] 설계실습 4. Thevenin 등가회로 설계
    전기회로설계실습 결과보고서설계실습 4. Thevenin 등가회로 설계이름(학번):조 번호:실험 조원:실험날짜:제출날짜:요약. Thevenin 등가회로설계, 제작, 측정 ... 적으로 쉽게 구할 때 매우 유용하게 적용된다. Thevenin 등가회로는 어떠한 복잡한 회로라도 하나의 전압원과 하나의 임피던스로 나타낼 수 있다2. 설계실습 결과4.1RL에 걸리는 전압 ... 가 발생한 것으로 추측된다.(c)회로의 구성의 위의 회로도처럼 구성을 하였고 측정 값과 이전에 측정했던 값들을 표로 나타내면 이러하다.4.33.14.1오차(기준:4.3)전압0.325V
    리포트 | 4페이지 | 1,000원 | 등록일 2025.01.31
  • Thevenin 등가회로 설계 결과보고서 (보고서 점수 만점/A+)
    요약:복잡한 회로도를 간단하게 만들어 주는 Thevenin 등가회로를 이해하고 설계하였다.실험의 전반적인 내용은 ① Thevenin 등가회로 이론으로 이상적인 상황에서 계산 ... 하여 구한 ��에서의 전압, 전류 값을 구한다. ② 이론과 똑같은 회로를 실제로 설계하여 DMM으로 ��의 전압, 전류를 구한다. ③ 설계회로에서 ��ℎ, ��ℎ를 구하 ... 여 Thevenin 등가회로설계한 후 이 회로에서의 ��에서의 전압, 전류의 값을 구한다. 이렇게 구한 ①,②,③의 값들을 각각 비교한다. 실험 결과오차율 모두 약 1% 내외였다. 따라서
    리포트 | 8페이지 | 2,000원 | 등록일 2023.01.06
  • 판매자 표지 자료 표지
    시프트 레지스터 카운터_예비레포트
    ) Verilog HDLIEEE 1364로 표준화된 베릴로그(Verilog)는 전자 회로 및 시스템에 사용되는 하드웨어 기술 언어로, 회로 설계, 검증, 구현 등 여러 용도로 사용 ... : module은 다른 모듈module에서 호출하여 사용할 수 있습니다. 이를 통해 코드의 재사용성을 높일 수 있다.베릴로그 module은 회로 설계에서 매우 중요한 역할을 한다 ... . module을 이용하여 회로를 구성하면 코드의 재사용성을 높일 수 있으며, 복잡한 회로를 쉽게 설계할 수 있다. [2]3) InstanceInstance 이름은 해당 모듈 또는 게이트
    리포트 | 7페이지 | 1,500원 | 등록일 2025.09.17
  • 판매자 표지 자료 표지
    전기회로실험 A+ 6주차 결과보고서(전압분할 회로)
    다적용한 수학적 해를 먼저 구해야 한다. 일반적인 설계과정은 다음과 같다. 첫 번째로, 회로도를 그리고 알고 있는 값과 구하고자 하는 값을 구분해서 표시한다. 두 번째로, 회로 ... 를 위한 전압분할 회로설계한다. 이 회로는 9V에서 3mA의 부하전류를 공급해야 한다. 회로도를 그리고 회로의 전압, 전류와 부품들의 값을 표시한다. 스위치도 회로도에 포함 ... 한다. (즉, 3개 가지들의 전류는 2:3:5의 비율로 분배된다.) 회로도를 그리고 모든 소자들의 값과 회로의 전압, 전류들을 표시한다. 스위치도 회로도에 포함시켜야 하며, 설계 결 B
    리포트 | 17페이지 | 2,000원 | 등록일 2023.05.01 | 수정일 2023.07.25
  • 중앙대학교 전기회로설계실습 설계실습 3. 분압기 (Voltage Divider) 설계 A+ 결과보고서
    을 통해 부하효과를 고려하여 올바른 회로도를 설계하였다.1. 서론 : 앞선 3.1에서 설계회로도를 구성하여 직접 측정을 하였고, 아주 미세한 오차가 발생하는 것을 확인 ... 요약 : 기존에 설계했던 회로와, 실험을 통해 설계회로는 결과적으로 차이가 존재하였다. 이는 부하효과(Loading Effect)를 고려하지 못한 결과였으며, 일련의 실습과정 ... 여 확ㅇ니하였고 그 이유에 대해 설명하였다. 2. 설계실습 결과COVID-19라는 특수한 상황으로 인하여 실제로 실습을 하지 못하였으며, 실험 결과에 대한 data sheet
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2022.09.15 | 수정일 2022.09.20
  • 판매자 표지 자료 표지
    전기회로설계실습 예비보고서 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계
    을 측정하기 위한 DMM을 추가한 회로설계하여 회로도를 제출하라. 단 회로도에 기준점을 표시하라.3.6 DC Power Supply의 output 1을 5V로 조절하고(a) ( ... 할 것이다.(b) 건전지(6V)의 내부저항을 측정하는 회로와 절차를 설계하여 제출하라. 단, 가능한 한 측정에 의한 전력소비가 최소가 되도록10 OMEGA 저항과 Pushbutton ... 는 회로에 이 전압을 측정하기 위해 DMM을 추가한 회로설계하여 제출하라.3.5 공통기준점에 대해 output 1은 5V, output 2는 ?10V가 되는 회로에 이 전압
    리포트 | 4페이지 | 1,000원 | 등록일 2024.06.22
  • 판매자 표지 자료 표지
    [A+결과보고서] 설계실습 5. BJT와 MOSFET을 사용한 구동(switch) 회로
    전자회로설계실습 결과보고서설계실습 5. BJT와 MOSFET을 사용한구동(switch) 회로과목명교수명제출일학 과작성자조 원요약BJT와 MOSFET은 증폭 기능이 있는 대표적인 ... function generator를 조정하고 oscilloscope로 확인한다.(B) 3.1에서 설계한 그림 1의 회로를 가능한 한 그림 1과 거의 같은 배치로 breadboard의 왼쪽 ... .2 부하가 BJT Inverter에 연결된 LED 구동회로 구현 및 측정(A) 4.1의 회로를 그대로 두고 3.2에서 설계한 그림 2의 회로를 가능한 한 그림 1과 거의 같
    리포트 | 10페이지 | 1,000원 | 등록일 2025.01.31
  • 판매자 표지 자료 표지
    기초 회로 실험1 제17장 키르히호프 전류법칙 (결과레포트)
    의 실제 측정값을 구하고 회로도를 위 그림처럼 설계를 했을 때 각 저항에 걸리는 전류와 그것의 총 전류인 I(T)를 실험으로 확인하여 회로에서 임의의 접합점에서 유입전류와 유출 ... 데이터를 인용하여 실험결과를 논의 하시오. 설계결과가 설계사양에 정확하게 일치되었는지를 보고서에 언급하고, 만약 일치하지 않았으면 그 이유를 설명하시오. (설계회로도를 보고서 ... 가 나온다. 그 후에 17-1처럼 회로설계를 한 후에 전압을 15V로 맞추어 준 뒤에 I1, I2, I3의 전류가 각각 1:2:3의 비율을 맞춘다. 이때 전류가 1:2:3이
    리포트 | 7페이지 | 1,500원 | 등록일 2025.06.26 | 수정일 2025.07.01
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서12
    아날로그 및 디지털 회로설계실습(실습12 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고서설계실습 12. Stopwatch 설계 (동기순서 논리회로)실습날짜2021 ... .12.06. 17시교과목 번호제출기한2021.12.05. 24시작성자제출날짜(이클래스)2021.12.02.1. 목적Stopwatch 설계를 통하여 카운터, 분주회로, 클럭 회로 ... , 디코더 등 다양한 디지털 회로 구성요소에 대한 이해를 높이고 Datasheet를 읽고 분석하는 능력과 원하는 회로설계할 수 있는 능력을 배양한다.2. 실습 준비물부품
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2022.09.14
  • A+ 전자회로설계실습_Common Emitter Amplifier 설계
    아지므로 overall voltage gain은 작아지나 amplifier gain은 변하지 않는다. (2차 설계 완료) 모든 node의 전압과 branch의 전류가 나타난 회로도 ... , 평가한다.설계실습 계획서3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다. 위 회로 ... 하였을 때의 출력파형을 PSPICE로 Simulation하여 제출하라. 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation
    리포트 | 7페이지 | 1,000원 | 등록일 2024.08.21
  • [A+]중앙대 아날로그및디지털회로설계 실습 예비보고서11 카운터 설계
    회로도를 그린다. 단 CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계한다. 또한, Q1, Q2, Q3 출력 신호에 LED를 연결 ... 하여 카운터의 상태에 따라 LED에 불이 들어오도록 연결한다.4.3 10진 비동기 카운터 설계- 16진 비동기 카운터와 리셋 회로를 이용하여 10진 비동기 카운터의 회로도를 그린다 ... . 4-2의 경우와 마찬가지로 버튼 입력에 따라 카운트가 증가하도록 설계한다.4.4 16진 비동기 카운터 설계- 그림 11-1의 8진 동기 카운터의 회로도를 참고하여 16진 동기
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,000원 | 등록일 2022.09.08
  • 판매자 표지 자료 표지
    중앙대 전기회로설계실습 예비보고서4 (보고서 1등)
    고 Thevenin 등가회로설계하여 회로도를 제출하라.그림 4Thevenin 등가회로설계하기 위해서는 무부하 상태에서의 a, b 사이의 전압을 알아야 하고, 전원을 없앤 ... 설계실습 4. Thevenin등가회로 설계3. 설계실습 계획서그림 1그림과 같이 이 부하인 bridge회로의 Thevenin 등가회로를 이론 및 실험으로 구하고 비교하려 한다 ... .3(a) Thevenin 등가회로를 실험적으로 구하려고 한다. 를 구하는 실험회로설계하고 실험절차를 설명하라. 전압계(DMM)의 위치를 명시하라.그림 71) DMM을 전압
    리포트 | 6페이지 | 1,500원 | 등록일 2023.06.26
  • 판매자 표지 자료 표지
    전기회로설계실습 결과보고서3
    ㏀ 저항을 연결한 회로도 구성해서 4.2과정을 진행해보았다.9.246V가 측정되었다. 이는 설계조건의 9V 이하의 전압을 출력해야 하는 조건을 만족하지 않으며 그래서 이 회로 대신 ... 전기회로설계실습 결과보고서실험요약부하를 고려하지 않은 분압기의 설계, 제작 부하를 고려한 분압기의 설계, 제작 순으로 실험이 진행되었다. 조원들이 구상했던 회로들을 비교하고 회로 ... 아지는데 현실적으로 전원이 공급하는 총 전류의 10% 정도로 설계한다.이번 실험에서 이런 조건을 만족하도록 저항을 조합하면서 회로를 구상, 설계해보면서 회로 제작에 더 익숙해지
    리포트 | 6페이지 | 1,000원 | 등록일 2023.09.06
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서11
    회로도를 그린다. 단, CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계한다. 또한, Q1, Q2, Q3 출력 신호에 LED를 연결 ... 에 따라 LED에 불이 들어오도록 설계할 수 있다.3.3 10진 비동기 카운터 설계16진 비동기 카운터와 리셋 회로를 이용하여 10진 비동기 카운터의 회로도를 그린다.3.2의 경우 ... 아날로그 및 디지털 회로설계실습(실습11 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고서설계실습 11. 카운터 설계실습날짜2021.11.29. 17시교과목 번호제출
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    전기회로설계실습 예비보고서2
    DMM을 추가한 회로설계하여 회로도를 제출하라. 단 회로도에 기준점을 표시하라.DC Power supply의 output1을 5V로 조절하고 (a) (+) 출력단자에 22MΩ ... 설계 실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계목적: 건전지의 출력저항과 DMM의 입력저항을 측정하는 회로설계, 제작, 측정하고 DC Power Supply ... 것 같은가? (b) 건전지(6V)의 내부저항을 측정하는 회로와 절차를 설계하여 제출하라. 단, 가능한 한 측정에 의한 전력소비가 최소 가 되도록 10Ω 저항과 Pushbutton
    리포트 | 4페이지 | 1,000원 | 등록일 2023.09.06
  • [A+][예비레포트] 중앙대 아날로그 및 디지털 회로 설계실습 11. 카운터 설계
    의 주파수는 1MHz이지만 Q1신호는 0.5MHz, Q2신호는 0.25MHz이다.2-2 8진 비동기 카운터 설계8진 비동기 카운터의 회로도를 그린다. 단, CLK 입력에 클럭 입력 ... 동기 카운터의 회로도를 그린다. 11-3-2 의 경우와 마찬가지로 버튼 입력에 따라 카운트가 증가하도록 설계한다.16진 비동기 카운터에서 10진 비동기 카운터를 만들기 위해서 ... 한다. 또한 chattering 방지 회로에 대하여 학습한다.설계실습계획서2-1 4진 비동기 카운터이론부의 그림 14-2의 비동기식 4진 카운터에 1MHz의 구형파 (square
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2022.04.08
  • 판매자 표지 자료 표지
    [금오공대 창의입문설계] [A+] (2) 제안서, 프로젝트 수행 및 제작, 최종보고서
    제안서개설학년도/학기0년도0학기교과목명입문설계제출일자0000.00.00.프로그램명고분자공학심화프로그램설계구분기초, 전공, 종합학점 (설계학점)3 (3)이수학년0담당교수@@@비고인증 ... 하여 전기회로를 연결하고 회로 속 코일을 이용한 전자석을 통해 두 물통 간에 물 이동시킨다.2. 프로젝트에 설계 구성요소 및 현실적 제한조건 반영 여부설계 구성요소현실적 제한조건목표설정 ... 합성분석구현/제작시험/평가결과도출경제성환경사회/윤리미학보건/안전생산성/내구성신뢰성OOOOXOOO△△OOO☞ 설계 구성요소목표 설정 : ‘부력을 이용하여 전기회로를 연결하고 회로
    리포트 | 19페이지 | 2,500원 | 등록일 2023.08.31 | 수정일 2024.11.11
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - Multiplexer, DeMultiplexer 실험, JK Flip Flop 순차회로 실험 2
    디지털회로실험및설계 결과 보고서 #4( Multiplexer, DeMultiplexer 실험 / JK F.F을 이용한 순차회로 실험 )과 목담당교수제 출 일학 번이 름? 회로도 ... , 이론값, 실험결과, 결과분석실험1) 4-to-1 MUX를 구성하고, S1과 S0의 입력신호에 따른 출력 Y를 아래표에 작성하시오.? 회로도? 이론값InputOutput(Y)D3D ... , Low는 0.16V 정도로 잘 나왔다.실험 2) 1-to-4 DeMUX를 구성하고, S1과 S0, Y의 입력상태에 따라 출력 D0~D3를 아래표에 작성하시오.? 회로도? 이론값
    리포트 | 15페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • 전문가요청 배너
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 28일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:49 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감