• 통합검색(2,275)
  • 리포트(2,076)
  • 자기소개서(174)
  • 논문(9)
  • 시험자료(9)
  • 서식(3)
  • ppt테마(2)
  • 방송통신대(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로설계실험" 검색결과 141-160 / 2,275건

  • 논리회로실험 - 제 10장 KIT의 출력방식 중 하나인 7-segment를 통하여 디지털 시계를 설계 결과보고서
    은 VHDL의 순차 논리 회로 설계에서 KIT의 출력방식 중 하나인 7-segment를 통하여 디지털 시계를 설계해보고 이를 Training Kit에 검증해보는 실험이었다. 7-s ... 1. IntroductionVHDL의 순차 논리 회로 설계에서 KIT의 출력방식 중 하나인 7-segment를 통하여 디지털 시계를 설계해보고 이를 Training Kit에 검증 ... 해보는 실험이다. 또한, LCD display에 대해서 저번 시간에 이론적으로 공부해보았다. 이를 통하여 LCD display도 KIT에 올려서 실습해자.이번 실험
    리포트 | 32페이지 | 1,000원 | 등록일 2014.08.15
  • 논리회로 실험RAM, ROM, FSM설계(결과보고서)
    실험제목: RAM, ROM, FSM설계(결과보고서)1. 예비조사 및 실험 내용의 이해1.1 ROMRead Only Memory의 약칭이다. 컴퓨터의 판독전용 기억장치를말 ... .- 동기 순차 회로를 기술하는 추상화 모델. 입력에 의해 상태를 바꾸면서 출력을 갖는다.?축적 프로그램 교환기의 프로그램을 구성하는 순차적 활동. 이러한활동들은 논리적인 상태 ... 다. 기록과 해독의 두 회로가있어서 정보의 기록, 해독이 가능하고 컴퓨터나 주변 단말기기의기억장치에 널리 쓰인다. 장점으로는 염가, 소형, 낮은 소비전력, 고속호출, 비파괴성 해독
    리포트 | 7페이지 | 1,000원 | 등록일 2008.01.14
  • [회로실험] 논리게이트를 이용한 카운터 설계
    #회로실험1실 험 일 자2005년 4 월 13 일제 출 일 자2005년 4 월 15 일조 별 명 단담당 교수명post report기본디지털실험Sequential Circuit차 ... ’B’C’D’CD AB000111100010X0010XXX11XXXX100XXX③회로도Materials & Methods- 실험 도구 및 재료Multisim- 실험 절차 및 방법 ... = 1 \* GB3 ① Multisim을 이용하여 arbitrary sequence counter 를 설계한다.-실험계획서에 따라 작성-logic converter 를 사용
    리포트 | 10페이지 | 1,000원 | 등록일 2005.06.30
  • [디지털논리회로설계실험]디지털 논리회로 설계실험 예비보고서 7장 부호변환회로
    는 부호변환 회로설계할 수 있다.? 사용 기자재 및 부품? 논리실험기 (Digital Logic Lab. Unit)? 7404 (6조 Inverter)? 7408 (4조 2입력 ... 제 7 장 부호변환 회로? 실험 목적디지털 시스템에 사용되는 각종 부호변환 회로를 직접 설계한 후, 회로로 구현하여 동작 특성을 이해한다.? 관련 이론모든 디지털 시스템은 정보 ... 논리 회로이므로, 조합논리 회로설계하는 다음 절차에 의하여 설계한다.⑴ Block Diagram을 그리고 주어진 조합논리회로의 문제를 분석한다.⑵ 진리표(Truth Table
    리포트 | 8페이지 | 2,000원 | 등록일 2005.03.30
  • [디지털논리회로설계실험]디지털 논리회로 설계실험 예비보고서 5장 기본 연산 회로
    제 5장 기본 연산 회로실험 목적연산회로의 기초가 되는 반가산기, 전가산기, 반감산기, 전감산기의 구성 및 동작특성을 실험을 통하여 이해하며 학습한다.⑵ 관련 이론2.1 반 ... 가산기 (HA : Half Adder)]반가산기는 [그림 5-1]과 같이 2개의 1Bit 2진수 A,B를 더하여 그의 합(S)과 자리올림수(C)를 출력하는 논리 연산회로이다.반 ... 가산기의 진리표, 논리식, 논리회로는 [그림 5-2]와 같다.[그림 5-1 반 가산기의 블록선도][그림 5-2 반 가산기]InputOutputABSC*************101
    리포트 | 11페이지 | 2,000원 | 등록일 2005.03.30
  • [회로실험] 논리게이트를 이용한 가, 감산기 설계
    Tool Tutorial차 례1. Introdution 3~102. Materials & Methods 11Introdution- 실험목적논리 회로 설계에 사용하는 Function ... #회로실험1실 험 일 자2005년 4 월 6 일제 출 일 자2005년 4 월 5 일조 별 명 단담당 교수명pre reportDigital circuit Simulation ... program의 사용법 숙지 및 Simulation을 이용한 논리 회로의 작동 여부 확인하게 된다.- 배경 및 이론 = 1 \* GB3 ① Multisim 화면 구성 = 2
    리포트 | 11페이지 | 1,000원 | 등록일 2005.06.30
  • [디지털논리회로설계실험]디지털 논리회로 설계실험 예비보고서 6장 대소 비교 회로 및 다중 출력 회로
    실험 목적대소 비교 회로, 일치회로 및 다중 출력 회로설계하여, 각 회로의 구성 및 동작 특성을 실험을 통하여 이해하며 학습한다.⑵ 관련 이론 2.1 대소 비교 회로대소 ... 다. 즉, 이 회로는 입력 A, B를 비교하여 W, X, Y에 두 수의 비교 결과를 출력하는 조합 논리 회로이다. 1bit의 2진수 A, B 2개를 비교하여 W, X, Y에 두 수 ... 의 비교 결과를 출력하는 1bit 2진 비교기의 진리표 및 논리회로는 [그림 6-1]과 같다.[그림 6-1 1bit 2진 비교기]또한 2개 이상의 입력단자와 하나의 출력 단자를 갖
    리포트 | 10페이지 | 1,500원 | 등록일 2005.03.30
  • [디지털논리회로설계실험]디지털 논리회로 설계실험 예비보고서 8장 병렬가산기 및 감산기
    제 8장 병렬 가산기 및 감산기? 실험 목적MSI/LSI 칩들의 기능을 직접 수행해보고, 이들 침을 이용한 여러 연산회로를 구성하여 그들의 동작원리를 실습을 통하여 이해 ... 도그러나 두 개의 4 bit 2진수를 더하는 회로는 하나의 칩(7483)으로 설계되어 있으므로 IC 7483 칩을 이용하면 더 간편하게 구성할 수 있다.4 bit의 2진 병렬 가산기인 ... ? 논리실험기 (Digital Logic Lab. Unit)? 7408 (4조 2입력 AND Gate)? 7432 (4조 2입력 OR Gate)? 7404 (6조 Inverter
    리포트 | 7페이지 | 1,500원 | 등록일 2005.03.30
  • 논리회로실험(VHDL 및 FPGA실습) 이론 및 실험결과 레포트
    [1] Adder & Subtracter 설계학번 / 이름:1. PurposeXilinx프로그램과 VHDL code를 이용해 기초적인 조합논리회로와 4 bit full adder ... 은 -부호를 나타낸다.2) Full adder전가산기(Full adder)는 기본적으로 1비트의 2진수 3개를 더하는 논리회로이며 3개의입력과 2개의 출력으로 구성되어 있다. 입력 ... & Results① Test 1 - 기초 조합논리회로1) VHDL sourcelibrary IEEE;use IEEE.STD_LOGIC_1164.ALL;entity test1 is
    리포트 | 53페이지 | 8,000원 | 등록일 2022.01.25 | 수정일 2022.02.08
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 3주차 결과레포트 (A+자료) - Decoder, 7-Segment Display
    디지털논리회로실험 3주차 실험 보고서목적- 일반적인 binary decoder와 encoder의 동작 원리를 이해한다.- 7-segment decoder의 동작원리를 이해한다. ... 의 설계에서와 마찬가지의 패턴이 출력됨을 확인할 수 있었다.검토사항1)Combinational 논리 회로의 최소화는 회로의 gate의 숫자나 wire의 숫자, 길이를 줄여주게 된다 ... - 표시장치(display devices)의 동작원리를 이해한다.이론3.1 Combinational circuit design설계하려는 회로에 대한 논리식은 Boolean
    리포트 | 34페이지 | 2,000원 | 등록일 2022.09.18
  • 아날로그 및 디지털회로 설계실습 / 결과보고서 / 11.카운터 설계 / A+성적인증포함 / 해당학기 전체성적포함
    0. 요약Flip Flop을 활용한 순차식 논리회로인 비동기 8진 카운터와 16진 동기 카운터 회로를 제작하고 실험하였다. 먼저 스위치 ON/OFF시 발생하는 Chattering ... 하였으며, 8진 비동기 카운터와 유사하게, 최대 표현 숫자 1111에서 스위치를 누르면 초기상태 0000으로 바뀌는 것을 확인했다.1. 서론설계실습계획서에서 8진 비동기 카운터 회로 ... 현상을 방지하기 하기 회로를 추가한 경우와 그렇지 않은 경우에서, 스위치의 출력을 비교했다. 그리고 스위치를 눌러가며 000에서 111까지 토글되며 8진 비동기 카운터가 올바르
    리포트 | 6페이지 | 1,500원 | 등록일 2020.11.13
  • 아날로그및디지털회로설계실습 / 예비보고서 / 7. 논리함수와 게이트 /
    아날로그 및 디지털 회로설계 실습예비보고서(설계실습7. 논리함수와 게이트)7-3. 설계실습 계획서7-3-1 XNOR 게이트 설계 및 특성 분석(A) AND, OR, NOT 게이트 ... 할 수 있는 방법에 대해 조사하고 딜레이를 가장 정확하게 측정할 수 있는 방법의 실험 방법을 설계한다.논리게이트의 입출력 시간 딜레이는 논리게이트의 수가 증가하면 따라서 증가 ... 의 회로도를 설계한다.1) NAND2) NOR3) XOR4) XNOR입력 a입력 b출력 y001010100111(B) AND 게이트와 OR 게이트 각각의 입출력 시간 딜레이를 측정
    리포트 | 4페이지 | 1,500원 | 등록일 2020.11.27
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 9주차 결과레포트 (A+자료) - ROM, RAM, Dot matrix, key matrix
    디지털논리회로실험 9주차 실험 보고서목적- 메모리 소자들(ROM, RAM)의 동작 원리와 활용 방법을 이해한다.- Address decoding의 개념과 구현 방법을 이해한다. ... LED들이 계속 켜진 것처럼 보이게 되는 것이다.실험결과STEP 1:그림1-1 4x4KeyScan의 block diagram그림1-1을 이용하여, key matrix의 16개 ... 의 스위치에 해당하는 숫자를 7-segment display에 표시하는 회로를 구현하고자 한다.Cmod S6가 제공하는 기본 CLK의 주파수는 8MHz로 알려져 있다. 하지만 이
    리포트 | 35페이지 | 3,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_2주차 예비보고서_A+
    디지털 논리실험설계 2주차 예비보고서실험 준비1.1 NAND 7400 게이트, NOR 7402 게이트, XOR 7486 게이트의 datasheet를 확인하시오.7402 ... NOR 게이트는 지금까지의 게이트와는 다르게 1번 pin이 output이기 때문에 유의할 필요가 있다.1.2 기본 실험 (4)의 회로를 구현하시오.1.3 응용 실험 (1), (2 ... ), (3)의 회로를 구현하시오.응용 실험(1)응용 실험(2)응용 실험(3)1.4 응용 실험 (3)의 결과를 예상하고 이유를 서술하시오.= (A+B)(A+C) [∵드모르간 법칙]= AA
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 순차논리회로설계 결과레포트
    전자공학실험3 Chap4 순차논리회로 설계[Section 01]간단한 상태도의 구현[학습목표]· 순차논리 회로설계하기 위해 FSM도(상태도)를 작성하고, Verilog ... , VHDL로 설계하는 과정을 공부한다.· 설계된 순차논리 회로를 시뮬레이션으로 설계를 검증하고 실습키트에 동작을 확인한다.[이론내용]▣ 순차논리회로와 상태도▷ 상태도 (FSM ... : Finite State Machine)- 조합논리회로만으로 디지털 논리회로설계하는 것이 쉽지 않다.여기서 조합논리회로란, 임의의 시간에서의 출력이 전의 입력에는 관계없이현재의 입력
    리포트 | 10페이지 | 3,000원 | 등록일 2021.06.10 | 수정일 2022.04.18
  • 판매자 표지 자료 표지
    [고려대학교 디지털시스템실험] - 모든 주차 A+ 결과보고서 총집합
    설계 방식에 대해 알아본 후, 다음과 같은 그림의 회로설계해보는 실험을 수행하였다. input에 대한 t1, t2, result의 논리표는 다음과 같다.회로도대로 설계한 후 ... 실험제목 Verilog, Quartus 툴 사용방법실험목표 Verilog 사용법을 이해하여 설계회로의 동작을 검증한다. 실험결과해당 주차에서는 Verilog의 기본적인 문법 ... ,1,1,1) 일 때 output을 나타낸 것이며, 예상 output은 각각 1 / 1/ 0 이며, 실제 웨이브를 통해 설계한대로 되었음을 알 수 있었다.토의실험을 마친 후에, 연습
    리포트 | 45페이지 | 2,500원 | 등록일 2022.12.24 | 수정일 2023.01.02
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab05(예비) / 2021년도(대면) / A+
    :4 Decoder의 진리표로부터 논리회로를 Karnaugh Map을 이용한 최적화 방법으로 설계하시오.- , , ,(2) 교안의 4:2 Encoder의 진리표로부터 논리회로 ... 를 Karnaugh Map을 이용한 최적화 방법으로 설계하시오.- ,(3) 교안의 2:1 Mux의 진리표로부터 논리회로를 Karnaugh Map을 이용한 최적화 방법으로 설계하시오.-(4 ... ) 교안의 1:4 Demux의 진리표로부터 논리회로를 Karnaugh Map을 이용한 최적화 방법으로 설계하시오.- , , ,(5) 모든 실습에 대하여 Verilog HDL 코딩
    리포트 | 13페이지 | 2,000원 | 등록일 2022.07.16
  • 충북대 기초회로실험 4-비트 산술논리회로 예비
    실험 12. 4-비트 산술논리회로(예비보고서)실험 목적(1) ALU (Arithmetic Logic Unit)의 기능과 구조를 이해한다.(2) MyCAD의 사용법을 익힌다.(3 ... ) MyCAD를 이용하여 4비트 ALU를 설계하고 시뮬레이션을 한다.이론ALU는 산술 연산회로논리 연산회로로 나누어진다. 산술 연산은 가산, 감산, 증가, 감소 등의 8가지 기능 ... 된 심볼을 이용하여 의 4비트 산술 연산회로를 그리고 시뮬레이션을 한 다음 심볼화 하라. 시뮬레이션 결과를 인쇄하라.(6) 실험 3의 심볼을 이용하여 의 1비트 논리 연산회로
    리포트 | 3페이지 | 1,000원 | 등록일 2021.09.10 | 수정일 2021.09.15
  • [PPT] 한눈에 들어오는 깔끔한 대학 / 취업 용 포트폴리오 양식 (프로젝트 관련)
    공학부 이수교과과정 로드 맵 전기회로실험 전자회로실험 자동화 회로 실 무 전력전자회로 실 험 제도 및 CAD 3 차원 CAD 디지털 논리회 로 컴퓨터 프로그래밍 E ... 컨트롤러 응 용 모터 실험교과목에 대한 개인적 견해 (1) 프로그래 밍 창의 과제 체계적인 교과과정 실습위주의 강의내용 학생 참여도 팀 프로젝트 얻는 것이 많은 교과목 제한적 재료 ... , 기능 등을 직접 설계하고 작동 가능하도록 제작한다 . 교과목 소개 02 창의적 공학설계 창의적 설계 공학기법 (TRIZ) 를 결합시켜 팀으로 설계활동을 이해하고 직접 수행
    ppt테마 | 10페이지 | 1,500원 | 등록일 2022.01.11 | 수정일 2022.01.16
  • 판매자 표지 자료 표지
    [A+, 에리카] [A+] 2021-1학기 논리설계실험 Decoder, Encoder 실험결과보고서
    Chapter 1. 실험 목적Decoder와 Encoder를 이해하고, 2x4 decoder, 4x2 encoder, 3x8 decoder를 논리회로설계할 수 있 ... 다.Chapter 2. 관련 이론ü CodeCode는 부호로, 정보를 특정한 형태로 표현하는 규칙을 의미한다.대부분의 논리회로는 2개 값의 신호를 받아들이기 때문에, 10진수는 2진수의 항 ... 다. 아래 행들도 마찬가지로 비교해보면 a와 b의 십진수의 값이 d 옆의 숫자와 같은 10진수로 표현될 때, 1이 됨을 알 수 있다.- and게이트와 not 게이트를 이용하여 논리회로
    리포트 | 8페이지 | 2,500원 | 등록일 2023.02.28
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 21일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:45 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감