• 통합검색(2,275)
  • 리포트(2,076)
  • 자기소개서(174)
  • 논문(9)
  • 시험자료(9)
  • 서식(3)
  • ppt테마(2)
  • 방송통신대(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로설계실험" 검색결과 181-200 / 2,275건

  • 판매자 표지 자료 표지
    A+ / 디지털시스템설계 가/감산기 실험보고서
    디지털시스템설계 실험 보고서가/감산기 회로1. 실험목적① 프로그래머블 반 가/감산기를 설계하고 실험을 통해 논리 동작을 확인해 보고 이해한다.② 프로그래머블 전 가/감산기를 설계 ... 이면 감산기이다. - IC 7483 : 4비트 병렬 가산기3. 실험내용 및 방법① 프로그래머를 반 가/감산기의 회로도를 설계하고 제어신호와 입력 신호에 맞게 출력되었는지 출력(논리 ... 동작)을 확인한다.② 프로그래머를 반 가/감산기의 회로도를 설계하고 제어신호와 입력 신호에 맞게 출력되었는지 출력(논리동작)을 확인한다.③ 7483 IC소자를 이용하여 4비트 가산
    리포트 | 8페이지 | 2,000원 | 등록일 2023.08.15
  • 판매자 표지 자료 표지
    [A+예비보고서] 실습 7. 논리함수와 게이트
    아날로그 및 디지털 회로 설계 실습-실습 7 예비보고서-논리함수와 게이트학 과 :담당 교수님 :제출일 :조/ 학번 / 이름 :. 실습 목적여러 종류의 게이트의 기능을 측정 ... 하여 AND, OR, NOT 게이트로 XNOR의 회로도를 설계한다.NAND gate와 NOR gate의 회로도는 아래 그림1,2와 같다.XOR gate의 진리표와 논리식은 다음과 같 ... 할 수 있는 방법의 실험 방법을 설계한다.AND 게이트와 OR 게이트에 Function generator를 통해 입력을 넣고, 해당 입력으로 발생되는 출력을 oscillocope
    리포트 | 7페이지 | 1,000원 | 등록일 2025.01.31
  • 판매자 표지 자료 표지
    [A+결과보고서] 실습 7. 논리함수와 게이트
    아날로그 및 디지털 회로 설계 실습-실습 7 결과보고서-논리함수와 게이트학 과 :담당 교수님 :제출일 :조/ 학번 / 이름 :7-4. 설계 실습 내용 및 분석7-4-1 설계 ... 직렬연결 한 회로를 구성하여 시간 딜레이를 측정하였다. 기존에는 입력 신호로 구형파를 인가하였으나 시간 딜레이를 측정할 수 없어 sin파 입력으로 대체하여 실험을 진행하였다. 그림 ... 은 진리표에 나와있는 것처럼 A는 논리값 1, B는 논리값 0 상태로 최종적인 출력 결과는 동일하다.7-5. 검토사항본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함
    리포트 | 13페이지 | 1,000원 | 등록일 2025.01.31
  • 판매자 표지 자료 표지
    기초전자회로실험1 5주차 결과레포트
    5주차 결과레포트1. 실험 제목논리회로의 간소화 / 멀티플렉서를 이용한 조합논리2. 실험 결과왼쪽부터 BCD 무효회로 측정사진 (select 000), 측정결과 truth ... table (X바)MUX(74151)을 이용한 BCD 무효회로 설계, 측정 사진 (select 100)출력결과 X, X(bar) K-map3. 복습문제실험8 – 5, 6번실험12 – 1 ... 를 MUX(74151)를 이용하여 무효회로설계해 select가 100일 때 출력을 측정하는 실험을 하였다. 일단, 두 실험 모두 미세한 오차가 발생했다. 그런데 MUX실험
    리포트 | 3페이지 | 1,000원 | 등록일 2024.11.25
  • 판매자 표지 자료 표지
    [A+결과보고서] 실습 10. 7-segment / Decoder 회로 설계
    아날로그 및 디지털 회로 설계 실습-실습 10 결과보고서-7-segment/Decoder 회로 설계학 과 :담당 교수님 :제출일 :조/ 학번 / 이름 :10-4. 설계 실습 내용 ... 하였다.그림 1.10-4-2 7-Segment 구동 회로 설계설계실습계획서 10-3-3에서 그린 7-segment 구동 회로에 토글 스위치를 추가하여 설계한다. 10가지 다른 입력 값 ... 며 스위치가 on 될 때, 해당 입력의 논리 값이 1, off 일 때, 해당 입력의 논리 값이 0이 되도록 설정하였다. A,B,C,D 스위치 값을 변화시키며 실험을 진행하였고 결과
    리포트 | 12페이지 | 1,000원 | 등록일 2025.01.31
  • 아날로그 및 디지털 회로 설계실습 결과보고서9
    를 포함하여 요약한다.9번 실험에서는 조합 논리 회로설계 방법을 학습하였다. 특히 전가산기 회로를 구현하였다. 입출력 단자의 전압을 하나 하나 측정하는 대신 LED를 활용 ... 하여 결과를 시각적으로 확인할 수 있었다.9-4-1 실험에서는 AND와 OR를 사용하여 회로설계하였고 9-4-2 실험에서는 XOR을 사용하여 더 단순하고 효율적인 전가산기를 설계 ... 9-4. 설계실습 내용 및 분석9-4-1 설계한 전가산기 회로의 구현(2-level 로직 회로)설계실습계획서에서 그린 2-단계 전가산기 회로를 토글 스위치와 LED를 추가
    리포트 | 8페이지 | 1,000원 | 등록일 2024.07.05
  • 판매자 표지 자료 표지
    5주차 결과 보고서 19장 논리회로 응용 및 Karnaugh Map (1)
    하여 논리 회로설계하시오.19장 논리회로 응용 및 Karnaugh Map 실험 보고서실 험 일학 과학 번성 명b) 실험을 위하여 주어진 수식 (8)을 그림 19.10~19.12 ... 의 TTL IC를 이용하여 연결 도면을 설계하시오.(X=1 Y=1 Z=1)(X=1 Y=1 Z=0)19장 논리회로 응용 및 Karnaugh Map 실험 보고서실 험 일학 과학 번성 명회 ... 하여 논리 회로설계하시오.19장 논리회로 응용 및 Karnaugh Map 실험 보고서실 험 일학 과학 번성 명d) 간략화한 부울 대수식의 실험을 위하여 그림 19.10~19.12
    리포트 | 7페이지 | 2,000원 | 등록일 2023.03.14
  • 아날로그 및 디지털 회로 설계실습 결과보고서7
    1. 서론논리 게이트 소자를 이용하여 여러 논리 게이트 회로를 구성하고 예상한 진리표와 결과가 맞는지 확인하는 실습을 진행했다. 또한 시간 딜레이를 측정하여2. 설계 실습 내용 ... 하여 NAND, NOR, XOR 게이트의 진리표와 등가회로를 작성하고 두 입력의 모든 경우에 대해 출력 전압의 값을 측정한다.NAND 게이트3. 결론본 설계실습에서는 논리 게이트 ... 소자를 가지고 다른 논리 게이트 회로를 구성하는 실험을 진행했다. 관찰한 값으로 진리표를 작성하여 비교했다. (A) AND, OR, NOT 게이트를 사용하여 NAND, NOR
    리포트 | 13페이지 | 1,000원 | 등록일 2024.07.05
  • 판매자 표지 자료 표지
    multiplexer(멀티플렉서) VHDL 실습보고서
    로 불러오는 방법을 이용하여 회로를 구성한다.2. 배경이론(Background)1)Multiplexer여러 개의 입력신호중 하나를 선택하여 출력하는 논리회로로, 세가지 값으로 구성 ... 1.목적(Purpose)이번 실습은 8-1 Multiplexer를 구현하는 실습으로 8개의 입력값중 1개의 출력값을 선택하여 만들어내는 Multiplexer를 설계하는 실습이 ... 하는 식으로 설계한다. 지난 실습에 이어 component를 이용하여 실습하는데, 자일링스 상에서 먼저 2-1multiplexer을 모듈로 만들고, 이 모듈을 component
    리포트 | 12페이지 | 2,000원 | 등록일 2020.12.20 | 수정일 2020.12.27
  • 판매자 표지 자료 표지
    [A+] 디지털논리회로 VendingMachine
    리포트 | 15페이지 | 4,500원 | 등록일 2021.08.04
  • 광운대학교 전기공학실험 실험6. 논리조합회로설계 예비레포트 [참고용]
    1. 실험논리조합회로설계2. 실험 개요논리게이트 조합을 통해 보다 복잡한 논리적 함수관계를 구하는 연습을 진행하며, 이를 통해 논리함수를 효율적으로 단순화 시킨다. 이 ... 를 위한 방법인 K-map을 응용하는 방법을 배우고, don’t care 조건일 때를 다룬다. 또한 조합논리회로 설계를 직접 해보며 가산기의 회로를 구현하고 반가산기와 전가산기의 기본 ... 가 있다.그림 1 논리회로 함수관계그림 2 논리회로도와 논리식의 관계그림 3 논리 입력과 출력 약도3-1-2. 논리게이트의 설계: 논리회로설계해야하는 문제가 주어지면 “어떠
    리포트 | 12페이지 | 1,500원 | 등록일 2024.01.02
  • [디지털 시스템 실험] 최종 프로젝트 A+ 소스코드+보고서
    리포트 | 13페이지 | 5,000원 | 등록일 2022.12.24
  • 판매자 표지 자료 표지
    [A+] 중앙대학교 아날로그및디지털회로설계실습 9차 예비보고서
    아날로그 및 디지털 회로 설계 실습예비보고서설계실습 9. 4-bit Adder 회로 설계소속전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜2023.11.16제출날짜2023 ... .11.161. 실습 목적조합논리회로설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로설계한다.2. 실습 준비물실습 준비물부품저항 330Ω, 1/2 W, 5%AND ... 조합 논리 회로설계한다.(B)에서 XOR 게이트를 사용하여 간소화한 boolean 식은 아래와 같다이러한 boolean 식에 따라 로직 회로설계하면 와 같이 나온다.두 회로
    리포트 | 8페이지 | 1,000원 | 등록일 2024.02.17
  • 판매자 표지 자료 표지
    인코더와 디코더 회로 예비 보고서(고찰포함)A+
    예비 보고서인코더와 디코더 회로실험 목적Encoder와 Decorder의 기능을 익힌다.부호변환 회로설계방법을 익힌다.Seven-segment(숫자표시기)의 사용방법을 익힌다 ... 을 보면 숙지하였고. BCD -7세그먼트 디코더에 대한 내용도 부족하여 따로 찾아보고 이론과 자료를 통해 공부하였다. 실험 목적인 부호변환 회로설계방법과 7 -segment 의 사용법을 익히는 것도 인지하고 실험에 임해야겠다. PAGE \* MERGEFORMAT 2 ... 를 decoder(복호기)라 고 한다.디코더디코더는 코드화 된 입력을 출력으로 변환하는 다중-입력,다중-출력 논리회로이다. 입력코드의 수는 일반적으로 출력코드보다 적은 수를 가진다. 디코더
    리포트 | 5페이지 | 2,000원 | 등록일 2024.04.19 | 수정일 2024.04.21
  • 판매자 표지 자료 표지
    [A+] 중앙대학교 아날로그및디지털회로설계실습 7차 예비보고서
    아날로그 및 디지털 회로 설계 실습예비보고서설계실습 7. 논리함수와 게이트소속전자전기공학부학수번호실험 조x조조원 이름작성자실험날짜2023.11.02제출날짜2023.11.021 ... 딜레이를 측정할 수 있는 방법에 대해 조사하고, 딜레이를 가장 정확하게 측정할 수 있는 방법의 실험 방법을 설계한다.전파 지연 시간은 논리회로가 입력신호를 받고서 출력 결과 ... 의 펄스라고 해도 실제로는 시간 축에서 서로 다른 펄스로 인식되어야 하는 경우가 생긴다.따라서 논리회로 설계 시에는 전파 지연 시간을 정확하게 확인할 필요가 있다.AND 게이트
    리포트 | 7페이지 | 1,000원 | 등록일 2024.02.17
  • 판매자 표지 자료 표지
    부산대 어드벤처디자인 결과보고서 8주차 A+보고서 1등보고서
    출력을 하는 NOR 게이트를 이용하여 입력이 1개, 출력이 2개인 1:2 디코더를 설계하였다.6. 실험 결과1) 함수 F(A,B)=A'B+AB' 에 대해서 다음과 같이 논리 회로 ... 7. 고찰이번 실험을 통해서 OR, AND, NAND, NOR gate를 활용하여 Decoder를 설계하는 방법에 대해서 익힐 수 있었다. 다양한 기본 논리소자들을 이용하여 원하는 동작을 하는 Decoder 회로를 구성하고 동작을 이해할 수 있었다. ... 입력에 의해 최대 2^n개의 출력이 나오도록 한다. 예시로 2x4 디코더를 위한 논리 회로는 다음과 같이 작성할 수 있다.[그림 4] 2x4 Decoder 논리 회로3. 실험 부품
    리포트 | 5페이지 | 1,500원 | 등록일 2022.03.24
  • 판매자 표지 자료 표지
    [A+] 일반 논리게이트 응용 예비보고서
    표로 정리될 수 있다. 만약 어떤 두 개의 진리표가 동일하다면 그에 해당되는 논리회로도 등가라는 사실을 기억해야 한다.이번 실험에서 다루는 각각의 논리게이트들의 표시기호 및 연결 ... < 2장 일반 논리 게이트 응용 >3주차 예비보고서< 목차 >1. 실험 목적2. 이론3. 실험 내용4. 예비 보고< 실험 목적>OR Gate, AND Gate, NOT Gate ... , NAND Gate, NOR Gate, XOR Gate 와 같이 논리회로에서 기본이 되는 게이트들의 기본논리 및 이론, 그리고 동작원리를 공부하고 이해한다.특히 이번 3주
    리포트 | 16페이지 | 2,500원 | 등록일 2023.08.15 | 수정일 2023.08.18
  • (A+)중앙대 아날실, 아날로그 및 디지털 회로 설계실습 (9번실습 예비보고서)
    1. 실험 목적조합논리회로설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로설계한다. 2. 준비물저항 (330Ω, 1/2W, 5%): 10 개Inverter
    리포트 | 5페이지 | 1,000원 | 등록일 2025.02.26
  • 판매자 표지 자료 표지
    전자회로실험 동기, 비동기 카운터 실험 레포트
    1. 실험 제목1) 비동기 카운터2) 동기 카운터 설계2. 실험목적1) 비동기 카운터- 비동기 업-카운터와 다운-카운터의 설계 및 분석- 카운터의 모듈러스 변환- IC 카운터 ... ), 초대구모 집 적회로(VLLSI), 극대규모 집적회로(ULSI)로 나뉜다.심층 탐구 실험용 부품-74LS139A dual 2-to-4 line 디코더디코더컴퓨터 내부에서 디지털로 코드화된 데이터를 해독하여 그에 대응되는 아날로그 신호로 바꿔주는 컴퓨터 회로이다. ... 사용과 카운트 시퀀스 절단2) 동기 카운터 설계- 임의 시퀀스의 16-상태 동기 카운터 설계- 카운터의 구성 및 검사 그리고 카운터의 상태 다이어그램 작성카운터는 상태
    리포트 | 11페이지 | 3,000원 | 등록일 2025.04.19
  • 광운대학교 전기공학실험 실험7. 디코더와 인코더 결과레포트 [참고용]
    를 응용 및 설계 하여 실용적 목적 회로 구성에 대한 연습을 진행한다.3. 실험 결과(1) 예비보고서 (1)항에 해당하는 회로를 7400 NAND gate IC만을 사용하여 구현 ... 됐으며, actvie LOW이므로 001이 정상 출력됨을 볼 수 있다. 오른쪽사진은 무관항 검증을 한 모습이며, 자세한 내용은 고찰에서 다루겠다.4. 고찰본 실험을 통해 디지털논리회로 ... 설계의 과정 중 NAND, NOR게이트로의 변환을 통해 공학적으로 더 나은 회로를 구성하도록하는 방법을 알 수 있다. 실험 순서1에서 기존의 AND, NOT게이트를 NAND 게이트
    리포트 | 6페이지 | 1,500원 | 등록일 2024.01.02
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 20일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:44 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감