• 통합검색(4,230)
  • 리포트(3,709)
  • 자기소개서(262)
  • 시험자료(151)
  • 방송통신대(84)
  • 논문(21)
  • 서식(1)
  • 이력서(1)
  • ppt테마(1)

바로가기

방송통신대 - 2025 방송통신대 리포트 및 과제물 업데이트, 중간고사/기말고사자료
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리회로" 검색결과 1,461-1,480 / 4,230건

  • 동기식 카운터 레포트
    플롭의 클럭단자에 연결하여 동시에 동작시키는 방식이다. 비동기식에 비하여 동작속도가 빠르지만 설계과정이 복잡하다.? 특성 방정식을 이용한 동기식 카운터 설계플립플롭의 출력 논리 ... 로 전개하여 설계하는 방법책에는 2가지의 방법이 있지만 교수님께서는 특성방정식을 이용하여 푸는 것이 제일 적합하고 간단하다고 하셔서 특성방정식을 이용해서 회로구성하는 법을 배웠다.우선 ... 카르노맵을 통해 각 단의 특성 방정식을 구했고, 이 특성방정식과 JK플립플롭의 특성방정식과 비교하면 각단을 어디에 연결해야할지 알게 된다. 그리고 회로룰 구성하면 된다.JK플립
    리포트 | 5페이지 | 1,000원 | 등록일 2019.06.21
  • [예비레포트] 멀티플렉서를 이용한 조합논리
    1 실험제목: 멀티플렉서를 이용한 조합논리2 실험 목적멀티플레서를 이용한, 비교기 및 패리티 발생기 회로의 구성 및 시험N-입력 멀티플렉서 하나를 이용한 ,2N개의 입력을 갖 ... 개4 관련이론멀티플렉서란?=MUX여러 개의 입력 중 하나를 선택해 출력으로 내보내는 논리 회로이다.어떤 입력을 출력으로 보낼지 결정하는 CONTROL INOUT핀이 따로 존재 ... 는 진리표의 회로 구현시험회로에서의 가상적 결함에 대한 고장진단.3 준비물(실험용 기기 및 부품)74151A멀티 플렉서/데이터 선택기7404HEX인버터LED1개저항3301개 1.0K4
    리포트 | 4페이지 | 1,000원 | 등록일 2019.07.22
  • 플립플롭 실험보고서
    한 순차회로로서 그림과 표를 통해 S-R래치를 나타내었다. 여기서 S(set)는 출력 1을, R(reset)은 출력 0으로 되도록 한다는 의미이다. NOR 논리 게이트를 교차 되먹임 ... 이틀 이용한 클록형 D 플립플롭] D 플립플롭은 CMOS 디지털 집적회로 시스템에서 가장 많이 사용되는 형태로, 대부분 에지 트리거링 기법이 적용된다. 우선, 클록(CK)의 통과 ... -Slave J-K 플립플롭에 대해 알아본다.2. 기초이론플립플롭은 1비트를 저장할 수 있는 기억 소자로서 신호의 상태를 일시적으로 유지 또는 기억시켜 두는 장치나 회로를 말
    리포트 | 12페이지 | 1,000원 | 등록일 2020.04.26
  • 멀티플렉서 예비보고서
    1.목적조합논리회로의 또 다른 예로서 멀티플렉서와 디멀티플렉서의 동작 원리 및 특성을 확인한다.2.이론2.1멀티플렉서멀티플렉서는 여러 개의 입력 선으로부터 필요한 데이터를 선택 ... 하여 하나의 출력선으로 내보내는 회로로서, 데이터 선택기라고도 한다. 멀티플렉서를 이용하면 논리함수를 효율적으로 구현할 수 있다. 즉, 논리함수를 구성하는 변수 중에서 일부는 입력 ... 으로 할당하고 나머지는 선택신호로 할당하여 논리함수를 구현하는 것이다.2.2디멀티플렉서디멀티플렉서는 멀티플렉서의 역과정을 수행하는 회로로서, 하나의 입력선으로 들어오는 신호를 N개
    리포트 | 2페이지 | 1,000원 | 등록일 2012.12.21
  • 전자전기컴퓨터설계실험2(전전설2) (1) TTL Gates Lab on Breadboard
    ? B000011101110[표 2] XOR 게이트의 진리표2.4. Adder가산기란 덧셈 연산을 수행하는 논리 회로이며 디지털 회로, 조합 회로의 하나이다. 가산기는 산술 논리 ... . TTLTTL은 Transistor-Transistor Logic의 약자로 1961년 TRW의 James L. Buie에 의해 발명되었으며 반도체를 이용한 논리 회로의 대표적인 하나이 ... 다. 일반적으로 5V의 단일 전원의 모놀리식 집적 회로로 만들어진다. TTL은 DTL(Diode-Transistor Logic)의 개량품으로 1970년대에 TI 사의 표준 논리
    리포트 | 19페이지 | 2,000원 | 등록일 2019.10.06 | 수정일 2021.04.29
  • 디지털공학개론 패리티비트와 해밍코드의 비교 보고서
    * 본 자료는 수기로 작성된 자료로 미리보기 이미지를 참고해주시기 바랍니다.
    방송통신대 | 5페이지 | 3,000원 | 등록일 2017.04.20
  • 기본논리게이트 예비보고서
    )DIGITAL FUMDAMENTALS (PEARSON, Thomas L. Floyd)(5) 실험순서① 디지털 실험기판 위에 7408 AND 게이트를 이용하여 논리게이트 실험회로 ... 실험을 통해서 학습한다.(4) 참고문헌 :http://100.naver.com/100.nhn?docid=39423(네이버 백과사전 ? 논리회로)디지털공학실험 (사이텍미디어, 이병기 ... 게이트를 이용 하여 논리게이트 실험회로 (b), (c), (d), (e)를 구성하고 절차 ①을 반복하여 표1을 완성 한다.③ 7400 NAND 게이트와 7402 NOR 게이트를 이용
    리포트 | 8페이지 | 1,000원 | 등록일 2012.04.28
  • [예비레포트] 마이크로 프로세서 및 기본 환경 세팅
    로 동작2) 아두이노 우노의 Digital I/O 핀을 통해 출력되는 전압 및 최대 전류에 관한 정보와, LED 소자의 정보를 수집한 후 그 정보들을 토대로 다음 회로의 저항 값 ... -) 극성을 바꾸어 연결하면 켜지지 않는다.※ LED를 저항 없이 전원을 공급하면 작동하지 않거나 사용 수명이 줄어든다.- 아두이노 우노의 디지털 입출력 (Digital I/O ... - 기본 논리 회로 요소 (출처 - https://blog.naver.com/roboholic84/221036058228)● NOT (입력값과 출력값이 반대) ● OR (두개 입력중
    리포트 | 8페이지 | 1,000원 | 등록일 2019.08.22
  • 멀티플렉서와 디멀티플렉서
    결과1)74LS153 MUX 회로몇 개의 데이터 입력을 받아들여 그들 중에 선택된 입력만을 출력하는 논리 회로인 멀티플랙서2) 74LS138 DEMUX 회로하나의 입력을 여러 개 ... 의 출력중의 하나로 전달하는 디멀티플랙서토의74LS153 MUX 회로는 통신에서 주로 사용되는 것이며 1초 동안 16개의 출력을 할 수 있는 것이 특징이다. 출력이 LED 하나로 ... ?이외의 D값은 Y에 영향을 줄 수 없다. 출력 Y는 접지와 연결 되어 있기 때문에 불이 들어 왔을 시 1의 값을 나타낸다.디지털 디멀티플렉서 (4LS138 DEMUX) 역시 통신
    리포트 | 3페이지 | 2,000원 | 등록일 2019.06.25
  • [기초전자회로실험2] Verilog 언어를 이용한 Sequential Logic 설계 예비레포트
    array (디지털 회로 반도체)- FPGA의 장점? 간편하게 설계한 로직을 반복적으로 이식할 수 있다? 빠르게 시장에 내다 팔 수 있다. (ASIC 대비)? ASIC은 한번 만드 ... (Test bench)테스트벤치는 HDL 로 설계한 논리회로를 시뮬레이션 검증을 하기 위해 사용한다. FPGA 등의 기계가 없이 테스트를 할 수 있으므로 회로 테스트에 용이 ... (Latch)와 플립플롭 (Flip-Flop)은 모두 상태 정보를 저장하는 디지털 회로이다. 래치는 레벨 트리거로 동작하고 플립플롭은 클럭의 엣지 (Edge)에서 동작한다.SR래치
    리포트 | 7페이지 | 1,000원 | 등록일 2019.03.27 | 수정일 2019.04.01
  • 판매자 표지 자료 표지
    디지털회로 예비 보고서[AND, OR, NAND, NOR, XOR]
    . 예비 이론1.1 소개-디지털 시스템 : digit으로 표현된 논리 정보를 조작하기 위해 설계되어진 장치-아날로그 시스템 : 아날로그 형태인 물리량을 조작하는 장치-아날로그 시스템 ... 1.3 바이너리의 정의-디지털회로를 실제 회로에서 구현하기 위해서는 0과 1 이라는 두 개의 digit만, 즉 바이너리수를 사용한다. 이러한 바이너리의 표현은 High, Low ... 디지털 회로 실험 예비 보고서 #1실험 1. 각 소자의 특성과 목담당교수제 출 일분반/조학 번이 름1. 실험 목표① 디지털과 아날로그의 차이를 이해할 수 있다.② AND, OR
    리포트 | 7페이지 | 1,000원 | 등록일 2018.06.12
  • 전자회로실험 결과보고서 디지털집적회로
    실험22. 디지털 집적회로1. 실험제목디지털 집적회로: AND, OR, NAND, NOR gate2. 목적1) AND gate와 OR gate가 복합된 회로의 진리표를 실험 ... Voltage Transfer Charateristic그림 1과 같은 회로를 구성하고 Vin 전압을 바꾸어가며 Vout을 측정한다. 그림 2와 같이 M2와 M1의 병렬로 연결 ... 하는 개수를 변경하여 다음을 반복한다. 0.1V단위로 측정하다가 급격하게 변하는 곳에서 0.01V 단위로 측정한다.? Propagation Delay 측정그림과 같이 회로를 구성하고 신호
    리포트 | 8페이지 | 3,000원 | 등록일 2019.10.03
  • CMOS 연산 증폭기 결과보고서
    을 때100Ω 없을 때t50t90t50t901.591ms4.607ms2.649ms4.286ms실험을 진행한 회로에는 부하 커패시터가 존재한다. 이러한 커패시터가 존재할 경우 논리 ... 없을 때t50t90t50t901.5ms4.3ms2.5ms4ms3) 결과분석실험을 진행한 회로에는 부하 커패시터가 존재한다. 이러한 커패시터가 존재할 경우 논리 게이트가 입력 ... . 비교적 많은 수의 CMOS 소자를 이용한 보다 큰 시스템 응용에 대해 알아본다.2. 기초 이론? 2단 구성 회로그림 18-1에 전형적인 2단 CMOS 연산 증폭기 구성을 나타냈
    리포트 | 10페이지 | 5,000원 | 등록일 2020.04.02
  • 광운대학교 전기공학과 1학년 실험7
    와 구성방법을 이해한다.4. 디코더와 인코더를 응용하여 간단한 실용적 목적을 지닌 회로를 설계하는 연습을 한다.◆관련 이론◆☑ Binary 코드디지털 데이터를 다루는 데에 있어 코드라는 ... 의 비트로 이루어진 2진수 코드 입력단자와 이들의 가능한 모든 경우의 수에 대한 출력단자를 갖는 기본적인 디코더 회로와 진리표를 보여주고 있다.☑ 바이너리 디코더를 논리조합회로에 응용 ... 하는 예그림 2와 같은 바이너리 디코더의 각각의 출력은 논리조합회로에서 minterm이라 불리는 한가지의 입력신호의 조합을 나타낸다. 따라서 이들 minterm들을 합하여 표현될 수
    리포트 | 9페이지 | 1,000원 | 등록일 2019.06.30
  • 시프트 레지스터와 시프트 카운타
    이론● 시프트 레지스터 - 플립플롭을 직렬로 접속해서 만들어지며 한 플립플롭의 출력은 다음 단의 플립플롭의 입력에 접속하는 회로이다.D 플립플롭을 이용한 시프트 레지스터JK 플립 ... . 시프트 펄스에 의해서 몇 가지 상태 사이를 사이클릭으로 순환 하는 회로.JK 플립플롭 이용존슨 3비트 카운터(계수표)입력출력CLKABC0하강0001하강1002하강1103하강 ... 하는 회로이다.3. 실험[기초실험-1] D 플립플롭(7474)을 이용하여 5비트 시프트 레지스터를 설계하고 실험을 통하여 그 결과를 확인하시오.타이밍도계수표입력출력CLKABCDE0상승
    리포트 | 5페이지 | 1,000원 | 등록일 2019.06.21
  • 판매자 표지 자료 표지
    컴퓨터 네트워크 연습문제 풀이
    1장 디지탈 논리 회로2) 세 변수 XOR(홀수) 함수에 대한 진리표를 만들어라.x = A‘ B' C'ABCABABCx00 ... 의 플립플롭과 하나의 입력 x를 갖는 2비트 다운 카운터를 설계하라. x=0인 경우 카운터는 변화가 없고 x=1일 때 11,10,01,00,11의 순서로 반복된다.2장 디지탈 부속품3
    시험자료 | 3페이지 | 3,000원 | 등록일 2015.04.24
  • 실험23_계수기 회로_결과레포트
    회로계수기는 JK flip-flop(이하 FF)의 toggle동작을 이용하여 입력되는 Clock의 수를 세는 디지털 회로이다.그림 23.1 2-bit 계수기계수기내의 JK FF ... 실험23. 계수기 회로실험일 : 2000 년 00 월 0 일제출일 : 2000 년 00 월 0 일학 과학 년분 반조학 번성 명전자전기공학부2▣ 결과보고서1. 실험이론⑴ 계수기 ... 의 4배가 된다.이를 timing diagram으로 나타낸 것이 그림 23.2이다.그림 23,2 Clock과 출력 ,의 파형⑵ MOD-2{} ^{n} 계수기 회로의 구동 원리
    리포트 | 3페이지 | 1,000원 | 등록일 2020.04.15
  • 회로실험I 결과보고서 - 논리 게이트 및 부울 함수의 구현
    7486 및 SN7404를 이용하여 회로를 구성하고, 각각에 대하여 진리표를 구성하라.고찰논리회로는 전적대에서 부울대수와 카르노프맵을 이용하여 기초적인 부분을 배우고 온 상태라, 기본 ... 실험준비물(1) 디지털 멀티미터(HP 34401A) 1개(2) 전원공급기(GW GPC-3020A) 1개(3) 오실로스코프(4) 브레드보드(WISH 206) 1개 ⋄ SN7404 ... NAND Gate) ⋄ SN7402(Quad 2-input NOR Gate) ⋄ SN7486(Quad 2-input XOR Gate)실험(1) SN7408로 회로를 결선하고, 1
    리포트 | 6페이지 | 1,500원 | 등록일 2019.05.13 | 수정일 2020.05.06
  • 고려대 디지털시스템실험 (10주차 SImple Computer - Data Path)
    연산과 AND, OR 등의 논리 연산을 수행하는 회로를 의미한다.- Adder, Logic Unit, 그리고 2-to-1 MUX로 구성된다.- 연산 수행 제어를 위해서 {Cin, S ... - Logic Circuit은 입력 A,B에 대해 {S1,S0}의 Selection Bit에 따라 AND, OR, XOR, NOT의 논리 연산을 수행하는 회로이다. 다음 ... 디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 및 실험디지털 시스템 설계 및 실험 2017 전기전자공학부이름 : 박정훈학번
    리포트 | 10페이지 | 1,000원 | 등록일 2018.10.14
  • 디지털 회로 설계-도어락
    2009학년도 2학기 “디지털 회로 설계” 설계 프로젝트 최종보고서1디지털 도어락Digital Door lock김경준(20092450), 김우철(20094321), 박용민 ... “디지털 회로 설계” 설계 프로젝트 최종보고서지금 시대는 흔히 IT시대라고 한다. IT강국이라는 타이틀 안에 우리의 생활은 그만큼 빨라지고 있다는 것은 사실이다. 빨라지는 생활 ... 만큼 디지털은 우리 생활에서 없어서는 안 될 중요한 부분이 된지는 오래전이다. 기초학문인 디지털을 배움으로써 기본 논리학과 기초 디지털 설계를 배우고 이에 따른 실험을 할 수 있는 학문
    리포트 | 5페이지 | 2,000원 | 등록일 2013.11.01
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 22일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:20 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감