• 통합검색(15,371)
  • 리포트(12,539)
  • 논문(1,765)
  • 자기소개서(545)
  • 시험자료(371)
  • 방송통신대(126)
  • 서식(11)
  • 이력서(8)
  • ppt테마(6)
판매자 표지는 다운로드시 포함되지 않습니다.

"AND회로" 검색결과 961-980 / 15,371건

  • 디지털회로실험 산술논리연산회로 결과
    ,0)(A,B)=(1,1)10AND연산(A,B)=(0,0)(A,B)=(0,1)(A,B)=(1,0)(A,B)=(1,1)[논리연산회로]2. 결론2.1, 2.2 첫번째 실험은 산술연산회로 ... 과 AND 연산으로 작동하므로 두 입력이 둘 다 1일때만 출력이 1이 나왔다 (LED가 켜짐)3. 고찰: 산술논리연산회로는 산술연산회로와 논리연산회로를 조합한 것이라는 걸 알 ... 나 AND, OR, 전가산기 트랜지스터를 하나 혹은 두개만 쓰고 거기에 들어있는 게이트들을 모두 사용하려니 회로결선이 엄청 복잡해졌지만 올바른 실험값을 얻을 수 있었다. 그리고 4
    리포트 | 4페이지 | 2,500원 | 등록일 2021.04.16
  • 서울시립대_물리학및실험2_교류실험_예비레포트&결과레포트_A+
    브리지 정류 회로: 다이오드 4개를 브리지 모양으로 연결Ⅲ. Apparatus & Procedure (실험장치 & 절차)1. 실험 장치1) 오실로스코프2) 신호 발생기3) 축전기 ... [교류회로 실험]Ⅰ. Introduction (개요)1. 실험의 목적1) 교류 기전력에서 각 디바이스의 역할을 이해하고, 필터 및 정류 회로의 동작 특성을 이해한다.Ⅱ ... . Theory (이론)1. 교류 회로에서 옴의 법칙Z= sqrt {R^2 +(X_L -X_C )^2X_L = omega L 2) (유도 리액턴스)X_C = 1 over{omegaC3
    리포트 | 4페이지 | 1,500원 | 등록일 2023.01.26
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서9
    -level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계한다.S= bar { A}bar{B}C _{ i}+A bar{B}C_{i}+AB ... 아날로그 및 디지털 회로설계실습(실습9 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고서설계실습 9. 4-bit Adder 회로 설계 ( 부울 대수 및 조합논리회로 ... )실습날짜2021.11.15. 17시교과목 번호제출기한2021.11.14. 24시작성자제출날짜(이클래스)2021.11.14.1. 목적조합논리회로의 설계 방법을 이해하고 조합논리회로
    리포트 | 6페이지 | 1,500원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    조합논리회로와 순서논리회로의 종류 및 특징(회로) 조사
    /교 · 강사확인1.조합논리회로 특징논리회로는 크게 조합 논리회로, 순서 논리회로로 구분할 수 있는데 그 중에서 조합 논리 회로를 먼저 보자조합논리회로는 논리곱(AND), 논리합 ... 2g1g3우선 논리회로도를 보고 논리식을 구하고, 그 논리식을 이용해 진가표를 구해보도록 하겠습니다. 그림의 논리회로도를 보아하니 x와 y가 AND게이트로 이어져 있고(g2,x*y ... ),x의 NOT게이트가 (g1,x’)z와 AND게이트로 이어져있다. (g3,x’z), 최종적으로 g2 와 g3가 OR게이트로 이어져 있으므로 이 회로도에 대한 노리식은 F= x*y
    리포트 | 8페이지 | 2,000원 | 등록일 2023.06.20
  • 논리회로설계 실험 디코더 인코더
    논리회로설계 실험 예비보고서 #4실험 4. 디코더 & 인코더1. 실험 목표반가산기와 전가산기에 대해 알아보고 반가산기의 진리표와 논리식을 작성하고 그에 따른 논리회로를 그리고 ... {bar{Y}} `=`X` OPLUS `Y#C`=`XY2) 논리회로AND 게이트 2개와 OR 게이트 2개를 사용한 논리회로와 논리식② AND 게이트 3개와 OR 게이트 1개를 사용 ... 한 논리회로와 논리식③ AND 게이트 1개와 XOR 게이트 1개를 사용한 논리회로와 논리식이 외에도 NOT게이트를 사용하면 더 많은 논리회로들을 그릴 수 있으나 본 실험에는 세 개
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.01
  • 판매자 표지 자료 표지
    포항공대전자전기공학과대학원자소서작성방법, postech전자전기공학대학원면접시험, 포항공대전자전기공학과지원동기견본, postech전자전기공학과학습계획서, 포항공대전자전기공학과대학원입학시험, 포항공대전자전기공학과대학원논술시험, 포항공대전자전기공학과대학원자소서, 포항공대전자전기공학과연구계획서, 포항공대전자전기공학과대학원기출
    제조에서 이온 주입 공정의 역할은 무엇입니까?### 회로 설계16. 기본 논리 게이트(AND, OR, NOT)의 동작 원리를 설명하세요.17. 플립플롭(flip-flop)의 동작 ... 원리를 설명하세요. 18. 반도체 메모리 셀의 구조와 동작 원리를 설명하세요. 19. 아날로그 회로와 디지털 회로의 차이를 설명하세요. 20. 전력 소모를 줄이기 위한 CMOS ... 회로 설계 기법을 설명하세요.### 나노기술21. 나노기술이 반도체 산업에 미치는 영향을 설명하세요. 22. FinFET 구조와 기존 MOSFET 구조의 차이를 설명하세요. 23
    자기소개서 | 281페이지 | 12,900원 | 등록일 2024.06.15
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - 부울대수와 카르노맵, RS Flip Flop 실험 1
    디지털회로실험및설계 예비 보고서 #2( 부울대수와 카르노맵, RS Flip-Flop 실험 )과 목담당교수제 출 일학 번이 름1. 실험목표① 부울 대수로 논리식을 간소화하고, 실험 ... 한다.⑤ RS 플립플롭의 회로 구성과 동작을 실험한다.2. 관련이론? 부울 대수- 부울 대수(Boolean Algebra)는 영국의 수학자 조지 부울이 19세기 중반에 고안한 논리 수 ... 학이다. 부울 대수는 AND, OR, NOT 논리를 이용하여 논리식을 표현한다. 논리식의 각 변수는 0과 1의 값(논리 레벨)을 가지며, 논리 연산이 가능하다.? 부울 대수의 기본
    리포트 | 10페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • 판매자 표지 자료 표지
    한양대 논리설계및실험 Breadboard 및 기본 논리게이트
    Chapter 1. 실험 목적칩 회로도를 구성하고 있는 논리 회로를 배우며 AND, OR, NAND 게이트의 input, output 데이터를 숙지한다. 또한, 드 모르간의 제 ... 1,2법칙을 통해 input 데이터가 반대 일 경우 output 데이터를 추측할 수 있다.Breadboard를 이용해 회로를 구성해 input 값을 다르게 주어 Truth ... Table 출력값을 확인해보는 실험 목적을 지니고 있다.Chapter 2. 관련 이론 74LS00AND GATE 뒤에 NOT을 뜻하는 버블이 달려 있기에 NAND GATE라는 것을 알 수
    리포트 | 5페이지 | 2,000원 | 등록일 2023.03.21 | 수정일 2023.03.24
  • 전송선의 크로스토크를 이용한 물리적복제방지기능(PUF) 구현 (Implementation of Physical Unclonable Function(PUF) using Transmission Line Crosstalks)
    본 논문은 인접한 전송선에서 크로스토크의 크기가 임의의 값을 갖는 것을 이용한 PUF 회로를 제안한다. 기존의 PUF는동작전압과 온도변화와 같은 환경변화에 따라 출력 값이 일정 ... 임의의 값을 갖는다. 제안된 회로는 전송선간에 발생되는 각각의 크로스토크의 크기가 서로 다르고 그 크기는 항상 일정한 값을갖고 크로스토크의 특성으로 동작전압과 온도변화와 같은 환경 ... 변화에 강하다. 따라서 제안된 PUF 회로는 요청된 값에 대해신뢰성 있는 응답 값을 제공한다. 이 회로는 인증 및 암호화 등의 보안시스템에 활용 될 수 있다. This paper
    논문 | 8페이지 | 무료 | 등록일 2025.05.23 | 수정일 2025.05.26
  • 실시간 윈도우 기반 영상 처리를 위한 병렬 하드웨어 구조의 FPGA 구현 (An FPGA Implementation of Parallel Hardware Architecture for the Real-time Window-based Image Processing)
    Description Language)을 이용하여 윈도우 기반의 영상처리 중 하나인 동적 문턱치화(dynamic thresholding) 회로와 국부 히스토그램 평활화(local ... histogram equalization) 회로를 설계하고 FPGA로 해당 회로를 구현할 것이다. 구현된 회로의 성능 측정도 다루어 진다. A window-based image ... omputationally intensive and data intensive, it is hard to perform all of the operations of a window
    논문 | 8페이지 | 무료 | 등록일 2025.06.01 | 수정일 2025.06.05
  • 위상변조를 이용한 저 전력 입출력 인터페이스 회로 (Low Power Serial Interface I/O by using Phase Modulation)
    본 논문은 위상 변조를 이용한 직렬 인터페이스 입출력 회로를 설계 하였다. 설계된 직렬 입출력 인터페이스 회로는 수신부와 송신부로 구성되어 있다. 제안하는 위상변조 데이터 전송 ... 한다. 제안하는 회로는 16개의 하강 에지 위상을 사용하여 한 클록 주기마다 4비트씩 데이터를 전송함으로써 시스템에서 사용되는 클록 속도보다 4배 빠른 전송 속도를 갖는 저 전력 회로다 ... rate with 12mW power consumption at 1.2V supply. The proposed PMIO which consists of TX and RX blocks
    논문 | 6페이지 | 무료 | 등록일 2025.06.23 | 수정일 2025.06.27
  • 전자기적 결합 급전 소형 광대역 사각 디스크-로디드 모노폴 안테나 (Small Broadband Rectangular Disk-Loaded Monopole Antenna with Electromagnetically Coupled Feed)
    모델을 제시하였다. 단락된 사각 디스크는 캐패시턴스 성분을 가지는 모노폴로써 병렬 RLC 공진회로로 등가화 되며, 사각 스파이럴 스트립 선로 급전부는 인덕턴스 성분의 모노폴 ... 로써 직렬 RLC 공진회로로 등가화 된다. 그러므로 안테나는 병렬 공진회로의 공진과 직렬 공진회로의 공진이 결합하여 넓은 주파수 대역폭을 가지게 된다. 제안한 안테나는 0.075 λo×0 ... monopole antenna with electromagnetically coupled feed and its equivalent circuit model. The proposed s
    논문 | 8페이지 | 무료 | 등록일 2025.06.10 | 수정일 2025.06.16
  • BGA 현상 공정 용 수직 습식 장비 개발 및 공정 특성 평가 (Development of Vertical Wet Equipment for BGA Develop Process and Evaluation of Its Process Characteristics)
    을 진행함으로써 기존 수평 장비의 단점인 롤러와 기판 표면 회로 패턴의 충돌로 인한 회로 패턴 손상 문제를 원천적으로 제거하고자 하였다. 개발된 수직 장비의 공정특성을 수평 장비 ... 와 비교 평가 하기 위하여 유니포미티 측정, 회로 패턴 손상 평가 및 불량 평가의 실험을 수행하였다. 평가 결과 수직 장비의 유니포미티 특성은 수평 장비와 동일한 수준이며 중력 방향 ... 의 액흐름에 대한 공정 특성 영향은 미미한 것으로 확인 되었다. 또한, 수평 장비 대비 3~4 μm 더 미세한 회로 패턴에 대해여 손상 없이 공정을 진행 할 수 있음을 확인 할 수 있
    논문 | 7페이지 | 무료 | 등록일 2025.06.15 | 수정일 2025.06.17
  • 140W 급-저면적 LED 전원 제어 회로 설계 (Design of the 140W level-small sized LED Power Control Circuit)
    본 논문은 140W 급 저면적 LED 전원 제어 회로 설계를 위해 다양한 기능이 집적된 HIC를 제안한다. 제안된 HIC는 정전압/정전류 구동회로, 단락 보호회로, 내부 정전압 ... 회로, dimmer 회로를 하나로 집적해, 제작 시 기존 시스템 대비 PCB 가로 길이를 16% 절감하는 효과를 보였다. 다양한 실험을 통해 HIC 내부에 설계된 각 블록의 성능 ... 을 검증했고, (정전압 구동회로 변동률 2.9%, dimmer 회로 오차 5%이내, 720 mA에서 안정적인 short protection) 제안된 HIC를 적용해 시스템에서 필요
    논문 | 7페이지 | 무료 | 등록일 2025.06.25 | 수정일 2025.06.28
  • 논리회로실험 반가산기 전가산기
    논리회로설계 실험 예비보고서 #2실험 2. 반가산기 & 전가산기1. 실험 목표반가산기와 전가산기에 대해 알아보고 반가산기의 진리표와 논리식을 작성하고 그에 따른 논리회로를 그리고 ... ` OPLUS `Y#C`=`XY2) 논리회로AND 게이트 2개와 OR 게이트 2개를 사용한 논리회로와 논리식② AND 게이트 3개와 OR 게이트 1개를 사용한 논리회로와 논리식③ AND ... 모델링으로 작성하였다.3) Schematic 시뮬레이션앞에서 다룬 세 개의 논리회로중에서 가장 간단한 회로인 XOR 게이트 1개와 AND 게이트 1개를 사용한 회로
    리포트 | 5페이지 | 1,500원 | 등록일 2021.10.01
  • 판매자 표지 자료 표지
    LG 디스플레이 산학장학생(LGenius) 서류합격 자소서+면접질문(일반면접, PT면접복기, 예상문항)+회사정보 모음집
    [1분 자기소개 + 지원동기]안녕하십니까 엘지 디스플레이 회로설계 직무에 지원한 긤긤이 학생입니다. 저는 실제 저전력 IC칩의 기준전압 회로를 구현하고 분석해본 경험이 있 ... 습니다 회로설계 프로그램은 virtuoso를 사용하였고, 특히 온도변화에 영향을 받지 않는 회로를 만들기위해 중요한 부분인 op amp를 공부하면서 전자회로에 대한 견문을 넓힐 수 있 ... 었습니다. 이러한 과정에서 저전력 회로설계에 관심을 가지게 되었고, 이러한 분야는 지속 가능한 경영 방침으로써 환경영향 최소화를 지향하는 엘지디스플레이의 핵심이라고 생각하고 있
    자기소개서 | 18페이지 | 3,000원 | 등록일 2022.09.18
  • 5GHz 저잡음 증폭기를 위한 새로운 Built-In Self-Test 회로 (A Novel Built-In Self-Test Circuit for 5GHz Low Noise Amplifiers)
    본 논문에서는 5GHz 저잡음 증폭기(LNA)의 성능 측정을 위한 새로운 형태의 저가 BIST(Built-In Self-Test) 회로를 제안한다. 이러한 BIST 회로 ... 는 system-on-chip (SoC) 송수신 환경에 적용될 수 있도록 설계되어 있다. 본 논문에서 제안하는 BIST 회로는 입력 임피던스, 전압이득, 잡음지수, 입력반사손실(input ... , and input return loss all in a single SoC environment. 한국정보통신학회 한국정보통신학회논문지 류지열, 노석호
    논문 | 7페이지 | 무료 | 등록일 2025.06.16 | 수정일 2025.06.17
  • 9. 4-bit Adder 회로 설계 예비보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.9-2. 실습준비물부품저항 330Ω, 1/2W, 5%10개AND gate 74HC085개OR gate 74HC325개 ... _{i`n} +AB = (A?B)Cin + AB(C) 에서 구한 간소화된 불리언 식에 대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로 ... 아날로그 및 디지털 회로 설계 실습-실습 9 예비보고서-4-bit Adder 회로 설계학과 :담당 교수님 :제출일 :조 :학번 / 이름 :9-1. 실습목적조합논리회로의 설계 방법
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.06
  • 판매자 표지 자료 표지
    전전설2 실험1 결과보고서
    하는 논리 회로이다.Sum은 A와 B의 XOR 와 같고, Carry는 A와 B의 AND 와 같다.두 개의 입력 x, y와 밑의 자리로부터 올라오는 자리 올림수 z를 포함한 3개의 입력 ... 실험1. TTL design9/1~9/8전자전기컴퓨터공학부 2019440019 김민지결과보고서1. 실험 목적TTL을 이용한 논리 회로 구성을 이해하고 다음과 같은 내용을 포함 ... 하여 실험 및 설계 능력을 함양한다.- OR 게이트논리 회로 실험- XOR 게이트논리 회로 실험- 반가산기 회로 실험- 전가산기 회로 설계2. 배경 이론 및 사전조사[2-1] TTL
    리포트 | 8페이지 | 1,000원 | 등록일 2023.11.17
  • 판매자 표지 자료 표지
    4주차 결과 보고서 18장 기본 논리 소자
    18장 기본 논리소자를 활용한 논리회로 실험 보고서2. a)AND 게이트 전압 측정XYF000.005mV05V0.008mV5V00.005mV5V5V4.945VAND 게이트 진리표 ... 값)000.123V014.685V104.643V110.132V● 실험사진18장 기본 논리소자를 활용한 논리회로 실험 보고서실 험 일학 과학 번성 명자체평가1) +라인 -라인2)03)X=0 Y=04)NOT AND5)NOR OR6)기본 항등식실 험 점 수 ... V F=1.624VY=1.4V F=1.554VY=1V F=1.412VY=0.8V F=1.132VY=0.6V F=0Vc) 분석AND게이트의 경우 입력 중 하나라도 0이 있으면 출력
    리포트 | 6페이지 | 2,000원 | 등록일 2023.03.14
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 09일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
12:12 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감