• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(735)
  • 리포트(681)
  • 자기소개서(48)
  • 논문(2)
  • ppt테마(2)
  • 시험자료(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"아날로그 및 디지털 회로 설계실습" 검색결과 61-80 / 735건

  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)9
    아날로그 디지털회로설계 실습(실습9 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 9. 부울대수 조합논리회로 ( 4-bit adder )과제1. 다음의 진리표 ... 와 GND가 몇 번 pin인지 쓰시오.Vcc 는 14번, GND는 7번 pin이다.3. XOR Gate를 이용한 Full Adder 회로를 Pspice를 사용하여 직접 설계하시오.
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)12
    아날로그 디지털회로설계 실습(실습12 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 12.과제1. 16진 카운터를 이용하여 10진 카운터를 만드는 방법을 간단히 ... 설명하시오.(CLR pin이 CLK의 영향을 받는지는 고려하지 않아도 좋다.)위의 회로도는 16진 비동기 카운터와 리셋 회로를 사용하여 만든 10진 비동기 카운터이다.10진 비동기
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)5
    아날로그 디지털회로설계 실습(실습5 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 5. 전압제어 발진기과제1. 실험 계획서와 실험 결과를 참고하여 문제에 답하시오 ... 응답속도에는 한계가 존재한다. 이 때, 주파수에 제한이 걸리기 때문에V _{C}가 큰 영역에서는 비선형성을 갖게 된다.2. 슈미트 회로에 대한 이론을 참고하여 문제에 답하시오. ... -쌍안정 회로란 무엇인가?최초의 상태가 1이라고 한다면, 반대 상태의 입력이 없는 한 1의 상태를 계속하고 입력이 있으면 0의 상태가 된다. 따라서 전기적으로 서로 다른 2개의 안정
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)2
    아날로그 디지털회로설계 실습(실습2 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 2. Switching Mode Power Supply (SMPS)과제1-1 ... . 위의 회로에서 가변저항 값이 6k ohm 일 때, 시정수tau 의 값을 구하시오.R과 C로 구성된 회로의 시정수 값은tau =RC 이다.이때 가변저항의 값은 6k ohm 이고 ... .V _{REF}와V _{C} 의 관계식을 구하시오.위의 회로에서 관계식을 구하려면 R과 C가 직렬로 연결된 회로라고 생각해본다.전압 분배 법칙에 의하여V _{C} = {Z _{C
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    아날로그 디지털회로 설계 실습 실습9_4-bit Adder 회로 설계_예비보고서
    9-1. 목적조합논리회로설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로설계한다. 9-2. 준비물 유의사항부품저항 330Ω, 1/2W, 5% : 10개
    리포트 | 4페이지 | 1,000원 | 등록일 2024.08.27
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)6
    아날로그 디지털회로설계 실습(실습6 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 6. 위상제어루프(PLL)과제1) 위와 같은 두 펄스가 XOR logic ... 하게 될 것이다.1) 위 회로의 현재 Input 주파수: 5MHz, ⓐ 노드의 주파수: 5MHz, Output 주파수: 3MHz일 때 충분한 시간이 지났을 경우 Input, ⓐ 노드 ... 다.2) 위 회로의 현재 Input 주파수: 5MHz, ⓐ 노드의 주파수: 3MHz, Output 주파수: 3MHz일 때 충분한 시간이 지났을 경우 Input, ⓐ 노드, Output의 주파수를 구하시오.
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)4
    아날로그 디지털회로설계 실습(실습4 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 4. 신호 발생기과제1. UA741CN, 1N4001 datasheet를 참고 ... .그림의 회로에서 음수 input gate를 확인해보면 본 회로는 Negative feedback임을 알 수 있다.(아래 그림 참고)(2)R _{1} =1`k ohm ,`R _{2
    리포트 | 1페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)11
    아날로그 디지털회로설계 실습(실습11 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 11.과제1. RS-Latch를 이용한 Chattering 방지 회로설계
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)8
    아날로그 디지털회로설계 실습(실습8 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 8. 래치와 플립플롭과제1. 설계 실습 영상의 edge-triggered 플립
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)10
    아날로그 디지털회로설계 실습(실습10 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 10.과제1. 7-Segment LED의 특성을 확인하였을 때 Common ... 되며 common Cathode type의 경우 공통 핀은 아래의 회로와 같이 접지(GND)로 연결하여 사용하면 된다.2. 74LS47 Decoder의 출력과 7-Segment LED ... 의 입력 사이에 저항을 연결하는 이유는 무엇인가?각 Segment의 허용 전류를 넘지 않도록 아래의 회로도와 같이 저항을 직렬로 연결하여 전류를 허용 전류 이하로 낮춰준다.3. 7
    리포트 | 3페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)3
    아날로그 디지털회로설계 실습(실습3 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 3. 스텝 모터 구동기과제1. 교재 114쪽 (2.5)에서 주파수를 계속 증가 ... 응답 주파수를 초과하면서 멈추게 되는 것으로 보인다.2. 아래 그림은 Darlington pair의 회로도이다.V _{A}= INF 라고 가정하고 Q1과 Q2의 collector
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 결과보고서(과제)1
    아날로그 디지털회로설계 실습(실습1 결과보고서)소속전자전기공학부담당교수수업 시간학번성명설계실습 1. 접촉식 초전형(Pyroelectric) 적외선 센서과제1.UA741CP ... 회로에 대해f _{3dB} =1`kHz`이고,C=10 mu F일 때 R값을 구하고 Bode Plot(Magnitude Response와 Phase Response)을 직선
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.14
  • 아날로그및디지털회로설계실습 예비보고서11 카운터설계
    아날로그 디지털 회로설계 실습예비보고서(설계실습 11. 카운터 설계)11-1. 실습목적JK Flip Flop을 이용한 동기식, 비동기식 카운터를 설계해 보고 리셋 기능을 이용 ... 하여 임의의 진수의 카운터를 제작할 수 있는 능력을 배양한다. 또한 chattering 방지 회로에 대하여 학습한다.11-3. 설계실습 계획서11-3-1 4진 비동기 카운터이론부 ... / 보라색 – Q1 / 갈색- Q211-3-2 8진 비동기 카운터 설계8진 비동기 카운터의 회로도를 그린다. 단, CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때
    리포트 | 5페이지 | 1,500원 | 등록일 2020.10.17 | 수정일 2020.11.27
  • 아날로그 디지털 회로설계실습 5주차 신호발생기
    아날로그 디지털회로 설계실습예비 REPORT5. 신호 발생기분 반교 수 명실험 날짜제출 날짜조학 번이 름요약 : Wien bridge RC 발진기를 이용하여 신호 발생기 ... -3-1 신호발생기 설계(A) 그림 4-1에 주어진 Wien bridge 회로에서 V+와 V-의 관계식을 구하시오. 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien ... bridge 회로설계하시오.커패시터의 임피던스를 Y라고 한다면 voltage division에 의해V _{+} = {{RY} over {R+Y}} over {R+Y+ {RY
    리포트 | 4페이지 | 1,000원 | 등록일 2021.12.15
  • 아날로그및디지털회로설계실습 7주차 위상제어루프
    아날로그 디지털회로 설계실습예비 REPORT7. 위상 제어 루프 (Phase Locked Loops)분 반교 수 명실험 날짜제출 날짜조학 번이 름요약 : 위상 제어 루프 회로 ... PLL에서 위상을 맞춘다는 것은 디지털 회로에서 클럭 동기화를 할 수 있다는 말입니다. 디지털 클럭을 이용하는 디지털 신호 전송에 있어서 들어오는 신호가 0인지 1인지를 명확히 구분 ... = {50u} over {200u} TIMES 2 pi = {pi } over {2} 이다.1-3-4 위상제어루프 설계그림 6-2의 회로를 Simulation tool (PSPICE
    리포트 | 9페이지 | 1,000원 | 등록일 2021.12.15
  • 아날로그 디지털회로설계실습 8 래치와 플립플롭 과제
    리포트 | 2페이지 | 1,000원 | 등록일 2021.09.02
  • 실습8 래치와플립플롭 예비보고서 중앙대 아날로그 디지털 회로 설계 실습
    8-1. 실습목적순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인한다. 8-3. 설계실습 계획서8-3-1 RS
    리포트 | 3페이지 | 1,000원 | 등록일 2021.07.17
  • 실습1.접촉식초전형적외선센서 예비보고서 중앙대 아날로그 디지털 회로 설계 실습
    1-1. 실습목적초전형 적외선 센서, LED, Op-Amp의 원리를 이해하고, 센서가 인체의 움직임을 감지하였을 때 발 생하는 전압의 변화를 검출할 수 있는 초전형 센서 회로 ... 를 설계한다.1-2. 실습 준비물부품적외선 센서 : 1개RE200B Op-Amp UA741CN : 2개LED : 1개커패시터 10nF: 1개ceramic disk 커패시터 10uF ... : 1개저항 100kΩ, 1/2W, 5% :1개가변저항 10kΩ : 1개가변저항 1MΩ : 1개1-3. 설계실습 계획서1-3-1) 초전형 적외선 센서(RE200B)와 증폭기
    리포트 | 4페이지 | 1,000원 | 등록일 2021.07.17
  • 실습3. 스텝모터구동기 예비보고서 중앙대 아날로그 디지털 회로 설계 실습
    register)의 사용 방법을 배운다. 이를 바탕으로 BJT 트랜지스터와 범용 이동 레지스터를 이용하여 스텝 모터 구동기를 설계한 후 그 동작을 확인한다.3-3. 설계 실습 ... 3-1. 실습목적단극 스텝 모터 (Uni-polar step motor)의 동작 원리를 이해하고 스텝 모터를 조종하기 위한 범용 이동 레지스터 (Universal shift ... 계획서3-3-1) 스텝 모터의 회전각은 가해진 펄스 수를 조정함으로써 제어할 수 있다. 만약 1회전 100펄스의 스텝 모터가 있다면, 구동회로에서 1개의 펄스를 보낼 때 스텝
    리포트 | 5페이지 | 1,000원 | 등록일 2021.07.17
  • 실습5.전압제어발진기 예비보고서 중앙대 아날로그 디지털 회로 설계 실습
    의 중심 주파수가 2kHz 가 되도록 회로를 C1 값을 설계하시오.이론상의 식과 시뮬레이션의 결과가 다르게 나왔기 때문에 앞의 시뮬레이션의 결과값과 비례관계를 이용하여 커패시터의 용량을 설계할 수 있다. ... 5-1. 목적전압제어 발진기(VCO: Voltage Controlled Oscillator)를 설계하고 전압을 이용한 발진 주파수의 제어를 실험으로 확인한다. 앞 ... 에서 구한 식의 비례관계와 알맞게 Vc값이 커질 수록 주기가 짧아지고 주파수가 커지는 것을 확인할 수 있었다.하지만 값들을 대입했을 때 그래프에서 나온 결과와 일치하지 않았다. 식과 설계
    리포트 | 12페이지 | 1,000원 | 등록일 2021.07.17
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 10일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:52 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감