• 통합검색(4,950)
  • 리포트(4,089)
  • 자기소개서(820)
  • 시험자료(20)
  • 논문(10)
  • 서식(5)
  • 이력서(3)
  • ppt테마(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계실습" 검색결과 561-580 / 4,950건

  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비1. Op Amp를 이용한 다양한 Amplifier 설계 A+
    -설계실습 계획서출력신호가 주파수 2 KHz의 정현파인 어떤 센서의 출력전압을 오실로스코프 (입력임피던스 = 1 MΩ)로 직접 측정하였더니 peak to peak 전압이 200 ... 의 Thevenin 등가회로를 구하는 과정을 기술하고 센서의 Thevenin 등가회로를 PSPICE로 그려서 제출한다.-Op amp를 사용한 Amplifier 설계 ... .Inverting Amplifier 설계와 시뮬레이션(A) 주파수가 2 KHz인 위의 센서의 출력을 증폭하여 그 출력이 1 Vpp인 Inverting amplifier (Op amp: LM
    리포트 | 9페이지 | 1,000원 | 등록일 2024.11.13 | 수정일 2024.11.27
  • [A+]중앙대 전자회로설계실습 예비보고서 설계실습4. MOSFET 소자 특성 측정
    전자회로 설계 실습 예비보고서설계실습 4. MOSFET 소자 특성 측정학번/성명제출일자1. 목적MOS Field-Effect Transistor(MOSFET) 소자의 특성(VT ... Bread board (빵판): 1개점퍼 와이어 키트: 1개MOSFET : 2N7000: 1개저항 1 MΩ 1/2W: 1개3. 설계실습 계획서3.1 MOSFET의 특성 ... /V)3.2 MOSFET 회로도 구성 및 시뮬레이션 (OrCAD PSPICE)(A) OrCAD를 이용하여 그림 1의 회로도를 설계하여라.(2N7000/FAI 이용, 1k 저항 사용
    리포트 | 5페이지 | 1,000원 | 등록일 2021.12.24 | 수정일 2022.01.10
  • [중앙대 전자회로설계실습 11 예비보고서] Push-Pull Amplifier 설계
    설계실습 11. Push-Pull Amplifier 설계1. 목적RL = 100 Ω, Rbias = 1 kΩ, VCC = 12 V인 경우, Push-Pull 증폭기의 동작을 이해 ... 개3.1 Classic Push-Pull Amplifier 특성* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다. 위 왼쪽 회로와 같이 설계한 Push-Pull ... Amplifier에서 RL=100 Ω, VCC=12 V로 하여, Dead zone과 Crossover distortion을 확인하려고 한다.(A) 그림 1(a) 회로를 s
    리포트 | 8페이지 | 1,000원 | 등록일 2021.08.09
  • [A+][예비레포트] 중앙대 아날로그 및 디지털 회로 설계실습 11. 카운터 설계
    한다. 또한 chattering 방지 회로에 대하여 학습한다.설계실습계획서2-1 4진 비동기 카운터이론부의 그림 14-2의 비동기식 4진 카운터에 1MHz의 구형파 (square ... 실습 11. 카운터 설계실습목적JK Flip Flop을 이용한 동기식, 비동기식 카운터를 설계해 보고 리셋 기능을 이용하여 임의의 진수의 카운터를 제작할 수 있는 능력을 배양 ... 의 주파수는 1MHz이지만 Q1신호는 0.5MHz, Q2신호는 0.25MHz이다.2-2 8진 비동기 카운터 설계8진 비동기 카운터의 회로도를 그린다. 단, CLK 입력에 클럭 입력
    리포트 | 4페이지 | 1,000원 | 등록일 2022.04.08
  • 아날로그 및 디지털회로설계실습 9 부울대수 및 조합논리회로 예비 리포트
    설계실습 9. 부울대수 및 조합논리회로요약: 이번 보고서를 통해 부울대수 및 조합논리회로를 학습했다. 전가산기의 진리표를 작성하고 Karmaugh 맵을 통해 불리언식을 알아보 ... 았다. 이를 ORcad를 통해 2-level회로설계했으며 그 후에 XOR gate를 간단화 한 회로설계했다. 2Bit 가산기 회로설계했다.서론: 전가산기는 3개의 이진수 ... 를 더해서 결과로 합과 자리올림수를 출력으로 내는 기능을 한다. 이런 전가산기에 대해 학습하고 불리언식을 알아본 후 회로설계하고 간소화한 회로설계하고 이를 이용해 2bit 가산
    리포트 | 4페이지 | 1,000원 | 등록일 2021.09.02
  • [A+][예비보고서] 중앙대 전자회로설계실습 3. Voltage Regulator 설계
    설계실습 3. Voltage Regulator 설계3. 설계실습계획서(A)설계 : 아래 그림 1에서 5kΩ의 부하 (RL)에 걸리는 직류전압의 최대치(Vp)가 4.4V이 ... 며, ripple (Vr)이 0.9V 이하가 되도록 교류입력전원의 크기를 결정하고 C의 크기를 설계한다. 이때 diode의 저항은 0.7 kΩ으로 가정한다. 이론부와 교과서를 참조 ... 한다. 설계에 사용된 수식, 과정을 상세히 기술한다.출력전압의 최대치는 커패시터가 직류정상상태에 도달해 open 상태가 된 것으로 보고 구해지는 값이고 이를 식으로 표현하면직류전압의 최대치
    리포트 | 2페이지 | 1,000원 | 등록일 2022.04.08
  • 중앙대학교 전자회로설계실습 10 Oscillator 설계 결과보고서 (A+)
    기가 변화하는 것을 알 수 있었고, 은 변화함에 따라 진폭에 영향을 미치지 못했지만, 주기에 영향을 끼친 것을 실험을 통해 확인할 수 있었다.- 설계실습계획서에서 설계회로와 실제 구현 ... 한 회로의 차이점을 비교하고 이에 대한 이유를 서술한다. 수동소자의 내부 저항에 대한 값으로 오차가 발생할 수 있을 것으로 생각된다.- 설계실습이 잘되었다고 생각하는가? 실습이 잘 ... - 본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다. OP-Amp를 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive
    리포트 | 3페이지 | 1,000원 | 등록일 2021.12.06
  • 판매자 표지 자료 표지
    [결과보고서]중앙대학교_전자회로설계실습_OP AMP를 이용한 다양한 Amplifier 설계
    전자회로설계실습 결과보고서-1. Op Amp를 이용한 다양한 Amplifier 설계서론이번 실험을 통해 이론적으로 설계했던 Op amp가 실제로는 어떻게 동작하는지, 어떤 결과 ... 를 가져올지 알아보았다. Inverting Amplifier, Non-inverting Amplifier를 이용한 회로를 직접 설계하고 오실로스코프로 입력 전압과 출력 전압을 측정 ... 되♘다. 만약 100mVpp로 설정했다면, 200mVpp로 잘 측정 되♘을 것이다.(예비보고서에서 준비한등가회로에서는 Vth를 200mVpp 로 작성하여, Function
    리포트 | 12페이지 | 1,000원 | 등록일 2023.03.07 | 수정일 2024.03.06
  • 판매자 표지 자료 표지
    A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 3. 분압기(Voltage Divider)설계 예비보고서
    전기회로설계실습(3번 실습- 예비보고서)소 속담당 교수수업 시간편 성학 번성 명설계실습 3. 분압기(Voltage Divider)설계서론부하효과(Loading Effect ... 와이어 키트: 1 개부품: 리드저항(1 ㏀, 2.7 ㏀, 3 ㏀, 6.2 ㏀, 1/4 W, 5 %) : 3개설계실습계획서설계목표는 출력전압이 12 V로 고정되어 있는 한 대의 DC ... 음을 확인할 수 있다. 수식적으로는로 전압 분배에 의해 걸리게 되는 것이다.(b) 설계회로의 3 V 출력단자에 등가부하로서 1 ㏀의 부하가 병렬로 연결되었을 때의출력 전압을 계산하라
    리포트 | 4페이지 | 1,000원 | 등록일 2023.07.31
  • 중앙대학교 전기회로설계실습 설계실습 13. 발전기 원리 실험 A+ 결과보고서
    1. 설계실습 결과요약 : RL회로에서 인덕터 전압파형의 특징을 활용하여 인덕턴스를 계산하였으며, 자석과 코 일의 방향을 뒤집을 때마다 극이 바뀌므로 전압의 파형이 위 아래
    리포트 | 6페이지 | 1,000원 | 등록일 2022.09.15 | 수정일 2022.09.18
  • [A+][중앙대학교 전기회로설계실습] 실습4 Thevenin등가회로설계 결과보고서
    설계실습 4. Thevenin 등가회로 설계작성자 : 실험 날짜 : 9월 28일 제출 날짜 : 10월 11일요약 : 복잡한 회로에 연결된 부하에 걸리는 전압, 전류를 계산할 때 ... 하는 모습을 보였다. 전반적으로 오차율이 매우 낮게 나왔기 때문에 설계실습이 매우 잘 이루어졌다고 할 수 있다. 실험을 통해 Thevenin 등가회로를 이용하면 복잡한 회로에 연결 ... 유용하게 이용되는 Thevenin 등가회로설계, 제작, 측정하여 원본 회로 및 이론값과 비교해보았다. 이론값과 비교했을 때의 오차율은 2% 내외로 매우 낮았고, 원본 회로
    리포트 | 4페이지 | 1,000원 | 등록일 2021.09.08
  • 중앙대학교 전기회로설계실습 설계실습 8. 인덕터 및 RL회로의 과도응답(Transient Response) A+ 결과보고서
    2.1 설계실습 계획서에서 구한 저항이 되도록 가변저항을 DMM으로 측정, 조절하고 그 값을 기록하라. 인덕터의 저항을 측정, 기록하라. Function generator의 출력
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.15 | 수정일 2022.09.18
  • 중앙대학교 전기회로설계실습 설계실습 10. RLC 회로의 과도응답 및 정상상태응답 A+ 결과보고서
    3.1 그림 1과 같이 회로를 구성하라. 입력을 사각파(0 to 1 V, 1 ㎑, duty cycle = 50 %)로 하고 가변저항을 변화시켜서 저항(가변저항 +10 Ω)에 걸리 ... 의 이유는 무엇이라 생각되는가? 저감쇠의 조건을만족하는가?그림 1과 같이 회로를 구성하고 저항에 걸리는 파형을 관찰하였다. 저항의 값이 너무 작아 VOLTS/DIV로 파형의 크기를 키워준 후 관찰하였다.
    리포트 | 11페이지 | 1,000원 | 등록일 2022.09.15 | 수정일 2022.09.18
  • 중앙대학교 전기회로설계실습 (결과보고서) A+ LPF와 HPF 설계
    요약코로나로 인하여 비대면 실습이 진행되었다. 이번 실험에서는 RL회로에서 많은 어려움을 겪었다. 그리고 특정 주파수에서는 실제 RC 및 RL filter가 이론값과 다르게 동작
    리포트 | 9페이지 | 1,000원 | 등록일 2022.03.11
  • 중앙대학교 전기회로설계실습 (결과보고서) A+ 분압기 설계
    요약코로나로 인하여 비대면 실습이 진행하였기 때문에, 실습결과 문항이 바뀌었다. 회로에 12V 직류전원을 흘려주었을 때 부하를 고려하였을 경우와 부하를 고려하지 않았을 경우 ... 사용) : 1대서론코로나로 인하여 비대면 실습이 진행하였기 때문에, 실습결과 문항이 바뀌었다. 회로에 12V 직류전원을 흘려주었을 때 부하를 고려하였을 경우와 부하를 고려하지 않
    리포트 | 5페이지 | 1,000원 | 등록일 2022.03.11
  • 중앙대학교 전기회로설계실습 (예비보고서) A+ 분압기 설계
    1. 목적 : 부하효과(Loading Effect)를 고려한 분압기(Voltage Divider)를 설계, 제작하고 설계와 실험값을 비교, 분석한다.2. 준비물* 기본 장비 및
    리포트 | 3페이지 | 1,000원 | 등록일 2022.03.11
  • 판매자 표지 자료 표지
  • 중앙대 전기회로설계실습 (결과) 7. RC회로의 시정수 측정회로 및 방법설계 A+
    설계실습 7. RC회로의 시정수 측정회로 및 방법설계작성자 :제출일 :요약 :약 인 DMM의 내부저항의 크기를 고려하여 회로설계, 측정해야 한다. τ를 측정하기 위해 DMM ... 하거나 저장된 에너지를 방출하는 역할을 한다.이러한 커패시터의 특성을 이해하고 회로구성한다. RC회로설계하여 과도응답에 대한 현상을 관찰한다. 시정수의 개념을 파악하고 DMM ... 게 한 후, 10nF의 커패시턴스를 측정, 기록하라. 가변저항을 설계실습 계획서에 구한 저항이 되도록 조절하고 그 값을 유효숫자 세 자리까지 기록하라. 함수 발생기로 출력을 1V
    리포트 | 8페이지 | 1,500원 | 등록일 2021.03.02 | 수정일 2021.10.22
  • [중앙대 전기회로설계실습 7 결과보고서] RC회로의 시정수 측정회로 및 방법설계
    설계실습 8. 인덕터 및 RL회로의 과도응답(Transient Response)전자전기공학부 20194272 노수민요약 : 주어진 시정수를 갖는 RL회로설계하고 이를 측정 ... 와 저항으로 이루어진 RL 회로는 실생활에서도 많이 사용되는 중요한 회로이다. 이번 설계실습에서는 RL 회로 분석을 통해 인덕터의 원리를 이해하고 RL 회로의 과도응답을 이해하기 위해 ... 과 저항전압파형을 측정하여 예상파형과 비교한다.➃ 시정수 가 주기일 때 저항,인덕터의 전압파형 측정한다.의 순으로 실습을 진행하였다.2. 설계실습 결과2.1실험계획 1, 2, 3
    리포트 | 6페이지 | 1,000원 | 등록일 2021.08.09
  • 판매자 표지 자료 표지
    중앙대 전기회로설계실습 결과보고서 1_저항, 전압, 전류의 측정방법 설계
    Supply의 사용법을 익히고, 측정회로설계하여 실습을 통하여 확인했다. 세 개의 저항을 혼합하여 연결한 회로에 대하여, 각 저항에서 측정된 물리량을 이용하여 분석한 결과 KVL ... 에서 전압측정의 주류를 차지하고 있다. 따라서 이론과 실험의 비교가 중요한 과목인 전기회로설계실습에서 가장 중요한 장비라고 할 수 있다. 또한 전압안정 직류 전원 ... 한 안정도를 가질 수 있기에, 각종 실습에 영향을 미치는 중요한 요인을 통제할 수 있다. 따라서 위의 두 장비를 다루는 것은 앞으로의 실습 뿐만 아니라 회로설계 자체에 있어서도 큰
    리포트 | 9페이지 | 1,500원 | 등록일 2023.06.26
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 08일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:51 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감