• 통합검색(2,155)
  • 리포트(2,005)
  • 시험자료(75)
  • 자기소개서(47)
  • 방송통신대(22)
  • 논문(4)
  • 서식(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"조합논리회로" 검색결과 621-640 / 2,155건

  • [Ayeun]컴퓨터구조 계산기 설계 보고서
    컴퓨터구조 보고서제목계산기 설계 보고서학과전자공학과학번성명제출일2018. 05. 25소요시간5시간#계산기 회로 완성 및 Timing simulation과 각 부분 동작 설명가감산 ... 기 회로는 제어신호에 따라 덧셈을 수행하거나 뺄셈을 수행하는 회로를 말한다.덧셈 - 회로에서 제어신호 S=0일 경우 Bi十0=Bi이므로 입력 Bi가 그대로 전가산기에 인가되어 덧셈 ... 7474 D flip-flop#Contol sequence counter제어순서가 결정되면 이 제어를 시행하는 논리 시스템을 설계해야 한다.이 논리 시스템을 Control s
    리포트 | 8페이지 | 3,000원 | 등록일 2018.12.21
  • 금오공대 전자공학부 컴퓨터구조 ㅅㅇㅎ 2010년 2학기 중간시험 족보
    하여 구현하시오.(2점)2. 반가산기 1개와 전가산기 1개를 이용하여 2비트의 2진 덧셈을 수행하는 덧셈기를 논리게이트를 이용하여 구현하시오.(3점)3. 순차회로조합회로의 차이 ... 는 무엇이고, 기본 컴퓨터의 ALU는 순차회로인가 조합회로인가.(2점)4. 기본 컴퓨터의 ALU의 기능에 대하여 아는 바를 쓰시오.(2점)5. 4가지 플립플롭에 대하여 간략히 설명하시
    시험자료 | 2페이지 | 10,000원 | 등록일 2018.05.05 | 수정일 2022.05.07
  • 전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습4 [결과레포트]
    this Lab조합 논리 회로를 이해하고 학습한다.조합 논리 회로를 직접 설계한다...학습한 내용을 응용하여 조합 논리 회로를 설계한다.나. Essential ... Backgrounds (Required theory) for this Lab조합 논리 회로논리 곱(AND), 논리 합(OR), 논리 부정(NOT)의 세가지 기본 회로조합하여 구성한 논리 회로출력 ... *************00010010000001000110000100010000010000101001000001100100000011110000000조합 논리 회로 설계 : 2x1
    리포트 | 19페이지 | 1,000원 | 등록일 2017.10.19
  • 아주대학교 논리회로실험 실험4 예비보고서
    하고 실험을 통해 동작을 확인한다.2. 실험 이론- 멀티플렉서 : 멀티플렉서는 여러 개의 입력선 중에서 하나를 선택하여 단일의 출력으로 내보내는 조합논리회로이다. 특정 입력선 ... 멀티플렉서는 데이터 분배기라고도 불리며, 멀티플렉서와는 반대되는 연산을 수행하는 조합논리회로이다. 이것은 한 개의 입력선으로부터 정보를 받아 이를2 ^{n}개의 출력선 중의 하나로 ... 하도록 지원한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부과목명: 논리회로실험1. 실험 목적- 멀티플렉서와 디멀티플렉서의 원리를 이해
    리포트 | 10페이지 | 1,500원 | 등록일 2019.02.20
  • [아날로그및디지털회로설계실습A+] 4-bit Adder 회로 설계 예비 레포트 입니다
    아날로그 및 디지털 설계 실습10# 4-bit Adder예비 레포트설계실습 10. 4-bit Adder 회로 설계1. 목적 : 조합논리회로의 설계 방법을 이해하고 조합논리회로 ... 리언 식에 대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계하여라.(4) XOR gate를 이용하여 보다 간소화된 다단계 조합 ... 논리 회로를 설계하여라.-S= bar{A} BULLET bar{B} BULLET C+ bar{A} BULLET B BULLET bar{C} +A BULLET B BULLET C
    리포트 | 4페이지 | 1,000원 | 등록일 2017.10.06
  • 앰코테크놀로지코리아/Amkor - Test 기술 합격 자소서
    고 있으며 전자회로에 익숙하며 자연스럽게 전공 공부를 꾸준히 하고 있습니다.둘째, 논리회로를 이수했으며 High와 Low의 조합으로 이루어지는 반도체의 동작을 이해할 수 있 ... 과목은 무엇이었으며, 학습 결과와 공부를 하면서 느낀 점에 대해 서술하시오.최소 10자[전기 및 전자회로, 논리회로, 프로그래밍 지식을 함양]전자공학을 전공하여 테스트 엔지니어 ... 직무를 수행할 수 있습니다. 회로이론과 논리회로에 대해 전공지식을 함양하고 있으며 기초적인 프로그래밍 지식을 가지고 있어 반도체 검증 Tool에 빠르게 적응할 수 있습니다.첫째
    자기소개서 | 5페이지 | 3,000원 | 등록일 2019.05.16 | 수정일 2020.10.06
  • 시립대 전전설2 [1주차 결과] 레포트
    과 같이 A, B를 각각 입력 단자로 하는 논리합은 S, 자리올림은 C로 나온다. 그러나 이 AND, OR, NOT 등을 사용한 간단한 회로에서는 더욱 하위에서의 자리올림을 처리 ... LED를 점등하는 것이다. 이 실험의 가장 큰 핵심은 논리회로가 작동하는 원리를 파악하는 것과 논리회로의 HIGH, LOW 등이 스위치 등으로 ON OFF 식으로 인가되는 것을 여러 ... 전자전기컴퓨터설계실험 ⅡPost-reportHDL을 사용한 디지털회로 설계 툴 (Xilinx ISE) 사용법1. Introduction (실험에 대한 소개)가. Purpose
    리포트 | 10페이지 | 2,000원 | 등록일 2019.07.29
  • 기초회로 실험 9주차 예비보고서, 실험 9. Multiplexer 가산-감산
    를 선택하여 출력선에 연결하는 조합논리회로이다. 선택선들의 값에 따라 특정 입력선이 선택된다. 제어 입력은 데이터 입력 중 하나를 선택하여 출력단과 연결하는데 사용된다. 많은 중 ... 는 멀티플렉서의 역동작을 하는 회로이다. 하나의 입력선으로 데이터를 받아 이것을 여러개의 출력선들 중 하나에 출력하므로 데이터 분배기라고도 한다.(2) 멀티플렉서를 이용한 논리 회로 ... 에서 하나를 선택하여 그 2진 정보를 출력선으로 내보내기 때문에 데이터 선택기라고도 한다. 스토로브(Strobe input)신호 즉 S=1 인 경우는 회로가 디스에이블 된 상태가 되
    리포트 | 6페이지 | 2,000원 | 등록일 2018.03.23
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습8-(논리함수와 게이트)
    진리표를 만들고, 2X4 회로도를 설계하라.디코더(decoder): n비트의 2진 코드(code) 값을 입력으로 받아들여 최대 2n개의 서로 다른 정보로 바꿔 주는 조합 논리 회로. ... (3) Vcc를 5V(논리값 1)에서 0V(논리값 0)로 단계적으로 변화시켜서 NAND 게이트가 동작하는 최소 정격 전압을 구하는 설계 방법을 생각하고, 그 단계적 방법을 구체
    리포트 | 6페이지 | 1,000원 | 등록일 2017.12.17
  • [예비 및 결과레포트] 숫자표시기와 응용
    어 숫자표시기의 적절한 입력으로 바꾸어주는 역할을 한다. 따라서 디코더-숫자표시기 조합은 BCD 입력으로 부터 숫자를 표시하기 위한 가본 화로요소라할 수 있다. 이 숫자표시기 ... 화로는 이후의 실험에서 숫자를 나타내기 위해 자주 등장하므로 이를 사용하는 회로의 구성과 사용법을 완벽하게 익혀 놓도록 한다.2. 7-세그먼트 표시기( 7-segment dislay)숫자 ... 가 거꾸로 흘러 들어오게 된다. 이와 같이 IC가 전류를 흡수하는 상태를 sink 동작이라 한다.그림 3이 IC의 HIGH출력에서 켜지므로 정논리 동작이라 한다면 그림 4는 LOW일 때
    리포트 | 7페이지 | 1,000원 | 등록일 2019.04.18
  • 베릴로그 Fulladder
    . 3개의 입력 비트들의 합을 계산하는 조합회로이며 자릿수에서 발생한 캐리까지 포함하여 세 비트를 더하는 논리회로를 aldec을 이용해 설계. A와 B를 첫 번째 반가산기에 연결 ... 에는 데이터 비트 뿐만 아니라 이전 단의 캐리까지 더해져야함. 지금 설계하는 전가산기가 이전 단의 캐리까지 입력에 포함하는 회로라고 볼 수 있음.반가산기는 입력 2비트 및 출력 2비트 ... 로, 입력캐리까지 3비트 덧셈 연산을 위해선 전가산기가 반드시 필요함.설계 대상 전체 회로구조 :기능설명 : 첫 번째 반가산기에서 두 입력 A, B를 더하고, 두 번째 반
    리포트 | 13페이지 | 1,000원 | 등록일 2018.09.09 | 수정일 2018.09.12
  • 비동기식 카운터,카운터(Counter)란,비동기 카운터란,동기식 비동기식 카운터의 차이점
    비동기식2- 비트 비동기식 카운터 카운팅 시퀀스 (counting sequence): Q 1 Q 0 = 00→01→10→114- 비트 비동기식 카운터입출력 파형장점 : 조합 논리 ... 회로가 필요 없을 정도로 회로가 간단하다 . ( 동기식 카운터에 비해 회로가 간단해 진다 ) 단점 : 플립플롭들은 동일 클럭에 변하지 않고 , 한 플립플롭의 출력이 다른 플립플롭
    리포트 | 9페이지 | 1,500원 | 등록일 2018.11.09
  • [Flowrian] 16가지 연산을 수행하는 ALU 회로의 Verilog 설계 및 시뮬레이션 검증
    은 수학적 연산 혹은 AND, OR, NOT 과 같은 논리적 연산 등을 수행하는 조합회로이다.본 문서는 아해 그림과 같은 구조의 ALU 회로를 설계한다.연산에 사용되는 입력 ... 1. 16가지 연산을 수행하는 ALU 회로의 Verilog 설계 및 검증 동작사양ALU (Arithmetic Logic Unit) 는 2개의 이진수를 입력 받아 덧셈, 뺄셈과 같
    리포트 | 8페이지 | 1,000원 | 등록일 2012.08.18
  • 논리회로설계실험 반가산기 전가산기설계 예비보고서
    논리회로설계 실험 예비보고서 #2실험 2. 조합 회로 설계-반가산기실험 목표반가산기의 작동을 이해하고 진리표를 작성하여 논리식을 구하여 본다. 이를 바탕으로 Xilinx 프로그램 ... 를 확인한다.반가산기진리표논리식과 논리회로논리논리회로소스코드동작적 모델링(Behavioral modeling)자료 흐름 모델링(Dataflow modeling)구조적 모델링 ... *************" http://www.doopedia.co.kr/doopedia/master/master.do?_method=view&MAS_IDX=150825001511795>“02_조합회로
    리포트 | 7페이지 | 1,000원 | 등록일 2018.01.10
  • 한국가스공사 전기직 최신 자기소개서, 합격자 자기소개서, 홍보문구 없음
    ' 강의 시간에 논리 소자들을 조합해서 회로를 구현하는 과제가 주어졌습니다. 설계가 진행될수록 회로는 더 복잡해졌고, 최종 실행 시 문제가 발생해도 오결선의 위치가 어딘지 알 수 없 ... 업무 성과를 높이기 위한 효과적인 의사소통 방법을 기술해 주십시오.현재 973 Bytes / 1000 Bytes 이내[고정관념을 창의력으로 승화시키다]학부시절 '디지털 논리 회로 ... 었습니다. 조장과 다른 조원들은 회로 설계 과제는 해체해서 다시 연결하는 수밖에 없다고 했습니다. 하지만 저는 다시 연결하기에는 시간적으로도 오래 걸리고, 회로가 굉장히 복잡해서
    자기소개서 | 3페이지 | 5,000원 | 등록일 2018.08.30 | 수정일 2023.06.13
  • 시립대 전전설2 [2주차 예비] 레포트
    )가. Purpose of this Lab이번 실험에서는 Verilog HDL 언어를 사용하여 논리회로를 설계하는 방법을 배운다. 비트 단위 연산자를 이용하는 실험과 Gate Primitive ... 여 합과 올림수를 만들어내는 회로로 2진 비트를 쓰는 컴퓨터 회로이다. 그림과 같이 A, B를 각각 입력 단자로 하는 논리합은 S, 자리올림은 C로 나온다. 그러나 이 AND ... 전자전기컴퓨터설계실험 ⅡPre-report2주차: HDL을 사용한 디지털회로 설계 툴 (Xilinx ISE) 사용법1. Introduction (실험에 대한 소개
    리포트 | 8페이지 | 2,000원 | 등록일 2019.07.29
  • [VHDL]실험10. 4bit 가산기
    (Theoretical Background)조합논리회로는 비교적 설계하기 쉬운 회로이며, 출력은 단지 현재의 입력 값에 의해서만 결정된다. 이를 위하여 우리는 입력 신호에 따른 출력을 열거해 주 ... 년도?학기2011년 1학기과목명디지탈논리회로실험LAB번호실험 제목104bit 가산기실험 일자제출자 이름제출자 학번팀원 이름팀원 학번Chapter 1. 관련 이론 ... 을 유도하는 방법들을 완벽하게 갖추고 있기 때문에 우리가 해야 할 일은 회로 설계에 있어 회로의 동작을 이해하기 쉽고, 관리하기 쉽게 표현할 수 있는 방법과 알고리즘 개발에 있
    리포트 | 6페이지 | 1,000원 | 등록일 2011.06.08
  • 논리게이트를 이용한 플립플롭 구성 실험
    다.)2. 전원 공급기 3. LED 4. 저항 470옴 5개 5. 점퍼선6. TTL IC (트랜지스터와 트랜지스터를 조합논리회로를 말하며, DTL(의 다이오드 대신에 트랜지스터 ... 다. 디지털 시스템 설계에서의 회로를 구성할 때, 조합논리와 결합하여 순차회로의 기능을 구현하는 중요한 요소이다. 마이크로프로세서와 같은 디지털 로직을 사용하는 많은 전자회로에 사용 ... (1) 실험제목 : 논리게이트를 이용한 플립플롭 구성 실험(2) 실험목적 : 플립플롭의 구현을 통해 디지털 논리회로의 구 성 원리를 체험하게 하고 앞으로 배울 마이크로 컨트롤 러
    리포트 | 4페이지 | 1,000원 | 등록일 2017.07.15
  • verilog 풀애더 멀티플렉서 보고서
    플렉싱이란 다수의 정보 장치의 데이터를 소수의 채널을 통하여 선택적으로 전송하는 것을 의미한다. 멀티플렉서는 여러 개의 입력선 중에서 하나를 선택하여 출력선에 연결하는 조합논리회로 ... 회로이자 조합 회로이다. 전자계산기가 발명될 당시에는 진공관에 의해 구성되었고, 현재는 집적 회로로 설계된다. 전가산기는 이진수의 한 자릿수를 연산하고 CarryOut 포함하여 출력 ... FPGA 보 고 서학 과학 년학 번조성 명전자공학과412131282김영호실험 제목FULL ADDER, MUX1. 실습 이론FULL ADDER가산기는 덧셈 연산을 수행하는 논리
    리포트 | 15페이지 | 1,000원 | 등록일 2018.12.27
  • 전자전기컴퓨터설계2 HBE-COMBO ll VerilogHDL 실습5 [예비레포트]
    Lab조합 논리 회로를 응용한 설계를 한다.플립플롭 회로를 이해하고 학습한다.데이터 전송 회로를 설계한다.직렬입력 및 병렬출력 회로를 설계한다.나. Essential ... Backgrounds (Required theory) for this Lab플립플롭 회로조합 논리 : 출력 결과가 입력으로 들어오는 값에 의해 정해짐.이전의 결과 또는 입력 신호에 의하여 동작 ... 이 구성되기 위해서는 그 값을 저장해 줄 기억소자가 필요함.대부분의 디지털 시스템은 조합 논리 회로와 기억소자로 구성됨.그림 SEQ 그림 \* ARABIC 1 조합 논리 회로 및 기억
    리포트 | 16페이지 | 1,000원 | 등록일 2017.10.19
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 20일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
9:36 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감