논리게이트를 이용한 플립플롭 구성 실험
- 최초 등록일
- 2017.07.15
- 최종 저작일
- 2017.05
- 4페이지/ 한컴오피스
- 가격 1,000원
목차
1. 실험제목
2. 실험목적
3. 필요 장비 및 부품
4. 실험이론
5. 실험과정
6. 예측되는 결과
7. 참고문헌
본문내용
(4) 실험이론 : 플립플롭은 래치의 문제점을 보완한 트리거 회로라 불리는 회로의 일종이며, 두 개의 안정 상태(stable state) 중 어느 쪽이든지 한쪽을 보존한다. 이것을 논리 회로로 사용할 경우에는 이 두 개의 상태를 0과 1에 대응시킨다. 즉, 최초의 상태가 1이라 하면, 반대 상태의 입력이 없는 한 1의 상태를 계속하고 입력이 있으면 0의 상태가 된다. 이와 같이 두 개의 상태를 갖는 회로를 쌍안정 회로(bistable-circuit)라고 한다. 스위치로 말하면 토글 스위치이다. 가장 간단한 플립플롭은 NAND 게이트(NAND gate)를 사용한 것이다. 플립플롭의 종류에는 R-S, J-K, D, T 등이 있다. 디지털 시스템 설계에서의 회로를 구성할 때, 조합논리와 결합하여 순차회로의 기능을 구현하는 중요한 요소이다. 마이크로프로세서와 같은 디지털 로직을 사용하는 많은 전자회로에 사용한다. 시계의 카운터 회로나 기타 복잡한 디지털 회로에는 필수적 요소이다.
참고 자료
http://terms.naver.com/entry.nhn?docId=823598&cid=42344&categoryId=42344