• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(12,292)
  • 리포트(9,442)
  • 자기소개서(1,859)
  • 시험자료(449)
  • 방송통신대(448)
  • 논문(65)
  • 서식(18)
  • ppt테마(6)
  • 이력서(3)
  • 노하우(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"기초실험및설계" 검색결과 41-60 / 12,292건

  • 기초실험설계(인하대전자) 가감산회로 예비보고서
    출력 전압이 입력 전압 신호의 가중된 합으로 표현되기 때문에 이 회로를 가중 가산기라고 부른다. 각각의‘피드인(feed-in)’ 저항을 조정함으로써 그에 해당하는 가산 계수를 독립적으로 조절할 수 있다는 점과 이로 인해 회로 조정이 매우 간편해진다. 이런 특징은 연산 ..
    리포트 | 1페이지 | 1,000원 | 등록일 2015.11.27
  • [컴퓨터공학기초설계실험2 보고서] Multiplexer design
    컴퓨터 공학 기초 설계실험2 보고서실험제목: Multiplexer design제목 및 목적제목Multiplexer design목적멀티플렉서(multiplexer)의 동작원리 ... 된다.설계 검증 및 실험 결과시뮬레이션 결과2-to-1 Multiplexer는 input의 수가 s, d0, d1 3개이므로 모든 input combination ... 및 특성을 이해한다. 이해한 내용을 바탕으로 2-to-1 multiplexer와 8-to-1 multiplexer에 대하여 구현하고 FPGA board의 사용법을 익혀 검증
    리포트 | 10페이지 | 1,500원 | 등록일 2015.04.12
  • 기초실험및설계1 예비보고서(기본 장비 사용법)
    : 전기/전자/정보통신 공학도를 위한 기초회로실험. 공병옥, 이승훈 공저. 297page. 복두출판사)나) 사용법① 기능 스위치 및 조절기들을 아래와 같이 놓는다.소인 폭 조절 ... 의 일그러짐 정도까지 측정할 수 있으며, 오차가 매우 작기 때문에 가장 널리 이용되고 유용하며, 또한 실험 및 계측에 가장 중요한 측정기이다.(출처 : 전기/전자/정보통신 공학도를 위한 ... 기초회로실험. 공병옥, 이승훈 공저. 95page. 복두출판사)나) 사용법① 각 손잡이의 설정 : 화면부(INTEN, FOCUS, SCALE 모두 중앙), 수직부(CH1
    리포트 | 3페이지 | 1,000원 | 등록일 2015.05.30
  • 기초실험설계 예비보고서(비반전증폭기)
    예비보고서(비반전증폭기)1조12111218김병화1. 실험 목적본 실험은 가장 많이 사용되는 연산 증폭기의 일종인 OP-AMP를 이용하여 증폭 회로를 구성하고 그 동작을 익힌다.2 ... . 실험 장비- 실험 장비 : 오실로스코프(1대), 펑션제너레이터(1대), 파워서플라이(1대), 멀티미터(1대), 브레드보드(1대)오실로스코프파워서플라이브레드보드멀티미터펑션제너 ... 레이터3. 실험 이론(1) 비반전 증폭기(non-inverting amplifier)지난 시간에 이상적인 연산 증폭기의 기능과 특성에 대해 공부했다. 다시 상기해보면, 아래와 같다.1
    리포트 | 4페이지 | 1,000원 | 등록일 2014.10.07 | 수정일 2015.12.10
  • [기초전자회로실험1] "Verilog HDL을 이용한 Full Adder와 Half Adder의 설계 및 FPGA를 통한 검증" 결과보고서
    1Result report Electronic Engineering기초전자회로실험1Verilog HDL을 이용한 Full Adder와 Half Adder의 설계 및 FPGA ... 제목Verilog HDL을 이용한 Full Adder와 Half Adder의 설계 및 FPGA를 통한 검증2. 실험목적① 1-bit Full Adder와 Half Adder의 심볼 ... 를 통한 검증자료는 실제 실험을 바탕으로 작성되었으며,보고서 평가 A+기초전자회로실험1 과목 A+받은 자료입니다.본 문서는 나눔글꼴 기준으로 되어있습니다. (네이버 나눔글꼴)1. 실험
    리포트 | 6페이지 | 1,500원 | 등록일 2019.03.19 | 수정일 2019.03.29
  • 기초실험및설계 : CMRR 결과보고서
    CMRR 결과보고서1. CMRR 실험 결과저항 측정R _{i}R _{f}R _{1}R _{2}표기값1kΩ100kΩ1kΩ100kΩ측정값0.997kΩ100.3kΩ1kΩ100.1kΩ ... {x} RIGHT | =90, 출력 전압이x SIMEQ 3.181mV로 나타나 약 10배 작은 값을 가지는 것을 알 수 있다.2, Slew Rate 실험 결과저항 측정R _{i}R ... _{p}로 구하였는데, 실험에 사용한 파형은 구형파였다. 구형파를 푸리에 급수를 이용하여 정현파의 합으로 나타내면 파장이 L일 때V(t)= {4V _{p}} over {pi } s
    리포트 | 3페이지 | 1,000원 | 등록일 2012.06.18
  • 기초실험설계(인하대전자) 선형증폭기 예비보고서
    의 최대 출력 전류를 가진다고 명세서에 적혀있다. 따라서 741을 이용하여 폐쇄 루프 회로들을 설계할 때 설계자는 반드시 그 OP-AMP가 결코 어느쪽의 방향으로든 20mA를 넘
    리포트 | 1페이지 | 1,000원 | 등록일 2015.11.27
  • 2학년 기초전자회로실험 전압분할 및 전류분할 회로 설계
    기 초 전 자 회 로 실 험1. 실험 목적1-1 전압분할 및 전류분할 회로 설계(1) 지정된 전압, 전류 조건을 만족하는 전압?전류 분할기를 설계한다.(2) 회로를 구성하고 실험 ... 적으로 입증한다.1-3 중첩의 정리(1) 중첩의 정리를 실험적으로 입증한다.2. 실험 이론1-1 전압분할 및 전류분할 회로 설계전류분할 회로를 설계해야 할 필요가 종종 있다. 시행착오 ... 의 대수적 합과 같다. 또한 임의의 소자에 걸리는 전압은 개별 전압원에 의해 생성된 전압의 대수적 합과 같다.3. 실험 기구 및 재료1-1 전압분할 및 전류분할 회로 설계1)전원장치
    리포트 | 3페이지 | 1,000원 | 등록일 2015.12.11
  • [컴퓨터공학기초설계실험2 보고서] Traffic Light Controller
    컴퓨터 공학 기초 설계실험2 보고서실험제목: Traffic Light Controller제목 및 목적제목Traffic Light Controller목적FSM의 기법 중 하나 ... 하고 flow summary의 total logic elements를 확인 하였더니 4가 나와 크기가 더 크다는 것을 직접 확인하였다.설계 검증 및 실험 결과시뮬레이션 결과S0상태(La ... light controller를 설계한다.원리(배경지식)Finite State Machine(FSM)은 주어진 시간에 기계(machine)의 상태(status)를 저장하고 주어진
    리포트 | 11페이지 | 1,500원 | 등록일 2015.04.12
  • 기초실험및설계 : CMRR 예비보고서
    CMRR 예비보고서1. CMRR(Common-mode Rejection Ratio)OP-AMP는 여러 트랜지스터를 집적하여 만든 소자이다. OP-AMP의 입력단은 차동 증폭기(Differential amplifier)로 되어 있다. 차동 증폭기는 두 입력 신호의 차이를..
    리포트 | 3페이지 | 1,000원 | 등록일 2012.06.18
  • 기초실험설계(인하대전자) 파형발생기 예비보고서
    1. 555타이머555 타이머는 오른쪽 그림과 같이 기본적으로 두 개의 비교기(comparator), 한 개의 플립플롭, 방전용 트랜지스터 및 전압분배기로 구성된다. 플립플롭
    리포트 | 1페이지 | 1,000원 | 등록일 2015.11.27
  • [기초전자회로실험1] "Verilog HDL을 이용한 Full Adder와 Half Adder의 설계 및 FPGA를 통한 검증" 예비보고서
    1Preliminary report Electronic Engineering기초전자회로실험1Verilog HDL을 이용한 Full Adder와 Half Adder의 설계 및 ... 와 Half Adder의 설계 및 FPGA를 통한 검증2. 실험목적① Verilog 문법, initial과 always, 배열과 대한 개념 및 예시② 1-bit Full Adder ... FPGA를 통한 검증자료는 실제 실험을 바탕으로 작성되었으며,보고서 평가 A+기초전자회로실험1 과목 A+받은 자료입니다.1. 실험제목Verilog HDL을 이용한 Full Adder
    리포트 | 6페이지 | 1,000원 | 등록일 2019.03.19 | 수정일 2019.04.01
  • [기초전자회로실험1] "Verilog HDL을 이용한 Seven-segment display의 설계 및 FPGA를 통한 검증" 예비보고서
    1Preliminary report Electronic Engineering기초전자회로실험1Verilog HDL을 이용한 Seven-segment display의 설계 및 ... . 실험제목Verilog HDL을 이용한 Seven-segment display의 설계 및 FPGA를 통한 검증2. 실험목적① BCD code, Seven-segment ... FPGA를 통한 검증자료는 실제 실험을 바탕으로 작성되었으며,보고서 평가 A+기초전자회로실험1 과목 A+받은 자료입니다.본 문서는 나눔글꼴 기준으로 되어있습니다. (네이버 나눔글꼴)1
    리포트 | 6페이지 | 1,000원 | 등록일 2019.03.23 | 수정일 2019.04.01
  • 부경대 기초전자공학실험 텀프로젝트(LPF, HPF, BPF 필터 설계 및 구현)
    기초전자공학실험텀 프로젝트 보고서[LPF, HPF, BPF 필터 설계 및 구현]조 :분 반:학 과:전자공학과학 번:이 름:담 당 교 수:1. 실험 목적실험의 목적은 저역 통과 ... 이해하고 실제로 각 필터를 설계 및 구현 해봄으로써 각 필터 특성에 맞는 특정 주파수를 필터링 할 수 있는 지를 확인해 본다.2. 저역 통과 필터(Low-pass filter ... : LPF)2.1 LPF 설계저역 통과 필터는 R, C 소자를 이용하여서 설계하였다.소자값 선정은 Cut off 주파수=1.5㎑ 을 기준으로 하여 R, C 소자의 값을 계산하여 선정
    시험자료 | 9페이지 | 2,000원 | 등록일 2015.09.19 | 수정일 2019.06.10
  • [기초전자회로실험1] "Verilog HDL을 이용한 Seven-segment display의 설계 및 FPGA를 통한 검증" 결과보고서
    1Result report Electronic Engineering기초전자회로실험1Verilog HDL을 이용한 Seven-segment display의 설계 및 FPGA를 통한 ... Verilog HDL을 이용한 Seven-segment display의 설계 및 FPGA를 통한 검증2. 실험목적① BCD code, Seven-segment display에 대한 ... 검증자료는 실제 실험을 바탕으로 작성되었으며,보고서 평가 A+기초전자회로실험1 과목 A+받은 자료입니다.본 문서는 나눔글꼴 기준으로 되어있습니다. (네이버 나눔글꼴)1. 실험제목
    리포트 | 3페이지 | 1,000원 | 등록일 2019.03.23 | 수정일 2019.04.01
  • 기초실험설계1 예비보고서(OP AMP를 이용한 기본 증폭)
    증폭 회로를 구성하고 그 동작을 익힌다.※ 실험 장비 및 부품- 실험 장비 : 오실로스코프(1대), 펑션제너레이터(1대), 파워서플라이(1대), 멀티미터(1대), 브레드보드(1대) ... 예 비 보 고 서학 과학 년학 번조성 명실험 제목Op Amp를 이용한 기본 증폭1. 실험 목적본 실험은 가장 많이 사용되는 연산 증폭기의 일종인 OP-AMP를 이용하여 기본적인 ... - 실험 부품 : LM358(모델명)2. 기본 이론① Op Amp : 증폭 회로, 비교 회로 등, 아날로그 전자 회로에서 널리 쓰이고 있는 Op Amp는 Operational
    리포트 | 3페이지 | 1,000원 | 등록일 2015.05.30
  • 기초실험및설계 : 트랜지스터 결과보고서
    트랜지스터 결과보고서1. 실험과정실험실험npn BJT를 이용하여 그림과 같은 두 회로를 구성한 뒤, 구간별로 전압 및 전류를 측정하였다. 실험 1은 1MΩ이 없어 470kΩ 2개 ... 를 직렬 연결하여 0.94MΩ으로 회로를 구성하였다. 실험 2는 15V 전원을 인가하고, 1.5kΩ과 15kΩ을 사용해야 하지만 역시 맞는 수치가 없어 1kΩ과 10kΩ과 10V ... 로 맞추고 붉은색 LED를 사용한 회로를 구성하여 측정하였다.2. 실험결과1) npn BJT 회로측정 전압예상값0.7V9.3V--측정값0.69V9.27V7.33V2.65V2) npn
    리포트 | 3페이지 | 1,000원 | 등록일 2011.12.27
  • 기초실험및설계 : 트랜지스터 예비보고서
    트랜지스터 예비보고서1. 실험목적트랜지스터의 기능과 종류를 알아보고, 트랜지스터를 사용한 스위칭 회로 및 전류 증폭 회로를 구성하고 특징을 살펴본다.2. 실험이론트랜지스터는 3개 ... 의 MOSFET을 집적시킨 IC(Integrated circuit)로 사용한다.본 실험에서는 BJT를 사용할 것이다. 다이오드가 2개의 pn층으로 이루어진 것과 비교할 때, BJT는 2 ... _{V} >1로 나타낼 수 있다. 전류가 거의 일정하게 흐르기 때문에 전류원처럼 보이는데, 이와 같은 회로를 current buffer라고도 한다.3. 실험방법1) npn BJT
    리포트 | 4페이지 | 1,000원 | 등록일 2011.12.27
  • 기초실험설계(인하대전자) 능동필터회로2 예비보고서
    세 개의 연산 증폭기 모두 단일 출력 모드로 사용함으로써, 또 다른 2-적분기 루프 실현을 할 수 있다. 즉 +와 -의 계수로 신호를 더하기 위해 입력 가산기를 사용하는 대신 새로운 반전기 하나를 추가로 도입할 수 있을 것이다. 이제는 가산기의 모든 계수들이 똑같은 부..
    리포트 | 1페이지 | 1,000원 | 등록일 2015.11.27
  • 기초실험설계(인하대전자) 능동필터회로1 예비보고서
    2. 여파기 유형여기서는 특히 주파수 선택 기능, 즉 특정한 범위 내의 주파수 스펙트럼을 갖는 신호들은 통과시키고, 그 범위 외의 주파수 스펙트럼을 갖는 신호들은 저지시키는 기능을 수행하는 여파기에 초점을 맞춘다. 이와 같은 여파기는 이상적으로 전송의 크기가 1인 주파..
    리포트 | 1페이지 | 1,000원 | 등록일 2015.11.27
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 07일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
12:21 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감