• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(28,734)
  • 리포트(24,513)
  • 자기소개서(2,445)
  • 시험자료(803)
  • 기업보고서(607)
  • 논문(144)
  • 방송통신대(128)
  • 서식(55)
  • ppt테마(20)
  • 이력서(7)
  • 노하우(7)
  • 표지/속지(5)
판매자 표지는 다운로드시 포함되지 않습니다.

"전기회로" 검색결과 561-580 / 28,734건

  • 9. LPF와 HPF 설계 결과보고서 - [전기회로설계실습 A+ 자료]
    하고 이론적 근거를 제시하라.가변저항 : 0.963커패시터 : 10.77 ㎋실험 영상에서 CH 2의 출력파형이 커패시터 전압값이 되도록 회로를 설계하였으므로 R의 전압 파형은 MATH ... 실험 영상에서 CH 2의 출력파형이 인덕터 전압값이 되도록 회로를 설계하였으므로 R의 전압 파형은 MATH 기능을 통해 표현하였다.CH 1 : 입력 전압, CH 2 : 인덕터 전압
    리포트 | 9페이지 | 1,000원 | 등록일 2021.10.28 | 수정일 2022.09.21
  • 9. LPF와 HPF 설계 예비보고서 - [전기회로설계실습 A+ 자료]
    ㎑인 LPF를 설계하라. 출력단자를 표시한 회로도를 그리고 R의 크기를 구하라.cutoff frequency :이므로이다3.2 위에서 설계한 LPF의 전달함수(H)의 크기와 위상 ... 전압보다 leading 하므로 리사주 패턴은 위 사진과 같은 타원모양이 나온다.3.9 위의 RC회로와 RL회로의 전달함수의 크기의 주파수 특성을 실험적으로 구할 때 측정주파수
    리포트 | 7페이지 | 1,000원 | 등록일 2021.10.28 | 수정일 2022.09.21
  • [A+][중앙대학교 전기회로설계실습] 실습8 인덕터및 RL회로의과도응답(Transient Response) 예비보고서
    전기 회로 설계 실습설계 실습 8. 인덕터 및 RL회로의 과도응답(Transient Response)과목명전기회로설계실습담당교수제출일2020.11.09.작성자3.0 Time c ... onstant가 10 ㎲인 RL 직렬회로를 설계하여 제출하라.⇒3.1 Function generator(+) - 저항 - 인덕터(10 mH) - Function generator( ... -)의 순서로 연결된 회로에서 time constant를 10 ㎲로 하고자 할 때 저항을 계산하라. Function generator의 출력을 1 V의 사각파(high = 1 V
    리포트 | 5페이지 | 1,000원 | 등록일 2021.09.09
  • [A+][중앙대학교 전기회로설계실습] 실습10 RLC회로의과도응답 및 정상상태응답 예비보고서
    전기 회로 설계 실습설계 실습 10. RLC 회로의 과도응답 및 정상상태응답과목명전기회로설계실습담당교수제출일2020.11.23.작성자3.1 RLC 직렬회로에서 R= 500 ... } ) ^{2}} =96.8kHz3.2 위의 회로에서 입력이 사각파(0 to 1 V, 1 ㎑, duty cycle = 50 %)인 경우 입력을 기준으로 R, L, C에 걸리는 전압 ... 파형을 시뮬레이션 하여 제출하라.⇒입력 : 빨강저항 : 분홍인덕터 : 연두커패시터 : 파랑3.3 위의 회로에서 R = 4 ㏀이며 입력이 사각파(0 to 1 V, 1 ㎑, duty
    리포트 | 6페이지 | 1,000원 | 등록일 2021.09.09
  • [A+][중앙대학교 전기회로설계실습] 실습11 공진회로(Resonat Circuit)와대역여파기설계 예비보고서
    전기 회로 설계 실습설계 실습 11. 공진회로(Resonant Circuit)과 대역여파기 설계과목명전기회로설계실습담당교수제출일2020.11.30.작성자3.1 RLC 직렬회로 ... .2 직렬공진회로를 그리고 전달함수를 측정하기 위한 연결상태와 측정방법을 기술하라.⇒CH1에서는 FG에서 발생되는 입력파형이 나타날 것이고, CH2에서는 저항의 전압파형 ... 이 나타날 것이다. Amp : 1Vpp, Offset : 0V 인 사인파를 넣고 주파수를 바꿔가며 직렬공진회로의 전달함수를 측정한다.3.3 RLC 병렬회로에서 R에 걸리는 전압
    리포트 | 8페이지 | 1,000원 | 등록일 2021.09.09
  • 중앙대 전자전기공학부 전자회로설계실습 예비보고서(실험4)
    전자회로 설계 실습예비보고서설계실습 4. MOSFET 소자 특성 측정실험일시 :작성자 :담당교수 :이름학번분반실험날짜설계실습 4. MOSFET 소자 특성 측정실험 목적MOS ... 보다 훨씬 낮은 경우, 즉 Drain과 Source가 거의 short된 경우에는 iD-vDS특성이 거의 직선이 되며 다음 식으로 근사할 수 있다.3.2 MOSFET 회로도 구성 및 ... 시뮬레이션 (OrCAD PSPICE)(A) OrCAD를 이용하여 그림 1의 회로도를 설계하여라. (2N7000/FAI 이용, VG와 MOSFET 게이트 연결 시 점퍼 와이어 대신 1K
    리포트 | 7페이지 | 1,500원 | 등록일 2021.08.18
  • 중앙대 전자전기공학부 전자회로설계실습 예비보고서(실험1)
    전자회로 설계 실습예비보고서설계실습 1. Op Amp를 이용한 다양한 Amplifier 설계실험일시 :작성자 :담당교수 :이름학번분반실험날짜설계실습 1. Op Amp를 이용 ... 이 100 mV이었다.(A) 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 센서의 Thevenin 등가회로를 PSPICE로 그려서 제출한다.입력임피던스(= 1 MΩ ... peak 전압이 절반인 100mV로 줄었으므로 센서의 Thevenin 등가 저항은 10 KΩ 이다.(B) 센서의 Thevenin 등가회로를 Function generator와 저항
    리포트 | 12페이지 | 1,500원 | 등록일 2021.08.18
  • [A+]설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계 결과보고서 중앙대 전기회로설계실습
    설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계요약: RLC 소자를 이용하여 Band Pass Filter와 Band Stop Filter를 설계 ... 하고, 공진 주파수와 half power frequency 를 구한다.1. 설계실습 결과 및 분석공진 회로 설계에 사용할LC 소자의 측정 결과이다.소자DMM 측정 화면측정 값인덕터 L ... 저항 성분커패시터 C4.1 RLC 직렬회로의 주파수 응답Band Pass Filter를 구현하기 위하여 RLC를 직렬연결한다.Quality Factor Q = 1가변저항을 으로 조정
    리포트 | 18페이지 | 1,000원 | 등록일 2021.09.12
  • [A+][중앙대학교 전기회로설계실습] 실습11 공진회로(Resonat Circuit)와 대역여파기설계 결과보고서
    설계실습 11. 공진회로(Resonat Circuit)와 대역여파기 설계작성자 : 실험 날짜 : 12월 7일 제출 날짜 : 12월 14일요약 : 주어진 소자들을 이용하여 RLC ... 직렬 bandpass filter와 RLC병렬 bandstop filter를 설계하고 입력전압과 출력전압의 크기를 비교하며 주파수에 따른 변화를 관찰해보았다. RLC 직렬 공진 회로 ... 및 병렬회로의 주파수 응답을 이해할 수 있었고, Q-factor가 가지는 의미를 이해할 수 있었다.1. 서론이 실습의 목적은 bandpass, bandstop filter를 설계
    리포트 | 7페이지 | 1,000원 | 등록일 2021.09.09
  • 중앙대 전자전기공학부 전자회로설계실습 예비보고서(실험11)
    전자회로 설계 실습예비보고서설계실습 11. Push-Pull Amplifier 설계실험일시 :작성자 :담당교수 :이름학번분반실험날짜설계실습 11. Push-Pull ... 까지만 사용한다.위 왼쪽 회로와 같이 설계한 Push-Pull Amplifier에서 RL = 100 Ω, VCC = 12 V로 하여, Dead zone과 Crossover ... distortion을 확인하려고 한다.(A) 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓
    리포트 | 11페이지 | 1,500원 | 등록일 2021.08.18
  • [중앙대학교 전기회로설계실습] A+ 결과보고서 9. LPF와 HPF의 설계
    값을 측정할 수 없고, 이외의 장비들에서 발생한 측정 오차에 의한 영향과, 회로 연결시에 사용한 도선과 브레드보드와 같은 회로내 내부저항에 의한 영향이 오차의 원인이라고 생각한다. 또한 측정자의 실수 또한 영향을 미쳤을 것이다.
    리포트 | 7페이지 | 1,500원 | 등록일 2023.03.13
  • 중앙대학교 전기회로설계 및 실습(전자전기공학부) 2.전원의 출력저항, DMM의 입력저항 측정회로 설계
    가 발생했다고 예상한다. 그리고 (4.6)에서는 DMM의 입력저항을 이용해 회로를 구성하였는데 10K옴은 입력저항 임피던스에 비해 매우 작은 값이므로 무시하고 계산한 값과 직접 계산한 값이 유사함을 알 수 있다.
    리포트 | 6페이지 | 1,000원 | 등록일 2022.01.13 | 수정일 2022.09.27
  • [A+] 중앙대 전기회로설계실습 10주차 결과보고서 (RLC 회로의 과도응답 및 정상상태 응답)
    전기회로 설계 및 실습결과보고서학 부전자전기공학부학 번조이 름실 험 일제 출 일담당 교수설계실습 10. RLC 회로의 과도응답 및 정상상태 응답1. 서론RLC 직렬회로에서 함수 ... 발생기의 출력이 사각파일 때 회로에 흐르는 전류는 R/L에 비례한다. 또한 C에 걸리는 전압은 R이 크면 천천히 증가하며 R이 작으면 빠르게 증가한다. 또 C가 크면 서서히, 작 ... 으면 빠르게 증가한다. 즉 전류의 증가율은 LC의 값과 R/L의 값 중 어느 것이 큰가에 따라 달라진다. 또한 이러한 성질로 인하여 RLC 회로에서의 응답은 과감쇠, 저감쇠, 임계감쇠
    리포트 | 9페이지 | 1,000원 | 등록일 2021.05.27
  • [A+] 중앙대 전기회로설계실습 10주차 예비보고서 (RLC 회로의 과도응답 및 정상상태 응답)
    전기회로 설계 및 실습예비보고서학 부전자전기공학부학 번조이 름실 험 일제 출 일담당 교수설계실습 10. RLC 회로의 과도응답 및 정상상태 응답1. 목적저항, 인덕터, 커패시터 ... 로 구성된 RLC회로의 과도응답 및 정상상태 응답을 이해하고 실험으로 확인한다.2. 실험준비물기본 장비 및 선Function generator: 1대DC Power Supply ... %) : 1개3. 설계 실습 계획서3.1 RLC 직렬회로에서 R = 500Ω, L = 10mH. C = 0.01mu F 인 경우w _{o},w _{d}를 계산하라.RLC 직렬 회로에서w
    리포트 | 9페이지 | 1,000원 | 등록일 2021.05.27
  • [A+] 중앙대학교 전기회로 설계실습 결과보고서 9. LPF와 HPF 설계
    게 RC 직렬회로에 대한 실험과 RL 직렬회로에 대한 실험으로 구분하여 요약할 수 있다. RC 직렬 회로에서 입력 전압에 대하여 커패시터 전압의 위상은 9.6 [㎲]만큼 lagging
    리포트 | 12페이지 | 1,000원 | 등록일 2023.02.06 | 수정일 2023.02.09
  • 판매자 표지 자료 표지
    전기공학머신러닝 실험 6. 모스펫 응용회로 및 주파수 특성 결과보고서
    전기공학머신러닝결과레포트담당교수:학과:학번:이름:목차실험 명2실험 개요2실험 결과2결과 보고서7실험 고찰12실험명실험 6. 모스펫 응용회로 및 주파수 특성2. 실험 개요Field ... Effect Transistor(FET)의 일종인 MOSFET의 응용 회로들을 구성해보고, 증폭기에서 주파수 특성에 대해 공부한다.3. 실험 결과(1) 그림 2(a)의 스위칭 ... 회로를 결선하고 함수발생기의 전압 (게이트 입력 전압)을 0으로 한 상태에서 E_MOSFET의 드레인 전압을 측정하고, 드레인 저항에 흐르는 전류를 측정하시오.표 SEQ 표
    리포트 | 12페이지 | 1,000원 | 등록일 2025.02.09
  • 중앙대학교 전기회로설계실습 설계실습 8. 인덕터 및 RL회로의 과도응답(Transient Response) A+ 예비보고서
    3.1 Function generator(+) - 저항 - 인덕터(10 mH) - Function generator(-)의 순서로 연결된 회로에서 time constant를 10 ... 사각파의 주기는로 하는 것이 좋으며 주파수는 로 설정해야 한다. 저항전압과 인덕터전압의 예상파형은 다음과 같다.3.2 실험 3.1의 회로에서 Function generator출력 ... (CH1)과 인덕터전압(CH2)을 동시에 관측 할 수 있도록 회로와 오실로스코프의 연결 상태를 그리고 제출하라. 오실로스코프의 Volts/DIV와 Time/DIV는 얼마로 하는 것
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.15 | 수정일 2022.09.22
  • 중앙대학교 전기회로설계실습 설계실습 10. RLC 회로의 과도응답 및 정상상태응답 A+ 예비보고서
    3.5 RLC 직렬회로에서 가변저항을 사용하여 입력이 사각파(0 to 1 V, 1 ㎑, duty cycle=0.5)인 경우 임계감쇠가 되는 저항값을 측정하는 방법을 설명하라.가변 ... 저항과 Function generator을 이용하여 RLC회로를 구성하고, 저항값을 낮춘다. Oscilloscope를 연결하여 입력전압파형과 저항에 걸리는 전압파형을 측정 ... 조정을 중단하고, 그때의 값을 DMM을 사용하여 측정하며, 이때의 저항값이 임계감쇠가 되는 값이다.3.6 RLC 직렬회로에서 CH1에 입력전압파형이, CH2에 R에 걸리는 전압파형
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.15 | 수정일 2022.09.22
  • 판매자 표지 자료 표지
    A+ 2021 중앙대학교 전기회로설계실습 결과보고서 11 공진회로(Resonant Circuit)와 대역여파기 설계
    설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계1. 서론RLC 공진회로를 이용한 Bandpass, Bandstop filter를 설계, 제작, 실험
    리포트 | 14페이지 | 1,000원 | 등록일 2022.09.01
  • 판매자 표지 자료 표지
    A+ 2021 중앙대학교 전기회로설계실습 예비보고서 10 RLC 회로의 과도응답 및 정상상태 응답
    설계실습 10.RLC 회로의 과도응답 및 정상상태 응답과목 : 전기회로설계및실습이름 :학번 :3.1RLC 직렬회로에서 R= 500 Ω, L= 10 mH, C= 0.01 ㎌인 경우 ... }} = sqrt {(100) ^{2} -(25) ^{2}} SIMEQ 96.825`[ rm krad/s]3.2위의 회로에서 입력이 사각파(0 to 1 V, 1 ㎑, duty cycle ... 의 회로에서 R = 4 ㏀이며 입력이 사각파(0 to 1 V, 1 ㎑, duty cycle = 50 %)인 경우 입력을 기준으로 R, L, C에 걸리는 전압 파형을 시뮬레이션
    리포트 | 7페이지 | 1,000원 | 등록일 2022.09.01
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 09일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:39 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감