• 통합검색(10,007)
  • 리포트(8,267)
  • 자기소개서(1,036)
  • 논문(450)
  • 시험자료(137)
  • 방송통신대(108)
  • 이력서(4)
  • 서식(3)
  • ppt테마(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로구현" 검색결과 4,041-4,060 / 10,007건

  • 전기회로실험 RC 시정수, 캐패시터의 리액턴스, 직병렬 연결(38,39,40) 예비보고서 (시뮬레이션 포함)
    발생한다. 이와 같이 캐패시턴스는 여러 전기적 조건하에서 발생할 수 있다. 예를 들어서 공기중에서 분리되어 있는 두 전선은 임의의 조건하에서 회로에 문제를 야기 시킬 수 있는 캐 ... 전압이다.캐패시터를 충전시키기 위하여 필요한 시간RC회로로서 캐패시터를 일정한 값까지 충전하는데 시간이 필요하며 이때 시간 t를 시정수라 한다. 시정수는 다음과 같이 표현한다.t ... = R × C예비 점검인가전압이 20V이고 직렬연결한 2.2MΩ의 저항을 통하여 0.25F의 캐패시터가 충전되고 있다. 이 회로의 시정수는 0.55초이다.시정수에서 (1)의 회로
    리포트 | 10페이지 | 1,000원 | 등록일 2016.05.21
  • [통신공학실습] 1주차 결과레포트
    회로가 아닌 소프트웨어가 수행한다. LabVIEW의 경우에는 Control과 Indicator를 이용하여 사용자 인터페이스 또는 프런트 패널을 구현하는, 인터페이스를 완성한 후
    리포트 | 22페이지 | 1,500원 | 등록일 2020.02.14
  • 현대오트론 자소서
    현대오트론에 지원하게 된 동기와 해당 직무(1지망 기준)에 지원하게 된 동기를 기재하여 주십시오.[제어에 대한 관심]로봇을 전공하면서 제어공학,회로,전자회로, c언어 자바 등 ... 의 PID를 코드상으로 구현해 보고자 밸런싱로봇, 드론 등을 제작해보기도 했습니다. 이러한 경험을 하면서 로봇을 제어하는 것에 흥미를 가지게 되었고, 제가 학부때 배운 제어공학과 이
    자기소개서 | 2페이지 | 3,000원 | 등록일 2016.03.18
  • 판매자 표지 자료 표지
    12. 증폭기의 주파수 특성 결과보고서
    회로의 PSPICE 회로도* 실험실에서 구현한 실험 회로도①② V _{CC}V _{C}V _{B}V _{E}10V4.943V3.248V2.606V표의 값들을 이용하여 먼저 I _{C ... : 47mu F2. 실험 방법 및 결과2.1 실험 1. 이미터 접지 증폭 회로2.1.1 실험 회로도)2.1.2 실험 방법)① 실험 회로를 구성합니다.② 모든 노드의 직류 전압 ... .04988} = 9443OMEGA 의 값을 얻을 수 있습니다.③* 이미터 접지 증폭 회로 피크값 30mV, 주파수 1kHz 정현파 입,출력파형* V _{X}에서의 출력 파형
    리포트 | 10페이지 | 2,000원 | 등록일 2017.02.05
  • 7세그먼트 디코더
    ). 이번 실험은 상대적으로 회로도가 간단하여 비교적 쉽게 구현할 수 있었고 우리 생활 주위에서 흔히 쓰이는 7-세그먼트 디스플레이를 구현해 보았다는 게 신기하였다.BCD/7-세그먼트 ... 진수(4-line to 2-line) 우선순위 인코더를 AND, OR, NOT 게이트를 사용하여 설계한 회로의 출력을 BCD/7-세그먼트 디코더 드라이버(74LS47)의 입력 ... 디코더 드라이버의 기능을 확인할 수 있었는데 그 기능은 입력받은 BCD 코드 값으로 7-세그먼트 디스플레이 소자의 적정 요소를 on 시켜 0에서 9까지의 숫자를 구현하는 것이
    논문 | 4페이지 | 3,000원 | 등록일 2015.06.23
  • 세계의 역사 (방통대 중간)
    다T를 구현하는 기술은 인터넷에 사물이 연결되도록 하는 ‘유무선 통신 및 네트워크 인프라 기술’, 주변 환경으로부터 정보를 얻는 ‘센싱 기술’과 ‘보안 기술’ 그리고 각종 서비스 ... 지능 연구자들은 인공지능을 최첨단 인공지능인 딥러닝(Deep Learning)의 이전과 이후로 나눈다. 딥러닝은 컴퓨터 시스템에 인간의 뇌와 흡사한 다층의 신경회로를 통해 대량
    방송통신대 | 5페이지 | 5,000원 | 등록일 2019.06.13
  • 센서회로 및 설계 Project
    Simulation ) 2_ 1 비 교 기 2_ 2 증 폭 기 2_ 3 가 스 센 서 3. Breadboard 회로구현 3_ 1 가 스 센 서 3_ 2 비 교 기 3_ 3 증 폭 기 3 _ 4 ... . Breadboard 회로구현 3_ 1 가 스 센 서3 . Breadboard 회로구현 3_ 2 비 교 기 센서에서 나오는 신호 범위 에서 기준전압을 넘어가면서 동작하는 LED 동 영 상 ... . Breadboard 회로구현 3_ 2 증 폭 기 비교기에서 나오는 신호 3V 증폭을 통해 12V 정격전압의 FAN 동작 2) 비교기에서 나오는 신호 3V 증폭을 통해 9V 정격전압
    리포트 | 13페이지 | 2,500원 | 등록일 2014.03.28
  • cutoff frequency가 22kHz인 LPF 설계
    하여 회로를 구성 및 파형을 구현했다. 주파수 응답은 이상적인Butterworth Filter의 파형이 나왔다. cutoff frequency 22kHz일 때의감쇠는 -9.1331 ... -(-6.0206)=-3.1125 [dB]로 대략-3dB 만큼의 감쇠가 있음을 알 수 있다.⑥ 실제 회로 구현bread board에 실제 회로구현하기 위해 Mathcad에서 구한 ... 소자 값에 정확히 일치하는 인덕터와 캐패시터는 시중에 유통되지 않기 때문에 가장 유사한 소자 값을 찾아 회로구현하였다.인덕터는 여러 개를 직렬연결을 하여 해당 인덕터
    리포트 | 5페이지 | 1,000원 | 등록일 2014.02.02
  • 논리회로실험 예비 5
    회로도를 통한 Excess-3코드 인코더 구현Excess-3코드는 BCD코드에 대해 3 ... ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학과과목명: 논리회로실험교수명: 이정원 교수님학 번: 201220754성 명: 조윤성 ... (Decoder)디코더(Decoder)는 부호화된 입력을 부호화된 출력으로 변환하는 다중 입력, 다중 출력 논리회로이다. 일반적으로 입력 코드는 출력 코드보다 적은 비트수를 가지
    리포트 | 12페이지 | 1,500원 | 등록일 2016.09.24 | 수정일 2021.04.08
  • 지방의회의 지위와 권한
    장으로부터 지방의회로 이양하는 방안을 마련하였다.아울러 의정활동을 체계적으로 지원하기 위해 정책지원 전문 인력(정책보좌관) 확충과 더불어 지방의회 윤리심사특위에 민간위원으로 구성 ... 성이 증대되고 전문성에 대한 요구가 확대됨에 따라, 직접민주주의제도를 통한 민주성의 구현보다는 선거를 통해 대표자를 선출하여 국가나 지역 공동체의 집단적 의사결정을 수행하는 대의민주 ... 성을 갖추고 있으며, 의회가 대표하는 지역단위, 의원을 선출하는 구역의 단위에 따라, 국회와 지방의회로 구분된다.지방의회는 국회와 동일하게 헌법에 근거하여 설치되는 헌법기관으로서, 지방
    리포트 | 7페이지 | 2,500원 | 등록일 2019.03.11
  • 숭실대 기초회로실험 보고서입니다. 최대전력전송, 망로전류를 이용한 회로해석
    분압기기타 : SPST 스위치, DPST 스위치4. 실험과정 Pspice로 구현Part A.part B.part C.표 21-2. Part A : 직류회로의 전력측정StepsVps ... 예 비 보 고 서실험 21. 최대 전력전송실험 22. 망로전류를 이용한 회로해석제목 : 실험 21. 최대 전력전송1. 실험 목적(1) 직류부하에서 전력을 측정한다.(2) 부하 ... /R (V=IR)전원과 부하사이에 최대 전력전송이 일어나기 위한 저항값을 구해본다면 다음과 같다.위와 같은 회로가 있을 때, 직렬로 연결되어 있기 때문에, Rc와 RL에는 같은 전류
    리포트 | 8페이지 | 1,000원 | 등록일 2014.12.18
  • 논리회로실험 - 제 1장 기본 논리 게이트 (AND, OR, NOT) 결과 보고서
    과 목 : 논리회로설계과 제 명 : 결과보고서 1담당교수 : 김종태학 과 : 전기전자공학부학 년 : 3학 번 :이 름 :제 출 일 : 2013 / 3 / 271 ... . Introduction기본 gate를 설계한다. 2진 논리 함수인 AND-gate, OR-gate, XOR-gate를 한 architecture에서 구현하여 각 gate가 올바르게 작동 ... 하는지 확인하는 실험이다.2. Design(1)어떠한 회로를 설계할 것인가(1)AND gate2개 이상의 입력 단자 모두에 입력이 있었을 때(모든 입력이 "1"일때)만 출력 단자에 "1
    리포트 | 8페이지 | 1,000원 | 등록일 2014.08.15
  • [대충] 예비 일반논리게이트응용
    디지털공학실험(예비보고서)실험 : 일반 논리 게이트 응용1. 실험 목적논리회로의 기본이 되는 게이트들의 기본논리와 동작원리를 이해한다. 논리게이트를 이용하여 논리식을 구현 ... .ABCFLLLLLLHLLHLLLHHLHLLLHLHLHHLLHHHHABCFLLLLLLHHLHLHLHHHHLLHHLHHHHLHHHHHAND 게이트 OR 게이트②3 입력 AND 게이트와 OR 게이트를 2입력의 회로에 사용할 경우 나머지 한 개의 입력은 어떻게 연결 ... 해야 하는지 설명하라.AND 게이트에서 ‘L’이 하나라도 있을 경우 출력이 ‘L’이 나오므로 나머지 한 개의 입력은 ‘H’로 연결하면 2입력의 회로에서 정상 작동한다. 이와 반대
    리포트 | 3페이지 | 1,000원 | 등록일 2015.01.17
  • 전전컴설계실험2-6주차예비
    의 Ripple Carry방식의 연결로서 볼 수 있다. 이 점을 이용해 감산논리회로를 코드로 구현하고, FPGA모듈에 프로그래밍하여, 시뮬레이션과 하드웨어 장비동작으로 검증해본다 ... of this Lab이번 실험은 1-bit 감산기와 4-bit 감산기를 구현하는 것이다. 1-bit 감산기에서 감산연산은 피감수비트의 반전비트와 감수비트의 가산연산으로서 작용 ... 이 포함되어 있기 때문에 감산논리회로는 가산논리회로를 포함하고 있다. 정확하게는 가산회로의 입력과 출력에 not gate만을 추가해준다. 그 결과 4-bit 감산기도 1-bit 감산기
    리포트 | 13페이지 | 1,500원 | 등록일 2014.03.28 | 수정일 2014.04.15
  • VLSI 설계 및 프로젝트 실습 (인하대학교 전자공학과) CMOS AND,OR Layout Simulation 결과 보고서
    회로와 OR회로의 Layout을 그려보고 Layout에서 기생소자를 추출하여 기생소자를 포함한 NETLIST와 직접 작성한 NETLIST를 HSPICE로 시뮬레이션하여 그 결과 ... 를 비교하는 것이다.2. 실험과정이번 실험은 크게 아래와 같은 단계로 진행되었다.① 회로 설계 (NETLIST 직접 작성)② HSPICE로 시뮬레이션③ Magic tool을 이용 ... 한 Layout 생성④ Layout을 추출하여 기생 소자 추출⑤ Layout을 추출하여 얻은 NETLIST를 HSPICE로 시뮬레이션⑥ 두 시뮬레이션의 결과 비교3. AND와 OR 회로
    리포트 | 11페이지 | 2,000원 | 등록일 2015.09.30
  • 판매자 표지 자료 표지
    피스파이스를 이용한 8bit 가산기 설계(vlsi 텀프로젝트)
    4. 시뮬레이션 결과4.1. 반가산기 시뮬레이션4.2. 전가산기 시뮬레이션4.3. 8비트 전가산기 시뮬레이션4.4. 주파수 변화에 따른 회로 동작 상태 시뮬레이션(spec)4.5 ... - MOSFET을 이용한 8비트 가산기의 원리를 이해하고 설명할 수 있다.- 주파수 변화에 따른 8비트 가산기 회로의 동작 상태를 설명할 수 있다.- NMOS, PMOS의 Size에 따른 응 ... 기의 가산기는 대학 시절 배웠던 전가산기를 이용해 구현할 수 있다. 하지만 전가산기의 입력 중 자리 올림수 입력이 이전 가산기의 자리 올림수 출력이므로 하나의 전가산기가 계산
    리포트 | 30페이지 | 10,000원 | 등록일 2015.06.23 | 수정일 2015.09.07
  • 시립대 전자전기컴퓨터설계실험1 11주차 결과레포트
    문헌서론실험 목적RC, RL 회로 그리고 RLC 회로구현함으로써 frequency response에 대한 개념을 이해하고 확인한다.이론적 배경Frequency response ... RC, RL, RLC 회로의 주파수영역응답_post제출날짜 : 2015년 5월 25일담당교수 :담당조교 :학번 :이름 :서론실험 목적이론적 배경실험장비 및 부품실험결과토론결론참고 ... 고, 이 때 총 impedance의 절대값은 가장 작아지게 되어 전류가 최대가 된다. 또한 공진주파수에서는 위상각 는 0이 되어, 입력전압과 전류의 위상이 같아지게 된다. 공진회로
    리포트 | 29페이지 | 2,500원 | 등록일 2016.03.06
  • 서울시립대학교 전자전기컴퓨터설계실험2 제10주 Lab09 Pre
    Professor조교IntroduceObjectText LCD의 작동 원리를 이해하고, Verilog HDL로 구현한다. 그 후, 하드웨어를 통해 정상 동작을 확인한다.Background ... – Verilog HDL 실습 Lab#09 Application Design Ⅱ Text-LCD Control, 서울시립대학교.Datasheet - HBE-Combo II-SE VHDL과 Verilog HDL을 이용한 디지털 논리 회로 설계-XILINX-090508, 한백전자 기술연구소.
    리포트 | 8페이지 | 1,500원 | 등록일 2017.09.04
  • [기전공학실험]전기전자모터구동 레포트
    들의 특성과 구조, 원리등을 이해하고 구현 시켜봄으로서 회로의 구동 원리를 이해하고 사용법등을 숙지하여 각 주차에 주어진 과제를 통해 기전공학에 필요한 정보와 지식들을 배우고 익혀 ... 본다.2. 관련 이론※소자가. 저항1) 저항저항이란 전류의 흐름을 억제하는(흐름을 곤란하게 하는) 기능을 가지고 있다. 회로도의 기호로는 으로 표시한다. 저항값의 단위는 ohm ... 의 오차는 ±5%의 저항기가 가장 많다. 정격전력으로는 1/8, 1/4, 1/2 등이 많다.탄소피막 저항기는 잡음이 심하다고 하는 결점이 있기 때문에, 아날로그 회로 에는 금속계의 저항
    리포트 | 15페이지 | 1,500원 | 등록일 2016.03.14
  • 가산기회로를 최소화하여 설계한 원형 Fifo 설계
    본 원형 Fifo는 논리 게이트를 최소화하기 위해 Fifo회로구현하는데 필수적인 가산기회로를 최대한 간소화하여게이트 수를 줄이는데 목적으로 한다. RTL 및 게이트 레벨 회로 ... 로 구현하여 기능 검증을 쉽고 빠르게 할 수 있으면Full,Empty신호 발생을 위하여 데이터 감시 논리를 이용하여 앞서 구현한 가산기 회로를 리소스 공유함으로서회로를 설계하였다.
    리포트 | 5,000원 | 등록일 2013.12.02
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 19일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:35 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감