• 통합검색(10,006)
  • 리포트(8,266)
  • 자기소개서(1,036)
  • 논문(450)
  • 시험자료(137)
  • 방송통신대(108)
  • 이력서(4)
  • 서식(3)
  • ppt테마(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로구현" 검색결과 3,981-4,000 / 10,006건

  • 반파 및 전파 정류
    에 주어진 회로들을 브레드보드에 구현하고 함수발생기로부터 교류 전압을 인가한 뒤 오실로스코프에 파형 2개가 출력되게 설정을 해 둔 다음 파형 2개를 비교 분석하였다. 다이오드의 방향 ... 이 바뀌면 파형은 위아래가 뒤집히게 된다. 하나의 다이오드를 사용한 회로에서 얻어진 반파 전압 신호는 피크전압 즉, VDC = 0.318VPeak (반파).전파 정류 신호의 직류값 ... 해서 다이오드 양단에 걸리는 전압을 측정하면 다이오드만의 특성으로 문턱전압을 측정한 것이다.실험 2) 반파 정류 – (1)SIN파 측정을 위해 교류전압을 이용해서 회로를 다음과 같이
    리포트 | 8페이지 | 1,000원 | 등록일 2016.06.17
  • 아주대학교 자동제어 실험8 위치제어 P,PD제어 결과보고서
    에 큰 폐회로 안에 작은 폐회로를 구성하여 D제어기를 달아주었다. 그리고 미분기를 달아주어 비례-미분 제어를 할 수 있게 되었다. 그리고 LPF를 달아 출력이 보다 깔끔하게 나오 ... .0366; (P제어항 계수)kd = -0.0961; (D제어항 계수)num = [a*kd a*kp]; (분자구현하기)den = [1 a*kd+b a*kp]; (분모구현하기 ... )fsys = tf(num,den); (transfer function 구현하기)transfuc=step(fsys,t); (단위계단응답)plot(t,transfuc); (그래프 그리기 x
    리포트 | 12페이지 | 1,500원 | 등록일 2016.10.10
  • 논리회로실험) Register / Shift register 결과
    ounter를 이론적으로 먼저 이해하고, 그것을 Quartus II을 이용하여 회로구현하고, ModelSim 값과 DE2-115에서의 동작을 확인함으로써 특징과 원리를 이해 ... 을 직접 끌어와서 추가시켜야 한다.1 . Register의 회로구현하기 위해 Quartus II을 이용하여 회로구현하고, ModelSim 값과 DE2-115 에서의 동작 ... 을 확인하여 결과를 검증한다.1 ) Quartus II 구동 후 register 파일을 이끌어와 Diagram/Schematic에서 회로구현한다.[ 사진 ] Register 회로
    리포트 | 11페이지 | 2,000원 | 등록일 2014.01.06
  • Project final-통신공학설계-광통신 송수신기
    실제 회로 구현 오차 원인 LD 를 이용한 송신 1. LD 를 이용한 송신 LD 구동원리 각각 커패시터를 통해 ac 인가 , 인덕터를 통해 dc 신호 인가 -R2 를 거친 전류 ... PD 구동 원리 실제 설계 모습 4. Breadboard 증폭기 구현 기본적인 송수신 회로에 증폭회로만 추가 . LD 를 사용하여 광신호 생성 , PD 를 사용해서 광신호를 감지 ... 회로 사진 5. 실제 회로 구현 실험 결과 5. 실제 회로 구현 수신단 출력 ( 좌측 ) - 11.2mV 의 첨두치의 신호 측정 증폭단 출력 ( 우측 ) - 79.6mV 의 첨두치
    리포트 | 18페이지 | 3,000원 | 등록일 2014.03.06 | 수정일 2025.04.11
  • 논리회로실험 예비 6
    성 명: 조윤성1. 실험목적- Latch와 Flip-Flop를 이해하고 그 차이점을 확인한다.- 각 회로구현하고 출력을 통해 이론의 회로가 타당한지 확인한다.2. 실험이론 ... of ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학과과목명: 논리회로실험교수명: 이정원 교수님학 번: 201220754 ... ① Latch(래치)와 Flip-Flop(플립플롭)래치와 플립플롭은 순차 논리 회로를 구성하는 기본적인 요소이며, 기억소자이다. 표준 IC에서 래치와 플립플롭은 독자적인 논리게이트
    리포트 | 13페이지 | 1,500원 | 등록일 2016.09.24 | 수정일 2021.04.08
  • 실험19. 비선형 OP 앰프 회로 예비
    2014년도 응용전자전기실험2 예비보고서실험 19 . 비선형 OP앰프 회로제출일 : 2014년 11월 10일분 반학 번조성 명비교기OP앰프를 이용하여 비교기를 가장 구현회로 ... 가 다음과 같다. 그림에 나타난 비교기의 출력은 회로전압 V _{i}이 V _{ref}보다 클 때는 양이고 작을 때는 음이다. 보통 OP앰프의 이득이 매우 크기 때문에 출력은 포화 ... .그래프와 같이 이상적인 경우 출력은 음의 포화 값으로부터 양의 값으로 즉시 바뀌어야한다. 그러나 실제로는 용량성의 효과로 인해 응답시간(수~수십mus)이 필요하다.능동다이오드회로
    리포트 | 3페이지 | 1,000원 | 등록일 2015.03.29
  • 전자전기컴퓨터설계실험1 9주차 Postlab Thevenin & Norton Theorem
    Law를 만족할 것이다.2. Materials & Methods1) Predata for this Lab(1) Procedure of Lab 1.① Breadboard에 회로구현 ... 한다.(2) Procedure of Lab 2.① Breadboard에 회로구현하고 ia를 측정한다.② Thevenin 등가회로구현하고 단자 a, b사이에3kΩ의 저항 ... 이 연결되었을 때 흐르는 전류를 측정하고 ia와 같음을 확인한다.③ Norton 등가회로구현하고 단자 a, b사이에3kΩ의 저항이 연결되었을 때 흐르는 전류를 측정하고 ia와 같
    리포트 | 11페이지 | 1,500원 | 등록일 2014.03.11 | 수정일 2014.03.17
  • JK 플립플롭과 T 플립플롭 실험 결과보고서
    사진 >그림 2-6 회로구현.첫번째 실험에서는 J=1, K=0을 넣고 PRE와 CLR값을 바꾸어가며 Q와 Q’값이 어떻게 되는지 LED를 통해 관찰하였다.두번째 실험
    리포트 | 3페이지 | 1,000원 | 등록일 2016.06.30
  • OPAMP-2
    %9A%8C%EB%A1%9C" \o "회로" 회로이다. 각 입력 단자의 전압을 와 로 나타내면, 출력단자의 전압 은 두 입력의 차이의 배로 나타난다. 이상적인 차등 증폭기 출력 ... 차동이득을 위해 이 작을수록 좋으나 이 작으면 차동 입력저항이 작아지게 된다.회로 내 두 노드 사이의 전압 차를 증폭하기 위해 차동증폭기를 사용할 수 있으나 매우 큰 입력저항 ... 을 가져야 측정회로에 미치는 부하효과를 최소화 할 수 있다. 차동증폭기는 차동이득과 차동 입력저항 사이에 교환 조건이 존재한다는 단점이 있어서 이를 보완하기 위한 계측 증폭기가 널리 사용
    리포트 | 10페이지 | 1,000원 | 등록일 2016.04.06
  • 서울시립대학교-전자전기컴퓨터설계실험2-제03주-Lab02-Pre
    를 소프트웨어로 구현, 확인한다.실험에 필요한 배경 지식Xilinx ISEXilinx 디바이스 제어용 소프트웨어설계, 컴파일, 시뮬레이션, 프로그램 지원설계 파일을 프로젝트화해서 관리 ... .Top-level source type 항목에서는 크게 HDL 혹은 Schematic을 사용할 것이다.HDL은 디지털 회로를 언어적으로 표현한 하드웨어를 기술하는 언어이 ... 다. Top-level source로 코드를 사용할 경우 이를 선택해주면 된다.Schematic은 디지털 회로회로도로 표현하는 것이다. Top-level source로 Schematic
    리포트 | 8페이지 | 1,500원 | 등록일 2017.09.04
  • 인하대 전자회로 최종프로젝트
    )에서의 각 노트의 DC전압ⓐ-1. PSpice 구현 - 실행결과[회로도][각 노드의 DC전압]GREEN - S / RED - Node C / BLUE - Node Dⓑ-1 ... . PSpice 구현 - 실행결과[회로도][각 노드의 주파수에 따른 전압]ⓑ-2. PSpice 구현에 대한 분석 및 토의(1)수치적 분석수치적으로 분석을 하려고 하는데 이미터쪽에 저항성분 ... 이 아예 없는 것을 사용해야함을 알수 있었다. 그리고 피스파이스로 회로구현 할 땐 파이 모델보다 T모델로 구현하는 것이 더 쉬움을 알 수 있었다. 하지만 수치적 분석을 할땐
    리포트 | 19페이지 | 1,000원 | 등록일 2014.04.14
  • 실험5 다이오드 리미터 클램퍼 (결과 보고서)
    +) 클램퍼바이어스된 (+) 클램퍼 회로는 아래의 회로와 같이 구현될 수 있다. 회로를 보면 입력 전압이 Vpeak = 25V 인 정현파 전압을 인가할 경우, 처음의 (-) 반주기 동안 ... 스된 (-) 클램퍼바이어스된 (-) 클램퍼 회로는 아래의 회로와 같이 구현될 수 있다. 회로를 보면 입력 전압이 Vpeak = 25V 인 정현파 전압을 인가할 경우, 처음의 (+) 반 ... 의 끝단을 맞추기 위해서 또는 기준 레벨에 교류전압을 제한하기 위해서 사용되는 회로를 리미터라고 한다. 리미터를 사용하는 이유는 신호 성분에서 원하는 부분만을 전송할 수 있는 때문
    리포트 | 10페이지 | 1,000원 | 등록일 2015.03.29
  • Pulse 발생 및 timer 예비 report
    안정, 비안정 발진회로의 구성과 주파수 조정회로를 구성하여 동작을 확인한다.3. 실험 장비 및 재료? 전원 : +5V dc 전원? 계측기 : Oscilloscope, 함수발생기 ... 이 쉬운 555 타이머가 많이 이용되고 있다. 5V 이상에서 작동하며 10μS에서 100초 정도의 시간을 구현할 수 있다. 콘덴서와 저항에 의한 시정수로 타이머 시간을 설정 ... 수 있다. 예를 들면 회로에서는 10μF(0.00001 F)과 1MΩ(1000000Ω)를 곱셈해 10[초]와 계산 할 수 있다. 정확하게 맞추려면 rt를 가변 저항으로 하여 조정
    리포트 | 9페이지 | 2,000원 | 등록일 2015.11.01
  • 4단자망 해석 기초
    트랜지스터 자체를 낯이 익은 회로요소로 바꾸어 주는 방법을 궁구해 보기로 한다. 전압원이나 전류원 그리고 임피던스성분 등으로 환산하여 바꾸어 주게 되는데, 전기 전자적 전문 용어 ... 로 등가회로( Equivalent Circuit )라고 불러 준다. 왜 이런 수고를 덧붙여야하는가 궁금할 수가 있다. 직류의 측면에서 트랜지스터를 이해하는 데에는 굳이 등가로 이해 ... 게 이 해 할 수 있는 회로적 요소로 대체해서 관념화 하는 것이 요구된다. 바로 트랜지스터 소신호 해석을 위한 초석을 다진다는 의미다. 여하튼 주파수가 있는 교류가 끼어들면 없던 놈
    리포트 | 9페이지 | 1,000원 | 등록일 2016.07.30 | 수정일 2016.08.08
  • 전전컴실험III 제09주 Lab08 MOSFET1 Pre
    (0) Purpose of this Lab.이번 실험에서는 MOSFET(Metal Oxide Silicon Field Effect transistor)을 이용한 간단한 회로 ... 를 구현하고, 이들의 특성과 작동 방식에 대하여 공부할 것이다. 이전에 다루었던 소자들과는 달리 3개의 단자를 가지므로, 이들 각각의 단자에 인가하는 전압에 따라 출력에 어떤 변화
    리포트 | 10페이지 | 2,000원 | 등록일 2017.02.05
  • 저역,고역, 대역통과필터(예비보고서)
    을 나타내는 전달 함수는 실험 26의 식(1)에서 f/f _{c}를 f _{c} /f로 바꾼 것이며, 연산 증폭기를 사용하여 구현한 의 회로에서 저항(R1, R2)과 캐패시터(C1 ... 부하를 구동하는 전원회로의 경우, 주기적으로 발생하는 과도한 돌입전류 및 펄스 부하로 인한 스파이크 전류를 억제하여 소자 스트레스, 전자파, 발열을 줄이기 위해, C 값에 비해 아주 ... 는 LPF와 마찬가지로 통과 대역에서 최대로 평탄한(Maximally flat) 이득의 진폭 특성을 갖는다.회로의 쌍대성(Duality)에 의해, 능동 2차 고역 통과 필터의 전달특성
    리포트 | 4페이지 | 1,000원 | 등록일 2015.09.14
  • 서울시립대학교 통신공학실습 1주차 결과레포트
    는 것이 이번 실험의 목적이다.나. Essential Backgrounds for this LabScope스코프 화면은 전압과 시간의 그래프로 표시된다. 입력 신호에 대한 회로 ... 를 그림으로 그리는 기능 및 프로그래밍을 통한 알고리즘 구현 등을 제공한다. MATLAB은 수치 계산이 필요한 과학 및 공학 분야에서 다양하게 사용된다.3. Results of
    리포트 | 10페이지 | 2,000원 | 등록일 2019.07.29 | 수정일 2019.08.10
  • <논리회로실험>J-K플립플롭
    으로 그림 13 모의실험. 입력 J(HIGH)-K(LOW), 출력 Q=LOW (녹색LED ON)- 회로 테스트 관찰:회로 구현 시 나타날 반응 토글과 같을 것이라고 예상했다. Q가 계속 ... 금지 상태에서도 동작하도록 개선한 회로이다. J-K F/F의 J는 S(set)에, K는 R(reset)에 대응하는 입력이다. J=1, K=1인 경우 J-K F/F의 출력은 이전 출력 ... 2.1 실험 과정: J-K 에지-트리거 플립플롭그림 4의 회로를 구성하여라. LED는 결과 논리를 보기 위한 것이며 출력이 LOW일 때 ON이 된다. PRE과 CLR는 비활성 레벨
    리포트 | 4페이지 | 1,500원 | 등록일 2015.12.15
  • A+ 디지털 시스템 실험 7-segment <5주차 결과보고서>
    egment실험목표① 4bit binary 를 8bit BCD code 로 변환하는 컨버터를 라인 디코더를 이용해 설계② BCD 입력을 7-segment로 출력하는 디지털 회로 설계 ... ③ Clock을 이용하여 7-Segment를 순차적으로 표현하는 Controller 구현구현된 결과물을 HBE-COMBO II-DLD 보드에 업로드하여 검증⑤ (심화)가산기 ... 와 연결하여 계산결과를 표현하는 7-segment 계산기 구현실험결과1. 4bit Binary-to-BCD Convertor 구현[표 1] Line Decoder[그림 1] Line
    리포트 | 15페이지 | 1,500원 | 등록일 2017.07.05
  • 적분기의 실용회로
    1. 제 목 : 적분기의 실용회로2. 목 적 :OP AMP의 적분기 동작을 구현하고 그 내용을 이해하자.3. 이 론*적분기그림3에서V _{o} `=` {1} over {C ... _{0}는V _{i}의 적분 값으로 표현된다.그림 3과 같이 실제의 적분회로는 저주파이득을 제한하지 않으면 DC 오프셋이 비록 작다하 더라도 적분주기 동안 적분되어 결국 OP ... {2 pi R _{s} C}보다 높을 때 유효하게 된다. 이보다 낮은 주파수에서는 전압이득이- {R _{s}} over {R _{1}}가 된다.*적분회로(Integrating
    리포트 | 7페이지 | 1,000원 | 등록일 2015.11.16 | 수정일 2018.04.27
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 18일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:54 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감