• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(2,694)
  • 리포트(2,050)
  • 자기소개서(626)
  • 시험자료(7)
  • 서식(4)
  • 이력서(3)
  • ppt테마(3)
  • 논문(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"전자회로설계실습" 검색결과 341-360 / 2,694건

  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전자회로설계실습 3. Voltage Regulator 설계 예비보고서
    전자회로 설계실습 예비보고서설계실습 3. Voltage Regulator 설계설계실습 3. Voltage Regulator 설계1. 목적전파정류회로를 사용하여 교류전원 ... : 4개점퍼선 : 다수Bread Board : 1개3. 설계실습 계획서* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.(A) 설계: 아래 그림 6-1에서 5 kΩ ... 에 따라 설계회로도이다.(B) PSPICE: 위에서 구한 값을 사용하여 PSPICE로 회로를 그리고 분석하여 부하에 걸리는 파형을 제출한다. 0 V, Vp, Vr을 표시해야 한다.위
    리포트 | 4페이지 | 1,000원 | 등록일 2022.09.25 | 수정일 2022.09.30
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전자회로설계실습 9. Feedback Amplifier 설계 예비보고서
    전자회로 설계실습 예비보고서설계실습 9. Feedback Amplifier 설계설계실습 9. Feedback Amplifier 설계1. 목적피드백을 이용한 증폭기의 동작 ... Resistor 100Ω : 2개가변저항 10kΩ : 1개3. 설계실습 계획서3.1 Series-Shunt 피드백 회로 설계(A) 그림 1 회로를 simulation하기 위한 PSpice sc ... _{2`} `=`1k OMEGA로 설정하고 회로설계한다.그림 1 회로를 simulation하기 위한 PSpice schematic이다.위의 그래프는 pspice s
    리포트 | 9페이지 | 1,000원 | 등록일 2022.09.25 | 수정일 2022.09.30
  • 중앙대 전자회로설계실습 (예비) 2.Op Amp의 특성측정 방법 및 Integrator 설계 A+
    전자회로설계실습 예비보고서(2. Op Amp의 특성측정 방법 및 Integrator 설계)제출일 :3. 설계실습 계획서3.1 Offset Voltage, Slew Rate3.1 ... 하여 100 Hz에서 Gain이 100 (V/V), 1000 (V/V)인 Inverting Amplifier를 설계하고 회로도를 제출한다.- Gain : 100 (V/V) - Gain ... 를 출력하는 이상적인 적분기를 설계하고 PSPICE를 이용하여 회로, 입력전압과 출력전압의 파형을 제출한다.(B) Offset voltage가 있을 때, (A)번에서 설계한 적분기
    리포트 | 8페이지 | 2,500원 | 등록일 2021.09.10 | 수정일 2021.10.26
  • 중앙대학교 전기회로설계실습 (전자전기공학부) 1, 저항, 전압, 전류의 측정방법설계
    었다. 저항 단독의 값을 측정하거나 전압과 저항이 여러 개 있는 회로에서 전압 값을 측정하기도 하였다. 오차가 발생하였으나 오차 요인이 저항의 오차 값이나 연결선의 미세한 저항 값이므로 오차율이 다 8%미만으로 나온다. 사용계측기: Digital Multimeter
    리포트 | 3페이지 | 1,000원 | 등록일 2022.01.13
  • 중앙대학교 전기회로설계실습(전자전기공학부) 7. RC회로의 시정수 측정회로 및 방법 설계
    1. 요약: 이 실험에서 RC회로설계하고 이를 측정하는 방법을 알기 위한 실습을 하였다. RC회로에서 시정수를 구해주기 위한 실험을 하였는데 먼저 DMM의 내부 저항을 구해주 ... 었다. Voltage divider를 이용해 내부저항 10.0787M옴을 구했고 이를 이용해 RC회로를 구성해주었다. Time constant는 22.4755s로 나왔다. 시간 ... 를 이용해 측정하기 때문에 오차가 발생했다고 예상한다. 하지만 오차율이 -1%내외로 나와 잘된 실험이라고 할 수 있다. 다음은 RC=10us가 되는 회로를 구성하고 입력 전압을 사
    리포트 | 8페이지 | 1,000원 | 등록일 2022.01.13 | 수정일 2022.09.27
  • [중앙대 전자회로설계실습 2 예비보고서] Op Amp의 특성측정 방법 및 Integrator 설계
    설계실습 2. Op Amp의 특성측정 방법 및 Integrator 설계1. 목적OP Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현, 측정 ... 이 100 (V/V), 1000 (V/V) 인 Inverting Amplifier를 설계하고 회로도를 제출한다.(B) 두 회로에 대해 유한한 크기의 open loop gain을 고려 ... Vpp의 삼각파를 출력하는 이상적인 적분기를 설계하고 PSPICE를 이용하여 회로, 입력전압과 출력전압의 파형을 제출한다.가 0이라고 가정했을 때,를 이용하면 이므로 을 구할 수
    리포트 | 6페이지 | 1,000원 | 등록일 2021.08.09
  • 판매자 표지 자료 표지
    중앙대 전자회로 설계 실습 예비보고서 7_Common Emitter Amplifier의 주파수 특성
    설계실습 7. Common Emitter Amplifier의 주파수 특성3. 설계실습 계획서3.1 Common Emitter Amplifier의 주파수 특성(A) 이전 실험의 2 ... 차 설계 결과회로( 추가)에 대하여 모든 커패시터의 용량을 10uF으로 하고 CE 증폭기에 100㎑, 20mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE ... 로 Simulation하여 제출하라. 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 출력전압의 최대값(), 최소값
    리포트 | 6페이지 | 2,000원 | 등록일 2024.03.05 | 수정일 2024.03.11
  • [A+] 중앙대 전자회로설계실습 예비보고서5 BJT와 MOSFET을 사용한 구동(switch) 회로
    전자회로 설계실습예비보고서학 부전자전기공학부학 번조이 름실 험 일제 출 일담당 교수담당 조교설계 실습 5. BJT와 MOSFET을 사용한 구동(switch) 회로1. 목적 ... 저항 1 kΩ 1/4W : 4개3. 설계 실습 계획서아래 회로와 같이 BJT 2N3904를 사용하여 BL-B4531 (V` _{F} `=`2V,`I _{F} `=`20mA) LED ... BJT와 MOSFET을 이용하여 TTL 레벨의 전압(5V)으로 동작하는 RTL switch회로설계, 구현하여 relay, 또는 LED를 구동하고 그 동작을 측정, 평가한다.2
    리포트 | 5페이지 | 1,000원 | 등록일 2021.04.07 | 수정일 2021.04.16
  • 중앙대학교 전자회로설계실습 (결과보고서) A+ 피드백 증폭기
    리포트 | 4페이지 | 1,000원 | 등록일 2022.03.16 | 수정일 2022.03.18
  • 중앙대 전자전기공학부 전기회로설계실습 2020년 2학기 A+ 자료 설계실습 7. RC회로의 시정수 측정회로 및 방법설계
    전기회로 설계실습 결과보고서설계실습 7. RC회로의 시정수 측정회로 및 방법설계1. 서론주어진 RC time constant, 시정수를 갖는 RC회로설계해보 ... 확인④ 오실로스코프의 잘못된 연결 방법⑤ Offset 유무에 따른 RC회로 파형⑥ 낮은 주파수에서의 RC회로 파형2. 설계 실습 결과2.1 DMM의 Input Impedance ... 10nF13.3nF다음과 같은 회로설계하여 커패시터의 충전과 방전 시간을 알아보고자 하였으나 커패시터 소자의 문제로 충전 시간 측정이 불가능 하여 방전 시간만 알아보았다.커패시터
    리포트 | 8페이지 | 1,500원 | 등록일 2021.10.31
  • [A+] 중앙대 전자회로설계실습 예비보고서 11주차 Push-Pull Amplifier 설계
    전자회로 설계실습예 비 보 고 서학 부전자전기공학부학 번조이 름실 험 일제 출 일담당 교수담당 조교설계 실습 11. Push-Pull Amplifier 설계1. 목적RL ... 저항 1 ㏀: 1개Resistor 저항 100 Ω: 1개UA741cp OP-amp: 1개3. 설계실습 계획서3.1 Classic Push-Pull Amplifier 특성아래 회로 ... 와 같이 설계한 Push-Pull Amplifier에서 RL = 100 Ω, VCC = 12 V로 하여, Dead zone과 Crossover distortion을 확인하려고 한다
    리포트 | 10페이지 | 1,000원 | 등록일 2021.04.07
  • 중앙대 전자회로설계실습 (예비) 9. 피드백 증폭기 (Feedback Amplifier) A+
    전자회로설계실습 예비보고서(9. 피드백 증폭기 (Feedback Amplifier))제출일 :3. 설계실습 계획서3.1 Series-Shunt 피드백 회로 설계그림 1 ... 4V에서 유지된다.3.2 Series-Series 피드백 회로 설계그림 2 Series-Shunt 피드백 회로도(A) 그림 2 회로를 simulation하기 위한 PSpice s ... Series-Shunt 피드백 회로도(A) 그림 1 회로를 simulation하기 위한 PSpice schematic을 그린다. 전원 전압원은 12V로 고정하고 입력저항 및 부하저항을 1k
    리포트 | 9페이지 | 2,500원 | 등록일 2022.04.09
  • 중앙대학교 전자회로설계실습 1 Op Amp를 이용한 다양한 Amplifier 설계 예비보고서(A+)
    등가회로를 구하는 과정을 기술하고 센서의 Thevenin 등가회로를 PSPICE로 그려서 제출한다. (A)에 제시된 기존의 센서에는 200mV의 전압이 걸렸다. 하지만 10KΩ ... 의 Thevenin 등과회로는 10 KΩ의 저항과 100mV, 2 KHz의 전압원을 가지는 회로로 표현한다.B) 센서의 Thevenin 등가회로를 Function generator와 저항
    리포트 | 9페이지 | 1,000원 | 등록일 2021.12.06
  • 판매자 표지 자료 표지
    [분반 1등], [A+], 중앙대학교 전자회로설계실습 3. Voltage Regulator 설계 결과보고서
    는가? 또 이 설계실습을 통하여 무엇을 배웠는가?본 실험을 통해 2학년 2학기 기초전자회로과목의 Sedra/Smith 교재에서 배운 Voltage Regulator를 직접 설계해보 ... 의 회로를 구성한다(이때 실습계획서에서 설계한 값을 사용한다). A와 B사이의 전압이 계획서에서 구한 값이 되도록 Function generator를 조정하여 A와 B사이의 전압 ... . 결론- 본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다.- 설계사양에 따라 설계실습계획서에서 설계회로가 실제 구현되었을 때에도 설계사양을 만족
    리포트 | 5페이지 | 2,000원 | 등록일 2022.09.25 | 수정일 2022.09.30
  • 중앙대 전자전기공학부 전기회로설계실습 2020년 2학기 A+ 자료 설계실습 8. 인덕터 및 RL회로의 과도응답
    전기회로 설계실습 결과보고서설계실습 8. 인덕터 및 RL회로의 과도응답1. 서론주어진 RL time constant, 시정수를 갖는 RL회로설계해보고 Oscilloscope ... 에서의 RL회로 파형2. 설계 실습 결과2.1 RL회로의 파형 확인먼저 실험에서 사용할 가변저항을 1kΩ으로 맞추고 인덕터의 내부 저항을 측정하였다.이때 인덕터는 471인덕터 ... 하기에 시간이 부족하여 일정 수준까지만 충 · 방전을 반복하고 있음을 확인하였다.설계 실습 7의 RC회로 실험과 더불어 설계 실습 8 RL회로 실습을 통해 RC, RL회로의 기본
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.31
  • 중앙대학교 전기회로설계실습(전자전기공학부) 8. 인덕터 및 RL회로의 과도응답
    이 실험은 RL회로를 직접 설계하고 측정하여 이 회로의 특성과 인덕터의 특성을 파악할 수 있는 실험이다. 저항 값과 인덕터 값을 이용해 RL회로에서의 시정수 값을 9.4921us ... 로 구해 주었다. 실험에 앞서 pspice를 이용해 저항에 걸리는 전압의 파형을 그래프를 통해 예상하였다. 회로를 구성하여 Osciloscope로 전압의 파형을 측정하였고 시정수 ... 에서는 잘된 실험이지만 5%정도의 약간 큰 오차율이 발생했으므로 살짝 아쉬운 실험이라고 할 수 있다. 다음으로 기존의 회로에서 offset전압과 peak전압의 크기를 변경하여 측정
    리포트 | 6페이지 | 1,000원 | 등록일 2022.01.13 | 수정일 2022.09.27
  • (21년) 중앙대학교 전자전기공학부 전기회로설계실습 결과보고서 11. 공진회로와 대역여파기 설계
    설계실습 11. 공진회로와 대역여파기 설계요약: RLC 직렬 공진회로와 병렬연결된 LC와 직렬연결된 R로 구성된 공진회로에서 각각 Q가 1, 10이 되도록 설계하고 오실로스코프 ... 를 통해 주파수의 변화에 따른 출력파형을 관찰하고 공진주파수, 반전력주파수, 대역폭, Quality Factor를 측정해보았다. RLC 직렬 공진회로에서는 어떤 특정 주파수에서 출력 ... 이 최대가 되고 이 주파수에서 멀어질수록 출력이 작아지는 결과를 확인하였고 그 주파수에서 입력과 동위상이 됨을 확인하였다. 병렬LC와 직렬인R로 구성된 공진회로에서는 어떤 주파수
    리포트 | 11페이지 | 1,000원 | 등록일 2022.08.22 | 수정일 2022.09.06
  • [A+][중앙대학교 전자회로설계실습] 실습2 Op Amp의 특성측정 방법 및 Integrator 설계 예비보고서
    전자 회로 설계 실습설계 실습 2. Op Amp의 특성측정 방법 및Integrator 설계과목명전자회로설계실습담당교수제출일2021.03.28.작성자3.1.1 Offset ... 이 100 (V/V), 1000 (V/V)인 Inverting Amplifier를 설계하고 회로도를 제출한다.그림 2 Gain 1000(V/V)그림 3 Gain 100(V/V)⇒(B ... Vpp의 삼각파를 출력하는 이상적인 적분기를 설계하고 PSPICE를 이용하여 회로, 입력전압과 출력전압의 파형을 제출한다.⇒주파수가 1kHz이므로 주기는 1ms이다.V _{c
    리포트 | 7페이지 | 1,000원 | 등록일 2022.03.17 | 수정일 2022.04.20
  • [A+][중앙대학교 전자회로설계실습] 실습4 MOSTFET 소자 특성 측정 예비보고서
    전자 회로 설계 실습설계 실습 4. MOSTFET 소자 특성 측정과목명전자회로설계실습담당교수제출일2021.04.11작성자3.1 MOSFET의 특성 parameter 계산(A ... .4=89.2`[mA/V ^{2} ] 이다.3.2 MOSFET 회로도 구성 및 시뮬레이션 (OrCAD PSPICE)(A) OrCAD를 이용하여 그림 1의 회로도를 설계하여라. (2N ... 며, 이는R_D를 쇼트시켜서 회로를 구성했기 때문에 발생한 오차라고 생각된다.V _{OV} =0.4V 일 때g _{m}값은
    리포트 | 5페이지 | 1,000원 | 등록일 2022.03.30 | 수정일 2022.04.20
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 09일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:32 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감