• 통합검색(406)
  • 리포트(383)
  • 논문(14)
  • 시험자료(6)
  • 자기소개서(2)
  • 서식(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"등가축전기" 검색결과 241-260 / 406건

  • RLC 직,병렬 공진회로(결과)
    TIMES 50=786.6mV /E _{C} =15.732 TIMES 50=786.6mV⑨디지털 회로시험기를 사용하여E _{a}를50mV로 설정하고 캐패시터 양단의 전압을 측정 ... 하여라. 캐패시터와 코일의 위치를 서로 바꾸고 코일 양단의 전압을 측정하여라.E _{L} =735.0mV /E _{C} =909.5mV⑩%오차를 구하여라.E _{C} 의`오차= {786.6 ... }BWQ`'1㏁15.37㎑396.3138.78470KΩ15.54㎑405.1338.36100KΩ15.50㎑403.0538.4647KΩ15.20㎑387.639.222.병렬공진회로의 등가
    리포트 | 3페이지 | 1,500원 | 등록일 2010.11.27
  • 판매자 표지 자료 표지
    전자회로 19장 결과 공통 이미터 증폭기
    를 설계, 구성, 시험한다.2. 실험장비- Oscilloscope- DMM- Function Generator- DC power supply- 저항 : 설계에서 선택되는것- 캐패시터 ... . Computer Analysis fo Design- part 3. Build and Test CE Circuita. Part 1에서 디자인한 캐패시터, 저항, 트랜지스터를 이용하여 회로 ... 면 위상에 변화가 생긴다.)- re의 등가회로를 고려하여 전압이득 계산시 부하저항 RL유무에 유의한다.
    리포트 | 4페이지 | 1,000원 | 등록일 2010.09.16
  • [LCD실험] TFT-LCD 분석
    의 손실이 일어난다. 이것은 TFT를 형성할 때 전극을 연결 함으로 생기는 G전극과 D전극 사이의 캐패시터 때문에 생기는 기생용량을 통해 전류가 새어나가는 현상이다. 이것은 원래 ... 수 있다.실험방법:조교의 지시에 따라 시뮬레이션 프로그램을 실행 시켜본다..spice 프로그램을 통해 panel의 등가회로를 만들어 보고, 저항, 유전율, 기생용량 등의 정보
    리포트 | 6페이지 | 10,000원 | 등록일 2013.06.14
  • RF 기본/수동소자
    %)까지 사용하는 것이 일반적이다. (1) 캐패시터의 종류 캐패시터에는 알루미늄 전해 캐패시터(aluminum electrolytic capacitor), 탄탈늄 전해 캐패시터 ... = V/R 인덕터(no current jump) V=L di/dt V=jωLI I=V/jωL 캐패시터(no voltage jump) i=C dv/dt V=I/jωC I=jωCV RLC ... 여 등가회로를 그리면 다음과 같다. 그림1-5 저항등가회로주파수가 변하면 임피던스가 어떻게 변하는 가를 알아보기 위해 R과 L의 직렬을 병렬로 변환했다. 그러니까 등가 회로가 RLC
    리포트 | 55페이지 | 1,000원 | 등록일 2007.10.12
  • 포토 인터럽트를 이용한 DC 모터 속도 측정 예비보고서 (시뮬레이션 포함)
    theta _{m} ^{BULLET BULLET } +c theta _{m} ^{BULLET } + tau _{l}여기서 등가 관성 계수는J=J _{m} +J _{l}, 등가점성저항 ... 의 주기는 저항 R1과 캐패시터 C1에 따라 결정되며 다음 식으로 나타난다. 회로에서 144KHz로설정되었다.Frequency={1.44} over {R _{1} C _{1
    리포트 | 11페이지 | 1,500원 | 등록일 2014.11.21 | 수정일 2015.10.21
  • JFET 공통 소스 증폭기
    의 값(역방향)으로 바이어스 되어 적적한 동작점 Q가 결정된다.드레인 전류 Id를 해석적으로 구하기 위해 그림의 게이트에서 회로의 좌측을 바라본 테브난 등가전압 Vtm와 등가저항 ... Rtm를 이용하여 테브난 등가회로를 구성한다.위 식으로부터 그림의 회로와 등가인 테브난 등가회로가 그림과 같이 결정될 수 있다.그림에서 게이트-소스전압 Vgs를 구하기 위해 게이트 ... 캐패시터 C1을 통해 소신호 Vin을 입력하고, 출력 결합캐패시터 C3를 통해 부하저항을 드레인에 결합시키고 그리고 소스를 교류에 대해 접지로 만들기 위해 바이패스 캐패시터 C2
    리포트 | 8페이지 | 1,500원 | 등록일 2009.06.18
  • 증폭기의 주파수 응답
    적으로, 증폭기의 입력측에서 테브난 등가회로의 형태로 표현한다. 이러한 테브난 등가회로는 바로 앞단의 증폭단과 트랜지스터의 바이어스 네트워크의 출력회로라고 생각할 수 있다.4. 저항 ... 전류원(무한대를 갖는 내부 저항)으로 취급되고ㅡ Rc의 위쪽은 실효적으로 교류접지 된다. 그러므로, 커패시터 C3의 왼쪽 회로를 테브난 등가회로로 바꾸면 그림 17-5(c)와 같이 ... 등가 전압원과 직렬저항으로 된다. 이러한 RC회로망에 대한 임계주파수는 다음과 같다.③바이패스 RC회로바이패스 RC회로는 그림 17-6에 나타낸 것과 같이 C2와 에미터에서 바라
    리포트 | 23페이지 | 1,500원 | 등록일 2010.05.30
  • 논리회로 실험(Negative Feedback 증폭기와 안정성) 모든 실험 내용과 데이터, 그래프 , 표등을 첨부한 만점 결과 레포트
    capacitor가 있을 때 소신호 입출력 전달 특성의 측정: 입력전압 40mV, 주파수 1kHz 일 때의 출력과 전달 특성 이미터 capacitor가 있으면 소신호에 대한 feedback ... 는 증폭기의 전압이득보다 높은것이다.(3) 이미터 capacptor가 없을 때 소신호 입출력 전달 특성의 측정이미터캐패시터를 제거하니 원래 40mV의 진폭을 가졌던입력전압이 60mV ... capacitor앞에 있음에 주의하자. 이는에 의한 동작점 변화를 막기 위해서 하는 행동이다.이앞에 있다면,은 트랜지스터의 베이스단에 붙어서 동작점에 영향을 준다. 이에 따라 feedback
    리포트 | 16페이지 | 3,000원 | 등록일 2008.02.28
  • R-L-C 직렬공진회로
    (half power point)의 주파수가 된다.[주의] 1. 만약 사용하는 함수 발생기의 테브난 등가 임피던스(50이상)가 큰 발생기라면 발생기의 등가 임피던스를 줄이기 위해 ... 수 부에서 캐패시터 양단에 걸리는 전압을 관찰하라. 이론적으로 공진시 캐패시터에 흐르는 전류는가 되고 전압은가 될 것이다. 여기서 신호발생기의 최대 전압 ()이며 ,은 공진시 ... 의 전류이다. 실험적으로 이 사실을 확인하고 [표 2]에 기록하라. 공진시 캐패시터에 걸리는 전압이 증가하는 이유를 설명하라.③ 가산점(extra credit): 주어진 회로에 저항
    리포트 | 11페이지 | 1,000원 | 등록일 2009.11.03
  • 서강대학교 전자회로실험 11주차 예비, 결과 보고서 - 에미터 공통 증폭기 회로 특성, 콜렉터 공통 증폭기 및 다단 증폭기 특성
    하게 유도가 가능하다.하지만 아직 hybrid-pi 모델을 배우지 않아 등가회로를 그릴 수 없었다. 따라서 실험에서 발생한 오차의 원인만을 나열해 보면, 실험에 사용한 저항들의 오차 ... 았다. CE의 역할이 무엇인지도 살펴보았다.에미터 공통회로의 경우 높은 전압 이득과 전력 이득을 가진다는 것을 알 수 있었다. 그리고 바이패스 캐패시터인 CE를 제거하면 전압 이득과 전력
    리포트 | 65페이지 | 2,000원 | 등록일 2014.11.30
  • [통신실험]Unit5. Direct Method of Generating FM Signals (Ex1,2) 예비보고서
    라디오의 전자 동조용 또는 자동 주파수 제어(AFC) 회로가 부착된 동조기에 주로 사용된다.▷ 주파수 변조 방법1 [Varicap(Voltage Variable Capacitor ... 에 기초한다. 오실레이터의 주파수는 인가전압에 따라 변한다.- VCO는 통합된 회로 또는 이산 요소를 사용한 발진기이다. 후자의 경우에서, 많은 양의 캐패시터와 인덕터가 사용 ... 수 변조방식인 암스트롱방식은 위의 그림과 같이 수정발진에 의한 반송주파수와 신호입력을 전분회로를 통해서 평형 변조기 출력을 90도 변조한 것을 혼합기에서 벡터합성함으로서 등가적인
    리포트 | 8페이지 | 1,000원 | 등록일 2010.12.03
  • [일반물리학실험2] (예비3) 축전지의 예비보고서
    용량3. 병렬 및 직렬 연결된 축전기?①병렬 연결1) 회로구성2)특성? 축전기에 걸린 전압이 모두 같음 : ?? 저장된 전하의 총량은 각 축전기에 쌓인 전하를 모두 더한 값3) 등가 ... 값3) 등가용량 셈따라서4) 쓰임새 : 내압증대??4. 전기장에 에너지 저장하기축전기에 전하 q' 가 차 있어 두 전극의 전위차가 V' 일 때 전하 dq' 를 더 채우는데 드 ... , 전원 공급기실험 원리1. 축전기① 기능: 전하(전기에너지)를 저장해 두는 장치 두 금속판 A, B를 평행하게 놓고 전지에 연결하면 A에는 양전하, B에는 음전하가 분포된다. 이
    리포트 | 6페이지 | 1,000원 | 등록일 2008.09.01
  • 설계3. OP AMP RC FILTER(예비)
    OP-AMP-RC Filter설계 부품MC1458 : CMOS Array ICs (2개)Resistors : 100kΩ (5개)Capacitors : 0.01uF (3개)MC ... 1458 소자 구조와 등가 회로도설계 이유Inductor를 사용한 Filter회로는 그 구조가 단순하여 만들기가 간단하지만 집적회로를 만들 때 크기를 작게 함에 있어 제한을 받는 치명
    리포트 | 11페이지 | 1,500원 | 등록일 2013.06.20
  • 반전,비반전 증폭기
    의 (a)에서 출력이 저항를 통하여 반전 입력으로 되돌아갔음에 주의하자. 이 때문에 이 회로에서는 의 (b)의 등가 회로로부터 negative feedback이 이루어지고 있 ... )연산 증폭기를 이용한 비반전 증폭기(b)등가 회로 - (b)의 등가회로를 이용하면 반전 등폭기에서와 같은 방법으로 negative feedback이 이루어 짐을 추론할 수 있 ... 다.3. 미분기와 적분기.반전 증폭기 회로와 capacitor를 이용하면 미분기와 적분기를 만들 수 있다. 반전 증폭기에서 저항로 흘러 들어가는 전류는/로 주어져, 입력 전압에 비례
    리포트 | 6페이지 | 1,000원 | 등록일 2009.09.15
  • 기초회로실험 Capacitor 및 Inductor의 특성(교류회로)
    년도 - 학기과 목 명LAB번호실 험 제 목Capacitor와 Inductor의 특성(교류회로)실 험 일 자제출자 이름제출자 학번팀원 이름실험 5. Inductor ... 와 Capacitor의 특성(교류회로)1. 관련이론가. Capacitor1) 커패시터의 특성그림 1-(a)와 같이 커패시턴스 C만을 갖는 이상적인 커패시터에로 표 시되는 정현파 전류가 유입될 때 ... 는 그림 3 - (a)에 보인 회로에 하나의 마디방정식을 세움으로서 구할 수 있다.이것을 그림 3 - (b)의 등가회로와 비교하면,키르히호프의 전류 법칙에 의해서에서의 가지 전류
    리포트 | 5페이지 | 1,000원 | 등록일 2010.03.10
  • RL 및 RC병렬회로 결과보고서
    하는 지점에서 접촉저항이 생기게 되는데 인덕터의 경우에도 입출력 사이에 등가적으로 생기는 캐패시터와 같은 방식으로 생겨서 제거 자체가 불가능하다고 한다. 따라서 이 접촉 저항 또한 무시 ... ?오실로스코프 1대?저항1/2W(1kΩ)1개?인덕터(10mH,3mH)?캐패시터 (0.1μF,0.22μF) 각 1개3.실험방법 및 결과(1)RL병렬회로①아래와 같은 회로를 구성하라. 이때 ... 렬회로①위와 같은 회로를 구성하라. 이때, 저항 R은 1KΩ으로 하고, 캐패시터 C은 0.1μF를 사용한다. 또한 전원는 파형발생기를 이용하여 1KHz, 15의 정현파를 공급
    리포트 | 8페이지 | 1,000원 | 등록일 2006.12.15
  • 기초전기실험 이미터 공통 증폭기 설계 및 측정
    의 합으로 주어짐을 알 수 있다.그림 12-7(a)처럼 교류 신호를 capacitor를 통하여 넣어 주는 이유는?만일 capacitor가 없다면, 교류 신호원은 직류의 입장에서 보 ... 면 단락 상태이므로(직류 전압이 0이므로) 내부 저항 RX만 남게 된다. 그러므로 capacitor가 없으면 직류 바이어스 회로에서 저항 RS의 역할을 R2//RS가 대신하게 되 ... capacitor를 사용한다.이미터 저항 RE가 소신호 전압 이득을 얼마만큼 줄이는지 수식으로 나타내 보시오.전압 이득와 같이 주어진다. 단, gmre = α ≒ 1 이며, 만일
    리포트 | 9페이지 | 1,000원 | 등록일 2010.05.16
  • RC 및 RC 회로
    병렬로 연결된 축전기와 저항기의 성질에 의존한다. 이번 실험에서는 매우 간단한 RC 직렬 회로를 다루고자 한다. 시간과 함께 변하는 전압, 전하, 그리고 전류가 포함되어 있기 때문 ... 에서 축전기 양단 전압이 V?라 하고, 스위치가 V (여기서 V 는 V₁또는 V₂를 나타낸다.)로 연결되면 축전기 양단 전압 V(t)는 다음과 같이 지수적으로 V 에 도달한다.V(t ... T0는 다음과 같은 사각파형의 진동수로 나타낼 수 있다t? = 1/2그림 2와 그림 3에서 오실로스코프의 역할은 전압계이다. 이것의 등가 회로는 그림 3처럼 저항 R?와 전기
    리포트 | 7페이지 | 1,000원 | 등록일 2010.10.25
  • 전기회로에서의 저항연결
    한 경우에, Vout의 전압은 다음처럼 계산된다:여기서 RL은 R2와 병렬연결된 부하저항이다.? 임피던스 분배전압 분배는 일반적으로 두개의 저항을 사용하지만, 축전기, 인덕터, 조합 ... 된 임피던스가 사용될 수 있다. 일반적인 임피던스 Z1와 Z2에서, 전압이 된다.축전기를 사용한 전압분배의 도면. 저항기는 Vin 과 Vout 사이에 연결된다. 캡은 Vout ... 와 그라운드 사이에 연결된다.예시로, 분배는 저항기와 축전기로 만들 수 있다저항기의 임피던스는 간단히 그것의 저항이다:ZR = R축전기의 임피던스는 저주파에 큰 저항이고 고주파에 작은 저항
    리포트 | 18페이지 | 1,000원 | 등록일 2011.09.27
  • 실험9-제너다이오드의 특성과정전압원응용(예비)
    에서 제너 다이오드의 전류-전압 특성은 정전압원에 가깝다. 즉 제너 다이오드에 흐르는 역방향 전류가 Imin보다 커서 항복 영역에서 동작하면, 제너 다이오드의 등가회로는 전압이 항복 ... 전압 VZ로 주어지는 이상적인 전압원과 직렬 저항 rZ로 이루어진 전압원이 된다.직렬저항 rZ가 충분히 작으면, capacitor filter를 이용한 정류기 출력과 같이 리플 ... 압 회로와 그 등가 회로를 보여준다. (a)에서 Thevenin 전압과 저항은 각각 vTh={RL/(Rr+RL)}vI, RTh=Rr//RL이 됨을 알 수 있다. 따라서 제너
    리포트 | 2페이지 | 1,000원 | 등록일 2010.08.27
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 08일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:15 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감