• 통합검색(406)
  • 리포트(383)
  • 논문(14)
  • 시험자료(6)
  • 자기소개서(2)
  • 서식(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"등가축전기" 검색결과 141-160 / 406건

  • 전전컴실험III 제10주 Lab09 MOSFET2 Post
    것으로 예상되었으나 실제 실험 결과는 그렇지 않았다. 이는 오실로스코프의 측정 범위 한계로 인한 오차로 예상된다. 우리는 실험에서 10pF의 축전기를 사용하였다. 이는 상당히 작 ... 하는 것에 어려움이 있었다. 더 큰 값의 축전기를 사용하면 이러한 시간을 더 정확히 측정할 수 있을 것이다. 축전기의 값을 조정하고 다시 실험을 한다면 위의 이론에서 설명한 것과 같이 ... 1이 입력되는 경우에 발생한다. 논리값 1이 입력되면, [그림 1]과 같이 nMOS는 On가 되어 등가저항 Rn으로 모델링되고, pMOS는 Off상태가 된다. 하강시간은 부하
    리포트 | 10페이지 | 2,500원 | 등록일 2017.02.05 | 수정일 2017.03.26
  • 에미터접지증폭기
    } } right )(28-13)에미터 바이패스 캐패시터가 없을 경우는R_{ E }저항을 무시할 수 없으므로 등가 회로는 그림28-6과 같다.AA에서 본 임피던스Z_{ in }은 다음 ... 스되어 있는 그림 28-1의 에미터 접지 증폭기를 해석해 보자.1) DC바이어스 조건▷ DC분석을 위하여 회로를 간단히 하면 그림28-2와 같다. 즉 AA쪽을 들여다 본 테브난 등가 ... 회로를 구해 보면 전압 V`_{ BB }및 등가 저항 R`_{ B }는 다음 식으로 구할 수 있다.VBB={ R_{ 2 } } over { R_{ 1 } +R_{ 2 } } V
    리포트 | 7페이지 | 1,000원 | 등록일 2015.11.16 | 수정일 2018.04.27
  • 9조 pre 11주 BJT CE Amplifier
    -Emitter Amplifier라고 한다. 이 회로를 분석을 하려면 두 가지로 나눠서 해야 한다. ①DC Bias 분석 ②AC 신호 분석 DC Bias 분석 캐패시터는 DC에 대해 개방 ... 회로처럼 동작하므로 공통 에미터 증폭기의 DC 등가 회로는 아래 그림에서 결합 캐패시터(C1, C3)와 바이패스 캐패시터(C2)를 개방한 후에 얻어진다. 이렇게 얻어진 바이어 ... 스 회로를 해석하여 필요한 DC량을 결정할 수 있다. AC 신호 분석 캐패시터의 리액턴스 XC가 전원 주파수에 대해 충분히 작다는 가정하에 캐패시터를 단락시킨다. 직류 전원은 접지
    리포트 | 9페이지 | 2,000원 | 등록일 2014.03.06 | 수정일 2025.04.11
  • 기초회로실험1 Lab 9 LC 병렬 공진 회로
    기 때문에 등가회로를 만들어 복잡하게 계산해야 한다. 등가회로는 Rl, Xl, C가 병렬로 연결된 회로로, Rl=(Xl^2+Rl^2)/Rl 이고, Xl=(Xl^2+Rl^2)/Xl 이 ... 을 가지고 교류 전류를 측정하였다.3) 회로 구성 도구지니고 있는 색띠에 따라, 갖는 저항값이 다른 resistor 와, Inductor, capacitor 를 사용했다.* 실험 과정
    리포트 | 6페이지 | 2,000원 | 등록일 2019.08.01
  • 판매자 표지 자료 표지
    [기초회로실험]접지개념
    에서 그 impedance는Z=R+j omega L+ {1} over {j omega C} [ OMEGA ]로 구할 수 있다. (R,L,C는 각각 등가 회로소자의 값) Capacitor ... 게 하기 위한 저항값을 구하시오.직류에서 저항 성분은 오직 전기저항 밖에 없었습니다. Capacitor 나 Inductor 는 직류에서 에너지 저장소자로서 역할을 하거나 Step ... } over {2 TIMES 3.14 TIMES 1000 TIMES 0.1 TIMES 10 ^{-6}} OMEGA 이 impedance 값이 된다. Capacitor
    리포트 | 8페이지 | 3,000원 | 등록일 2017.11.14 | 수정일 2020.08.05
  • 라플라스 회로 해석
    이 직렬로 연결임피던스와 전류원이 병렬로 연결Inductor Models초기전류를 갖는 인덕터s-평면의 등가회로Steady state for t 0등가회로의 구성 전압 구하기캐패시터 ... 가회로의 구성 3. 라플라스 등가회로를 분석ResistorCapacitor: Model 1Capacitor: Model 2Source transformation임피던스와 전압원
    리포트 | 22페이지 | 2,000원 | 등록일 2012.12.04
  • 기초회로실험 모든 레포트 자료
    , 병렬, 그리고 직-병렬 접속 15실험 4 전압-분배 및 전류-분배의 공식 20실험 5 브리지 회로 24실험 6 중첩의 원리 27실험 7 테브난 등가 회로 32실험 8 노튼 등 ... 이 포함된 회로망의 응답 126실험 27 종속 전원이 포함된 회로망에서의 입력 및 출력 임피던스 129실험 28 종속 전원이 포함된 회로망의 테브난 등가 회로와노튼 등가 회로 ... 의 용해 보라].실험 1 2인덕터 및 커패시터들의직렬 접속과 병렬 접속1. 목적1) 인덕터(inductor) 및 커패시터(capacitor)의 단자 특성을 이해한다.2) 직렬, 병렬
    리포트 | 306페이지 | 3,000원 | 등록일 2018.04.10
  • 판매자 표지 자료 표지
    [실험레포트] RC시상수측정 (이론+결과데이터+분석및토의) A+ 경희대
    함으로써 병렬로 연결한 축전기의 등가 전기용량을 결정한다. 축전기 병 렬연결 등가용량 관계시은 어떻게 주어지는가?⑫100 mu F 축전기와330 mu F 축전기를 직렬로 연결 ... 하여 100Ω 전기저항과 함께 이용하여 과 정 ⑧을 되풀이함으로써 직렬로 연결한 축전기의 등가 전기용량을 결정한다. 축전기 직 렬연결 등가용량 관계시은 어떻게 주어지는가?⑬ 실험이 끝나 ... 1. 실험제목RC 시상수 측정2. 실험목적직류전원에 의해 축전기에 전하가 충전되는 양상을 관찰하고, R-C회로의 전기적 특성을 대표하는 시상수를 측정하여 축전기의 직렬, 병렬연결
    리포트 | 4페이지 | 1,000원 | 등록일 2013.12.26
  • lab7
    실험#7저주파 및 고주파 Single BJT 증폭기I. 실험목표이 단원의 목적은 두 가지다. capacitor-coupled BJT 증폭기의 저주파 특성을 조사한 후 BJT 소자 ... , 100pF mica capacitor가 필요하다.Figure 7.1 BJT Base DiagramⅣ. 실험 절차•기본 Common-Emitter(CE) 회로일반적으로 이번 실험 ... 에서는 고주파 동작에 중점을 두게 되므로 저주파 동작은 비교적 제한적으로 실험한다. 특히 한 개의 bypass capacitor와 output-coupling capacitor가 있
    리포트 | 13페이지 | 2,000원 | 등록일 2011.12.07
  • 필터 설계(Design of Filter) 예비보고서 예전꺼
    L과 C 에서 보았듯이, 인덕터와 캐패시터는 전/자기 에너지 축적소자이다. 그러한 순간적인 전자기 에너지 축적과 방출 특성 때문에, 캐패시터와 인덕터는 정 반대의 주파수 특성 ... 을 보이게 된다. 인덕터는 주파수가 낮을수록 통과를 잘 시키는 특성이 있고, 캐패시터는 반대로 주파수가 높을수록 잘 통과시키게 된다. 이러한 두 특성의 소자가 한꺼번에 직/병렬로 붙 ... 으면 다음 그림과 같이 된다.같은 주파수상에서 인덕터는 통과하지 못하도록 힘을 줄 것이며, 캐패시터는 통과할 수 있도록 힘을 쓰게 된다. 그리고 둘 중에 더 강한 소자에 따라 특정
    리포트 | 7페이지 | 1,000원 | 등록일 2013.06.15
  • 신소재 프로젝트2
    의 임피던스 정보는 이러한 전기적 특성을 포함한다. 임피던스 정보는 등가회로와 같은 구성을 통해 분석할 수 있다.2) 임피던스란?저항, 코일, 축전기가 직렬로 연결된 교류회로의 합성 ... 부분 x는 리액턴스이다.직류회로에서는 전기저항이 곧 전압과 전류의 비를 의미한다. 그러나 교류회로에서는 코일이나 축전기에 의해 전압과 전류의 위상이 달라지므로 복소임피던스를 사용
    리포트 | 9페이지 | 1,000원 | 등록일 2018.01.27
  • 결과레포트 (6)
    전자회로실험실험내용저주파 및 고주파 single BJT 증폭기실험일2008. 11. 20이름학번Introduction실험을 통해capacitor - coupled BJT 증폭기 ... 에 중점을 두고 설계한다.Problem Statement?기본 Common-Emitter(CE) 회로특히 한 개의 bypass capacitor와 output-coupling ... capacitor가 있는 회로를 기본 회로로 쓸 것이다. BJTs와 FETs(또는 JFET or MOSFET)의 주요 차이점은 유한한값에 의해 저주파대역에서 입력저항에 큰 차이가 있
    리포트 | 10페이지 | 1,000원 | 등록일 2011.11.19
  • 경북대학교 전자공학실험2 올A+ 예비보고서 3장 (복사실 판메제안 받은자료)
    로 사용드레인: 출력 단자로 사용소스: 입력과 출력의 공통 단자로 사용-신호 전압V_{ S}와 내부저항r_{ S}는 신호원의 등가 회로를 나타낸다.-신호 전압은 커패시터 ... (capacitor)C_{ 1}을 통해 게이트에 인가되고 증폭된 신호는 드레인에서 커패시터C_{ 2}를 통해서 부하 저항R_{ L}에 전달된다.*결합커패시터(coupling capacitor ... ), 차단커패시터(blocking capacitor): 신호원을 연결할 때 트랜지스터의 직류 동작점이 변화하지 않도록 신호를 결합하고 직류를 차단하는 역할을 하며 보통 수mu F 정도
    리포트 | 17페이지 | 1,000원 | 등록일 2015.11.03 | 수정일 2022.03.28
  • 아주대학교 기초전기실험 dc 14,15 예비보고서
    14. Capacitors실험목적정상정인 dc회로에서 커패시터의 동작을 알아본다.충전된 커패시터에 흐르는 전압에 대한 exponetial curve를 구성해본다.직렬 회로 ... 가 없다.커패시터를 직렬로 연결하게 되면 하나의 등가저항으로 변화를 시킬 수 있다.{1} over {C _{eq}} = {1} over {C _{1}} + {`1} over {C ... _{}} = {tau (measured)} over {R(measured)}를 구한다.Part5 Charging Network (Parallel Capacitors)(a)회로를 구성하고 각
    리포트 | 7페이지 | 1,500원 | 등록일 2015.09.04 | 수정일 2017.03.09
  • 공통에미터 증폭기예비보고서(pspice첨부)
    CE 증폭기는 가장 널리 사용되는 방법으로 안정된 바이어스 회로를 사용하는 것이 통례이다. 그림 1(b)는 데브난 등가회로로 표시한 것으로R _{b} = {R _{1} X`R ... _{Q} =A _{ig} BULLET A _{vg}사용기구트랜지스터(KSC900)가변저항멀티미터가청주파수발진기저항(680Ω, 1㏀, 12㏀, 47㏀, 56㏀)직류전원캐패시터(1
    리포트 | 3페이지 | 1,000원 | 등록일 2015.11.29 | 수정일 2020.07.13
  • RLC회로 예비 보고서 아주대 물리학실험2 A+++자료입니다
    . 이론 및 설명RLC회로RLC회로는 전기회로 중 저항기, 코일, 축전기로 이루어진 회로이다. RLC에서 R은 저항을 나타내는데 저항이란 전기의 흐름을 저항하는 소자를 말하는데 V ... 을수록 감쇄가 빨라진다. 하지만 직렬회로는 인덕터와 저항이 네퍼주파수를 결정하며 저항이 클수록 감쇄가 빨라진다.RLC 직렬회로위의 회로에서 보이는 것과 같이 저항, 인덕터 및 축전기 ... 다. 만약 임피던스가 저항으로 이루어져 있으면 등가저항과 같다. 등가저항은 Req로 나타내는데 Req={`v} over {i}이다. 회로가 직렬일 경우{1} over {R1+R2}이고
    리포트 | 4페이지 | 1,000원 | 등록일 2016.11.22
  • 옴의법칙과 직류 RC회로 실험 보고서
    된 회로에 대하여, 저항이 직렬 및 병렬로 연결된 회로에서의 전압, 전류를 측정하여 옴의 법칙을 확인한다. 또한 각 회로에서의 등가저항을 실험적으로 측정하고 이를 폐회로 정리 ... 과의 차이 및 % 오차를 구한다. 다른 저항의R_2 `에 대해서 위의 실험을 반복 수행한다.5.R_1`,``R_2``가 직렬로 연결되었을 때의 등가저항을 구하기 위해 그에 알맞은 폐회로 ... 값과 멀티미터로 직접 측정한 또는 표시된 저항값과 공식에 의해 구한 값과의 차이 및 %오차를 구한다.8.R_2 `R_3``가 병렬로 연결되었을 때의 등가저항을 구하기 위해 그
    리포트 | 7페이지 | 1,000원 | 등록일 2017.01.09
  • 4주차 예비보고서 저항의 합성 및 KCL/KVL 법칙
    한다.2b. 로드회로를 가상의 저항값으로 치환하고 회로쪽으로 "바라본", 전체저항, R을 측정한다. 이것이R _{TH}이다.테브난 등가전압은 원본회로의 출력단자에 걸리는 전압이 ... 에 걸리는 값을 계산할 수 있다.Reciprocity 정리저항, inductor, 일반 capacitor처럼 연결 시 극성이 없는 부품을 bilateral component라 한다
    리포트 | 8페이지 | 2,000원 | 등록일 2019.11.19 | 수정일 2020.09.21
  • 병렬공진회로 예비보고서
    주파수의 전파에 대해서는 임피던스가 작기 때문에 거의 전압이 생기지 않습니다.? 공진주파수는 Inductive저항과 Capacitor의 저항이 같을 때의 주파수 입니다.? 공진 ... .? 그 결과로써 내부 Loop(변압기와 Capacitor간)에 매우 높은 순환전류와 높은 전압이 발생되는 과도상태가 발생합니다.②병렬공진회로-병렬공진은 리액티브 전류I _{C ... 는f _{r} = {1} over {2 pi sqrt {LC}}이 됩니다.-이와 같은 조건하에서 그림 9-2는 그림과 같이 등가저항(R _{P})으로 나타내질 수 있습니다.R _{P
    리포트 | 3페이지 | 1,500원 | 등록일 2014.11.29
  • 아주대 기초전기실험(기전실)DC ch14, ch15 예비보고서
    -throw switch?핵심이론Capacitor의 직렬연결직렬로 연결된 커패시터들은 하나의 등가 커패시터로 감소시킬 수 있다. 등가 커패시턴스의 역은 개개 커패시턴스의 역의 합과 같 ... _{0} )+ CDOTS +v _{n} (t _{0} )Capacitor의 병렬연결병렬 연결된 커패시터들의 등가 커패시턴스는 개개 커패시터들의 커패시턴스 합이다. 병렬연결 커패시터 ... [예비보고서]14. Capacitors?실험목적1. 일반적으로 dc 회로에서 Capacitors가 어떤 영향을 주는지 알아본다.2. 전압이 capacitor에 충전
    리포트 | 6페이지 | 1,500원 | 등록일 2013.09.28
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 08일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
10:34 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감