• 통합검색(406)
  • 리포트(383)
  • 논문(14)
  • 시험자료(6)
  • 자기소개서(2)
  • 서식(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"등가축전기" 검색결과 201-220 / 406건

  • 정보통신 기초실험- 교류 회로 소자 (인덕터, 커패시터)
    와 커패시터의 등가 커패시턴스와 인덕터스를 구한다.(2) 인덕터의 전압분배와 전류분배, 커패시터의 전압분배와 전류분배를 확 인하고, 리액턴스 개념과 연관하여 소자의 전류, 전압간 ... 의 위상 특성을 실 험적으로 확인한다.3. 기본 이론①커패시터(Capacitor)와 커패시턴스(Capacitance)란?-커패시터는 두 도전체 사이에 비도전매질이 채워진 2단자 소자이 ... dt+v(t0) (∑은 n=1에서 N까지, 적분구간은 t0에서 t) 가된다.그림 (b)의 회로가 (a)의 회로와 등가이면 v(t)=(∑1/Cn) ∫ I dt+v(t0) 식과 v
    리포트 | 5페이지 | 1,000원 | 등록일 2013.11.11
  • high pass filter band pass filter
    고 Resistor, Capacitor, Inductor 수동 소자들의 조합으로 High Pass Filter, Band Pass Filter 를 구성할 수 있다 . 그리고 기본적인 ... EA 1 Ω 1 EA Capacitor 84㎊ 2EA 56㎊ 2EA 1nF 1EA Inductor 1mH 1EA Lead Wire Black 2EA Red 2EA ... 와 출력전압 V_o 는 같게 된다 . 반면 입력 되는 파장이 없다면 커패시터의 유도저항은 매우 크게 나오게 되고 , 아래의 그림 3 과 같이 커패시터는 개방이 되고 등가회로
    리포트 | 17페이지 | 1,500원 | 등록일 2013.10.02 | 수정일 2016.07.24
  • Thevnin's Theorem and Maximum Power Transfer 예비11
    좌측의 전원을 포함하는 능동회로부는 그림 (b)와 같이 하나의 전압원과 하나의 임피던스dotZ_0가 직렬 접속된 전압원 회로로 등가대치가 가능하며 또는 그림 (c)와 같이 하나 ... 의 전류원에 하나의 임피던스dotZ}`prime이 병렬 접속된 전류원 회로로의 등가대치도 가능하다. 테브난 정리는 어떠한 구조를 갖는 능동회로망 (그림 3-(a))도 그 임의의 두 단자 ... a, b 외측에로 대치할 수 있으며(그림 1-(b)), 여기서 등가전압원의 값은 원회로망에서 단자 a, b를 개방했을 때의 개방전압과 같고, 등가 임피던스값은 능동회로부 내
    리포트 | 8페이지 | 2,000원 | 등록일 2014.05.13
  • RLC공진회로_결과
    )처럼 capacitor 병렬 저항은 등가의 직렬 저항으로, 그림 3)의 inductor 직렬 저항은 등가의 병렬 저항으로 근사시킬 수 있다.2. R L C 직렬 공진 회로Y(jw ... 에서만 공진이 일어나는 이유는 공진 주파수에서는 inductor와 capacitor의 임피던스가 크기는 같고 위상 차이가 180도여서, 정상 상태에서는 LC직렬연결의 임피던스가 0 ... Ω이 되고 전압도 0V가 되기 때문이다. 따라서 전력 소모도 0W이다. 이는 inductor와 capacitor가 에너지를 소비하지 않으면서 서로 에너지를 주고받기만 하고 있
    리포트 | 12페이지 | 1,000원 | 등록일 2011.11.04
  • RLC 주파수 결과
    성분이 0이 됨으로써 전압과 전류가 역시 동상이 되는 현상을 병렬 공진, 또는 반공진 이라 한다.인덕터와 캐패시터가 병렬로 연결된 RLC회로이며, 병렬 공진 LC 회로인 회로 ... 으로 변형된다.직렬 연결된 RW와 L를 등가 병렬 회로로 바꿨을 때의 등가 저항(Req)과 등가 인덕턴 스(Leq)는 아래의 두 식으로 정의된다.코일의 권선저항을 고려한 RLC 병렬 ... 에 대해서 이해하게 되었습니다. 이에 공진 주파수은와 반비례적 관계인 것을 알 수 있습니다. 이에 주파수의 변화에 의해서 인덕터와 캐패시터에 인가되는 전압이 달라지는 것을 결과표를 보
    리포트 | 9페이지 | 1,000원 | 등록일 2012.07.01
  • 아날로그 및 디지털 회로 설계 실습 예비 보고서
    다. pole을 찾을 때는 transfer function을 구함으로써 찾을 수도 있지만 전자회로 시간에 배운 Vin=0 으로 놓고 capacitor가 있는 node에서 등가 ... capacitor등가저항을 곱해서 역수를 취하는 방법을 사용하자. 첫 번째 pole 이 생기는 곳은 gate단자 이다. 등가 capacitor는 Cc =10uF ... 를 얻기 위해서 고주파에서 amplifier의 capacitor 값을 고려해야한다. 그러나 datasheet를 분석해 본 결과 MOSFET특성 상 존재하는 capacitor는 단위
    리포트 | 6페이지 | 2,500원 | 등록일 2010.08.07
  • 에미터 접지증폭기(예비)
    Avs를 구해보면 다음 식과 같다.[식13]에미터 바이패스 캐패시터가 없을 경우는 RE저항을 무시할 수 없으므로 등가 회로는 [그림6]과 같다.AA에서 본 임피던스 Zin은 다음과 같 ... 는 [그림1]의 에미터 접지 증폭기를 해석해 보자.- DC 바이어스 조건DC 분석을 위하여 회로를 간단히 하면 [그림2]와 같다. 즉 AA 쪽으로 들여다본 테브난 등가 회로를 구해 ... 보면 테브난 등가 전압 VBB 및 등가 저항 RB는 다음 식으로 구할 수 있다.[식1][식2]그러므로 테브난 등가 회로는 [그림2]의 (b)와 같다. 바이어스 전류를 구하기 위해
    리포트 | 7페이지 | 1,500원 | 등록일 2010.11.25
  • BJT Common-Emitter Amplifier 예비보고서
    등가회로의 형성캐패시터는 DC에 대해 개방 회로처럼 동작하므로 공통 에미터 증폭기의 DC 등가 회로는 아래 그림에서 결합 캐패시터(C1, C3)와 바이패스 캐패시터(C2)를 개방 ... 의 과정을 거쳐야 한다.) 캐패시터의 리액턴스 XC가 전원 주파수에 대해 충분히 작다는 가정하에 캐패시터를 단락시킨다.가) 직류 전원은 접지시킨다. 이는 전압원의 내부 저항은 거의 ... 은 다음 트랜지스터 부분을 등가 모 델로 대치하면 교류등가모델을 얻을 수 있으며, 이렇게 얻어진 최종 교류등가모델의 회로해석을 수행하는 것을 교류해석이라 한다. 다음의 공통 에미터
    리포트 | 8페이지 | 1,000원 | 등록일 2011.06.04
  • 아주대 기초전기실험(기전실) 실험ac11.결과보고서
    오차들을 고려하고 봤을 때 두 그래프의 개형이 거의 같은 모양임을 볼 수 있었다.[3] 고찰이번 실험은 테브난의 정리와 최대 전력 전달의 이론을 인덕터와 캐패시터가 포함되어 있 ... 된 회로에서 테브난 등가회로를 구성하여 보았다. DC 파트와 비슷한 방법으로 부하저항에 걸리는 전압을 측정하고,도 구해서 테브난 등가회로를 구성해 원래의 부하 저항에 걸리는 전압과 같 ... 은지를 확인하였다. 실험 결과, 원래 회로에서의 전압과 테브난 등가회로에서의 전압이 거의 일치하였다. 약간의 오차가 발생했는데, 이는 가변저항 자체가 수치 조절이 조금 어려워서 거의
    리포트 | 5페이지 | 1,500원 | 등록일 2011.08.18 | 수정일 2014.07.04
  • 필터의 종류와 특성 이해
    명칭으로 불리며 도표화된 필터의 소자값을 이용함으로 설계가 편리하다.■ 방식별 필터회로의 분류1) PASSIVE 필터저항, 인덕터, 캐패시터 등의 수동소자만으로 구성된다.저항 R ... , 복소수 주파수 S에 의한 인덕터의 임피던스 LS, 캐패시터의 임피던스 1/CS단종단 회로망과 복종단 회로망으로 실현할 수 있다.2) ACTIVE FILTER수동소자 (C, R ... 도를 높일수 없어 모놀리딕화는 부적합하다.3) 스위치드 캐패시터 필터 (SCF)OP앰프와 C, R에 의한 액티브 필터회로에서 R을 모두 SC로 치환한 것을 SCF라 한다.SCF
    리포트 | 5페이지 | 1,000원 | 등록일 2012.12.10
  • 전자회로에 관한 기본지식에 관하여
    한 모델. 선형 모델이기 때문에 등가회로는 선형 종속전원과 일정한 값의 capacitor로 구성되어 있다.용도?회로 시뮬레이터에서 일반적인 모델로 대신호 해석, 직류 해석, 소신호 ... ?가장 일반적인 모델로 등가회로의 capacitor를 제거하면 직류 모델이 되며, 동작점을 중심으로 작게 변하는 소신호에 대하여는 소신호 모델이 된다.대신호 모델에서 비선형 가변 ... 로는 비선형 종속전원과 비선형 가변 capacitor로 구성되어 있다.대신호 모델에서 시간/주파수 의존성의 원인이 되는 비선형 capacitance 성분을 제거한 간략화된 모델
    리포트 | 6페이지 | 1,000원 | 등록일 2010.11.30
  • RF에 적용 가능한 RLC(저항,인덕터,커패시터) 소자의 제조회사 및 제품의 특징
    ? 유전체 타입: High-Q NPO? 커패시턴스 범위: 0.2 pF - 4,700 pF바이패스 커패시터 (Bypass capacitor)?병렬 캐패시터 (shunt ... capacitor)는 전자회로에서 매우 광범위하게 사용된다. 특히 전원단의 잡음을 제거하기 위해 전원과 함께 늘 병렬로 캐패시터나 콘덴서가 달리는 경우가 많다.캐패시터는 DC는 통과하지 못하 ... 03EZHJ5101608후막저항값을 51Ω으로 한정하고 임피던스의 특성을 비교한 것이다. 측정 결과, 칩정항의 등가회로는 R과 L의 직렬회로로 표현됨을 알 수 있다. ( (6 GHz
    리포트 | 12페이지 | 2,500원 | 등록일 2008.09.07
  • RC회로 및 시상수실험
    를 측정하여 축전기의 직렬, 병렬연결의 등가 전기용량을 알아본다.3. 관련이론1. 충전(charge)기전력에 의하여 Capacitance가 충전된다. 옆 그림과 같이 구성된 회로 ... 1. 실험제목 : RC회로 및 시상수 실험2. 실험목적데이터 스튜디오를 이용하여 직류전원에 의해 축전기에 전하가 충전되고 방출되는 모습을 그래프를 통하여 관찰하고, R-C시상수
    리포트 | 4페이지 | 1,000원 | 등록일 2012.12.19
  • 회로이론 설계 과제[전원 line filter 설계]
    하도록 설계를 하는 것이다.4. 합성(a)Common mode인 경우 변압기를 등가회로로 고친 아래 형태의 등가회로를 그려라.(부품 값은 문제에 주어진 변수를 이용함.)common ... 들을 통하여 연립방정식을 구하면 각각의 수동소자의 값은,,가 된다.(b)differential mode 인 경우 변압기를 등가회로로 고친 아래 형태의 등가회로를 그려라.(부품 값 ... 과 같이 캐패시터 값들을 고려해서 계산해야 한다.위의 식을 이용하여 각 수동소자의 파라미터를 구할 수 있다. 우선로 한다. 여기에 위의 식에서 분모의 항의 계수를 비교하면의 식을 얻
    리포트 | 10페이지 | 2,000원 | 등록일 2013.02.11
  • lc발진기에 대한 예비보고서입니다.
    ollector, gate-drain간의 등가 캐패시터입니다. 도전체와 도전체 사이에 유전체가 존재하면 capacitance가 존재하게 되는데, 트랜지스터 레이아웃상 어쩔 수 없이 ... 소자입니다. 아래 에 일반적으로 증폭을 하게되는 두 트랜지스터의 신호흐름을 표현한 그림을 보시기 바랍니 다.?잘 보시면, 위에 왠?Capacitor를 달아놓은 것이 보이실 것입니다 ... . 증폭신호가 흐르는 pass 에 병렬로 그려진 capacitor가 의미하는게 과연 무엇일까요?저 그림에 표시된 capacitor는 트랜지스터의 구조 자체에서 발생하는 base-c
    리포트 | 4페이지 | 1,500원 | 등록일 2008.05.05 | 수정일 2014.01.21
  • RC 회로 및 시상수 실험
    와 330uF 축전기를 병렬로 연결하여 100k전기저항과 함께 이용하여 과정 ⑧을 되풀이함으로써 병렬로 연결한 축전기의 등가 전기용량을 결정한다. 축전기 병렬연결 등가용량 관계식 ... 은 어떻게 주어지는가?(2) 100uF 축전기와 330uF 축전기를 병렬로 연결하여 100 k전기저항과 함께 이용하여 과정 ⑧을 되풀이함으로써 직렬로 연결한 축전기의 등가 전기용량 ... 을 결정한다. 축전기 직렬연결 등가용량 관계식은 어떻게 주어지는가?(3) 실험이 끝나면 모든 장치를 원상 복귀시킨다.(실험장치 및 기구)1.회로판2.전기저항3.축전기4.D-cell
    리포트 | 6페이지 | 1,000원 | 등록일 2010.01.25
  • 소신호 공통 에미터 교류증폭기 실험 예비 레포트
    소신호 공통 에미터 교류증폭기 실험1. 실험목적1) 소신호 공통 에미터 증폭기의 직류 등가회로 및 교류 등가회로에 대한 개념을 이해한다.2) 바이패스 캐패시터, 에미터 저항 및 ... 은 방법으로 줄의 법칙에 따라 전류 증가치를 측정하여 전력 이득을 계산할 수 있다.-교류 등가회로의 해석교류증폭기에서 교류 등가회로를 얻은 다음 트랜지스터 부분을 등가모델로 대치하여 회로해석을 수행하는 것을 교류해석이라 한다.
    리포트 | 5페이지 | 1,000원 | 등록일 2011.12.19
  • 전압분배 바이어스 예비보고서
    는 소신호는 모두 잘려서 표현된다.왼쪽 그림은 CE의 기본적인 회로를 나타낸 것이고, 오른쪽은 소신호 모델로 등가회로를 그린 것이다. Av는 gain 값으로 입력신호의 값 분에 출력 ... 의 모양. 증폭은커녕 오히려 크기가 많이 감소한 것을 볼 수있다. C1이 없이는 증폭이 동작하지 않는 것을 확인 할 수있다.이를 커플링 캐패시터라 하는데 입력신호는 소신호
    리포트 | 17페이지 | 1,000원 | 등록일 2016.11.28
  • 노턴 등가 회로 - 예비레포트
    7조 20081302 조배범1. 실험목적어느 복잡한 회로에서 부하에 걸리는 전압과 부하에 흐르는 전류를 알고 싶을 때노턴의 등가회로를 이용한다. 부하를 제외한 복잡한 회로 부분 ... 는 정리로서 노턴의 등가회로는 다음과 같이 주어진다. 우선 노턴의 정리가 성립하기 위한조건은 테브난의 정리와 동일하다.- 전압과 전류를 구하려는 노드를 끊어 회로 A와 회로 B를 분리 ... 시킨다.다음과 같이 노드를 쇼트시켰을때 노드에 흐르는 전류값이 전류원의 값이다.(ia 와 ib)- 모든 초기조건값을 0으로 둔다. 캐패시터의 경우 Vc = 0으로 두고 인덕터의경우
    리포트 | 2페이지 | 1,000원 | 등록일 2011.07.04
  • 서강대학교 고급전자회로실험_2주차_예비보고서
    등가회로를 그리면 오른쪽 회로와 같이 된다. 이러한 채널 변조 효과까지 고려하면,으로 쓸수 있고, 출력저항이므로 위의 공식에서 vds의 계수부분인 IDλ 의 역수가 된다. 즉 ... 를 가진다.[3.3] 캐패시터 CS를 100 uF에서 1uF로 바꾸었을 때 전압 이득은 어떻게 되는가? 그리고 그 이유는 무엇인가? 이 실험에서 알 수 있는 이 캐패시터의 역할은 무엇인가?
    리포트 | 10페이지 | 1,000원 | 등록일 2013.04.12
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 08일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:42 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감