(전자회로실험)diode regulator 레포트
- 최초 등록일
- 2022.12.11
- 최종 저작일
- 2022.12
- 13페이지/ 한컴오피스
- 가격 2,000원
목차
1. 실험 주제 및 목적
2. 실험 이론
3. 실험 과정
4. 예비 보고 사항
5. 실험 결과
6. 결론 및 정리
7. 고찰 사항
본문내용
1. 실험 주제 및 목적
저번 실험에서 다이오드는 한 방향으로만 전류를 흐르게 하는 특성에 의해서 정류회로로 사용됨을 확인하였다면, 이번 실험에서는 다이오드의 전압 강하와 제너 다이오드의 항복 전압 특성을 이용하여 전압 레귤레이터를 구성하고, 그 특성을 확인하고자 한다. 전압 레귤레이터를 사용함으로써 정류회로의 리플을 줄이고, 부하 전류의 변화에 따른 출력 전압의 변화를 최소화할 수 있다. 또한 출력 전압을 제한하는 리미팅 회로를 다이오드로 구성하고, 입력 – 출력 특성을 살펴보는 것이 이 실험의 목적이다.
2. 실험 이론
가. 전압 레귤레이터
이전실험에서 실험한 정류회로의 출력 전압은 리플이 크기 때문에, 전압 레귤레이터를 통과해야 좀더 DC에 가까운 전압을 얻을 수 있다. 일반적으로 레귤레이터는 크게 두가지 중요한 특성을 만족해야 한다.
1) 라인 레귤레이션
레귤레이터의 입력 전압이 변해도 출력 전압은 변화가 작아야 한다.
2) 부하 레귤레이션
레귤레이터의 출력 부하가 변해도 출력 전압의 변화가 작아야 한다.
나. PN 접합 다이오드를 이용한 전압 레귤레이터
왼쪽의 그림은 PN접합 다이오드를 이용한 전압 레귤레이터 회로이다. 이러한 전압 레귤레이터르 회로를 [실험1]에서 배운 다이오드의 조각적 선형 모델을 이용하여 나타내면 오른쪽 그림과 같다.
PN접합 다이오드를 이용한 전압 레귤레이터의 등가회로에서 부하저항 RL이 없을 경우를 살펴보면 다음과 같다. 다이오드 내부 저항 rD를 계산하기 위해 Vout 노드의 전압의 초기값을 3VD0로 가정하면, 전류 I는 아래의 식과 같고, 내부 저항 rd는 아래 식으로 나타낼 수 있다.
위의 경우 출력 전압 Vout을 구하면 다음과 같다.
위의 식으로부터 입력 전압 Vin이 변할 때 , 출력 전압 Vout의 변화율을 계산하면 아래의 식과 같다.
참고 자료
없음