9주차-실험19 결과 - 카운터 회로

꾸르
개인인증판매자스토어
최초 등록일
2020.10.02
최종 저작일
2015.03
6페이지/한글파일 한컴오피스
가격 1,500원 할인쿠폰받기
다운로드
장바구니

목차

1. 실험제목
2. 실험목적
3. 비고 및 고찰

본문내용

실험제목 : 카운터 회로

실험목적 : (1) 비동기식 카운터의 구조와 동작원리를 이해한다.
(2) 동기 계수기의 구조와 동작을 이해한다.
(3) 임의의 mod 동기 계수기를 설계하는 방법을 익힌다.
(4) 증계수, 감계수 및 증/감계수의 논리를 이해한다.

실험 (짝수 번 실험 시뮬레이션)
(1) <그림 19.7>의 회로를 구성하고, CLR을 low에서 high로 하고, CLK를 16번 인가하여 출력상태를 기록하라. timing diagram을 작성하라.
⇒ jk플립플롭 이용하여 up카운터를 설계한 것입니다. 이전 플립플롭의 출력Q를 다음 플립플롭의 클럭 입력에 넣기 때문에 비동기 플립플롭이라고 할 수 있습니다. CLR가 LOW에서 HIGH로 인가되면 클락에 따라 1씩 증가하는 up카운터가 발생되는 것입니다. 이 실험의 결과는 led전구를 이용하여 확인하였는데, 전구의 깜빡임을 2진수로 보고, 10진수로 바꿔서 보면 0부터 15까지 (0000~1111 까지) 1씩 증가하는 것을 확인하는 실험이었습니다. 이 실험으로 비동기식 카운터의 고유 특성을 확인할 수 있었습니다.

(2) <그림 19.8>의 회로를 구성하고, CLK를 16번 인가하여 출력상태를 기록하고, timing diagram을 작성하라.
⇒ JK플립플롭을 이용하여 up카운터를 설계한 것입니다. 중간에 B와 D ( ABCD에서 )를 ABCD의 클리어에 연결하여 1010이 되면, 리셋되서 0부터 9까지만 카운터 되도록 설계되어있습니다. 그래서 클럭이 10번째 일 때는 0으로 다시 돌아가는 것을 확인할 수 있었습니다.

(3) SN7476과 7408을 사용하여 다음의 리플캐리 방식의 4단 병렬 계수회로를 구성하라. 먼저 CLEAR를 시킨 후 push ON/ release OFF S/W(예비지식 “입력신호”참조)로 CLK 신호를 가하라.

참고 자료

없음

자료후기(1)

꾸르
판매자 유형Gold개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
  • 프레시홍 - 전복
  • 프레시홍-홍어
  •  '가슴이 떨리는 건 너 때문' 시사회 초대 이벤트
  • 릴레이이벤트
9주차-실험19 결과 - 카운터 회로