29장 선형 연산 증폭기 회로 결과보고서
- 최초 등록일
- 2019.12.22
- 최종 저작일
- 2019.04
- 6페이지/
MS 워드
- 가격 1,000원

판매자dooroomoong (본인인증회원)
1회 판매
목차
1. 요약문
2. 실험내용
3. 실험결과
4. 문제점 및 애로사항
5. 설계프로젝트 진행사항
6. 결론
7. (별지) 측정 Datasheet
본문내용
요약문
다양한 기본적인 연산증폭기를 알아보고 실험을 통해 전압을 측정하여 각각의 증폭기 회로를 해석하는 것이 이번 실험의 목적이였다. 이를 수행하기 위해 반전 증폭기, 비반전 증폭기, 단위이득 폴로어, 가산 증폭기 회로를 구성하여 전압이득 및 출력 전압의 계산값과 Pspice값, 측정값을 비교하였다. 각각의 회로 실험을 통해 이론값과 근접한 실험값을 측정할 수 있었다. 이 과정을 통해 입력신호가 비반전 신호 입력 단자에 인가되는지, 반전 신호 입력 단자에 인가되는지에 따라 위상차를 가지지 않거나 180도의 차이를 가진다는 것을 알 수 있었다. 또한, 입력 단자에 연결되는 저항이나 부궤환(Negative Feedback)으로 사용되는 저항에 의해 전압이득과 출력 전압이 영향을 받는다는 것 또한 알 수 있었다.
실험내용
(1) 반전 증폭기
(a) Ri = 20K (b) Ri = 100K
입력 전압(신호)을 반전 입력단자에 연결한 것으로 입력 전압에 비례한 복제값을 반전시킨 값이 출력된다. 위의 회로를 구성하여 입력 전압으로 실효전압 1V (f = 10kHz)을 인가한 뒤, DMM을 사용하여 출력전압을 측정한다. 측정한 출력 전압값을 이용하여 전압이득을 계산하여 이론값과 비교한다.
참고 자료
없음