물리실험Ⅱ(이학전자실험) 결과보고서 Inverting Amplifier Non-Inverting Amplifier
- 최초 등록일
- 2017.06.06
- 최종 저작일
- 2017.06
- 18페이지/ 한컴오피스
- 가격 1,500원
목차
1. 실험목적
2. 실험이론
3. 실험기구 및 재료
4. 실험방법
5. 실험 결과
6. 질문 및 토의
7. 결론
본문내용
반전 증폭기는 그림2와 같은 회로 구성을 이용하여 전압이득을 조정할 수 있는 선형 증폭기이다.
회로에서 ,는 부귀환 회로를 구성하고 있으며, 출력은 귀환 회로를 통해 반전 입력단자에 인가되고, 입력신호는 반전 입력단자에 연결되며 이 때 비반전 입력단자는 접지된다.
무한대의 입력 임피던스는 반전 입력단자에 흐르는 전류가 0A임을 의미한다.
만일 입력 임피던스를 통해 흐르는 전류가 0A라면 이 때 반전 입력단자와 비반전 입력단자 사이의 전압강하는 0V이다. 이것은 비반전 입력단자 (+)가 접지 되었으므로 반전 입력단자(-)에서의 전압이 0V임을 의미한다.
<중략>
6. 질문 및 토의
(1) 출력 파형이 일그러지는 원인은 무엇인가?
연산 증폭기의 교류동장에 영향을 미치는 여러 가지 특성 중 하나인 슬루율 때문이다.
이상적인 연산 증폭기의 경우 입력 전압에 대한 출력 전압의 반응은 즉각적이다.
그러나 실제 연산 증폭기의 경우 딜레이가 생긴다. 이 때 슬루율은 출력전압이 단위 마이크로초당 변할 수 있는 최대 변화율이다.
아래의 그림을 보면 더 이해하기 쉽다. 계단파를 입력하면 <그림3>처럼 선형적으로 증가하는 구간이 생긴다.
참고 자료
이성엽, 정우양 (2012), <전자회로>, 제 6장 연산증폭기
위키백과, [operational amplifier], (http://en.wikipedia.org/wiki/Operational_amplifier)
이지 컨트롤 (http://cafe.naver.com/easycontrol/217)
물리 세계로의 즐거운 항해 (http://cafe.naver.com/physvoyage)
진텍솔루션 (http://jin-tech21.com/index/bbs/board.php?bo_table=comm04&wr_id=31)
대학 전자 응용 실험 OP-Amp편 (이재기, 장홍주, 김승우 저/ 학문사 출판/ p26-p27)
OP07 Data sheet (http://kr.datasheethome.com/part/OP07.html)