기본 선형 증폭기, 가산기, 미분기, 적분기 예비 report
- 최초 등록일
- 2015.11.01
- 최종 저작일
- 2015.03
- 11페이지/ 한컴오피스
- 가격 2,000원
소개글
a+ 받은 레포트입니다.
목차
1. 실험 제목
2. 실험 목적
3. 실험 장비 및 재료
4. 실험에 필요한 기본 지식
5. 실험절차 및 예상
6. 참고 문헌
본문내용
1. 실험 제목
기본 선형 증폭기, 가산기, 미분기, 적분기
2. 실험 목적
이 실험에서는 연산 증폭기를 이용한 회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 목표로 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 미분기, 적분기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다.
3. 실험 장비 및 재료
․ 전원 : dc 전원
․ 계측기 : Oscilloscope, 함수발생기
․ 저항 : 1/4 2.7kΩ, 10kΩ(3개), 27kΩ, 47kΩ(2개), 100kΩ
· 커패시터 : 0.0022μF(마일러), 0.0047μF(마일러), 0.1μF(세라믹, 2개)
․ 반도체 : 4558 Dual OP amp
4. 실험에 필요한 기본 지식
반전증폭기
그림과 같이 입력신호가 op Amp의 반전(-)입력에 가해지므로 반전연산 증폭기라 한다. 여기서 은 입력저항이며 는 궤환저항이라 한다.
이 연산 증폭기의 전압이득은 아래와 같이 주어진다.
전압이득(G:gain)
이 회로의 특징은 다음과 같다.
1. 전압이득이 음(-)이다.
2. 전압이득의 크기(>1,=1,<1)를 조정할 수 있다.
3. 이득은 두 저항의 비로 되어있다.
<중 략>
- 위 실험은 4번의 실험과 같이 1.0VPP, 500Hz의 정현파를 발생하도록 고정하고, RB를 변화시키면서 전압 이득을 측정하는 실험이다. RB의 값이 커지게 되면 폐루프 전압이득은 RB/RA이므로 RB가 커지면 전압이득도 마찬가지로 커지게 될 것이다. 반전 증폭기이므로 측정되어진 값에 –의 값을 붙여주면 될 것이다.
- PSPICE에서는 4번의 실험과는 달리 R1의 값을 10K에서 27K의 값으로 변화시켜서 측정시켰다.저항이 값이 커짐에 따라 전류의 값도 커지므로 전압 이득이 점점 커지는 것을 알 수 있었다.
참고 자료
전자회로 6th Edition, Albert Paul Malvino, MC Graw Hill, 1999
네이버지식IN, 전자회로실험(한빛미디어)