BRONZE
BRONZE 등급의 판매자 자료

기본 게이트 설계 예비보고서

"기본 게이트 설계 예비보고서"에 대한 내용입니다.
7 페이지
한컴오피스
최초등록일 2014.07.25 최종저작일 2014.03
7P 미리보기
기본 게이트 설계 예비보고서
  • 미리보기

    목차

    1. 실험 목표
    2. 예비 이론
    (1) CPLD, FPGA란? (10p, 함초롬 바탕)
    (2) CPLD, FPGA 사용 실례 조사
    1) CPLD
    2) FPGA
    (3) 동작적 모델링, 자료 흐름 모델링, 구조적 모델링 조사
    1) 동작적 모델링
    2) 자료 흐름 모델링
    3) 구조적 모델링
    (4) AND, NAND, OR, NOR, XOR 게이트 조사

    3. 실험 내용
    3-1. 실험 1. 2개의 입력(A, B)을 가진 AND, OR을 동작적 모델링과 자료 흐름 모델링으로 작성하시오.
    (1) AND GATE
    1) 진리표 (입력 : A, B 출력 : F)
    2) 소스 코드
    (2) OR GATE
    1) 진리표
    2) 소스 코드
    3-2. 실험 2. 진리표를 보고 동작적 모델링과 자료 흐름 모델링으로 작성하시오.
    1)진리표
    2) 소스 코드

    4. 출처 (Reference)

    5. 고찰

    본문내용

    1. 실험 목표
    AND, NOT, NAND, OR, XOR, NOR 게이트의 기호와 기본적인 동작 특성을 이해고, 실험을 통해 동작적 모델링과 자료 흐름 모델링 방법으로 기본 게이트들을 설계하고, 진리표를 통해 게이트를 설계하는 법을 익힌다.

    2. 예비 이론
    (1) CPLD, FPGA란? (10p, 함초롬 바탕)
    1) CPLD
    Complex Programmable Logic Device(복합 프로그래머블 논리 소자)의 약자로 PAL(Programmable Array Logic)와 FPGA의 복합성과 구조적 특징을 지닌 논리 소자이다.
    CPLD는 내부 여러 개의 LAB(Logic Array Block)와 LAB의 연결선인 PIA(Programmable Interconnection Array)로 구성되어 있다. LAB는 PAL과 같은 논리로 되어 있고 몇 개의 매크로셀(macrocell)로 구성된다. 매크로셀은 3가지 함수 블록(프로그램 가능한 AND과 고정된 OR 및 프로그래머블 레지스터(EPROM/EEPROM))로 구성된다. 데이터 저장을 EEPROM에 하므로 비휘발성이다. 전원이 꺼져도 저장된 파일이 유지되므로 추가되는 프로그램용 메모리가 필요없다.
    CPLD의 구조는 빠른 성능이나 정확한 타이밍 예측이 요구되는 어드레스 디코더나 시퀀스 회로 등에 적합하다.
    2) FPGA
    Field Programmable Gate Array(현장 프로그래머블 게이트 배열)의 약자이다. LAB를 쓰지 않고 비교적 간단하고 동일한 단위의 PLD로 여러 개 나열된 형태로 CPLD와 다르게 PLD 블록 간의 연결을 행, 열 구조를 이용하는 2가지 형태로 나뉜다.
    FPGA는 설계 환경이 간편하고, 다른 ASIC에 비해 개발기간이 짧으며 ASIC 변환이 용이하다. 또한 설계 및 제작시 융통성이 높으며 개발 비용이 저렴한 반면 개당 가격은 비싼 특징이 있다. 데이터 저장을 SRAM에 하므로 휘발성이다.

    참고자료

    · 아이캠퍼스(논리회로설계실험) 3주차 강의자료 : www.icampus.ac.kr
    · [그림 1, 2] : http://blog.naver.com/wiva815?Redirect=Log&logNo=20149705671
    · CPLD의 정의 : http://yousk16.blog.me/40067594101
    · FPGA의 정의 : http://yousk16.blog.me/40067593880,
    · http://blog.naver.com/kijul?Redirect=Log&logNo=110125811995
    · 동작적 모델링 : http://vosej_v.blog.me/50182236385
    · FPGA 사용 실례 :
    · http://ko.wikipedia.org/wiki/%ED%98%84%EC%9E%A5_%ED%94%84%EB%A1%9C%EA%B7%B8%EB%9E%98%EB%A8%B8%EB%B8%94_%EA%B2%8C%EC%9D%B4%ED%8A%B8_%EC%96%B4%EB%A0%88%EC%9D%B4
    · VHDL 모델링 코딩법:
    · http://heehiee.codns.com:9000/060611/0_%C0%FC%C0%DA%C0%DA%B7%E11_3(17G)/vhdl%20%C0%DA%B7%E1%B8%F0%C0%BD/VHDL%C0%BB%20%C0%CC%BF%EB%C7%D1%20%B8%F0%B5%A8%B8%B5%20%B9%E6%B9%FD.pdf
  • 자료후기

    Ai 리뷰
    판매자가 등록한 자료를 통해 새로운 인사이트를 얻고, 과제의 내용을 보강하는 데 큰 도움이 되었습니다. 정말 추천할 만한 자료입니다! 감사드립니다.
    왼쪽 화살표
    오른쪽 화살표
  • 자주묻는질문의 답변을 확인해 주세요

    해피캠퍼스 FAQ 더보기

    꼭 알아주세요

    • 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
      자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
      저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
    • 해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.
      파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
      파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

찾으시던 자료가 아닌가요?

지금 보는 자료와 연관되어 있어요!
왼쪽 화살표
오른쪽 화살표
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 05월 12일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:18 오전