• 캠퍼스북
  • 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

NMOS공정설계

*규*
개인인증판매자스토어
최초 등록일
2009.08.12
최종 저작일
2009.05
8페이지/한글파일 한컴오피스
가격 4,000원 할인쿠폰받기
다운로드
장바구니

소개글

NMOS공정설계 레포트입니다.

목차

1.설계목적
2.이론
3.설계 Source
4.설계과정
5.최종결과
6.고찰

본문내용

1.설계목적
1개의 Enhancement Mode NMOS와 1개의 Depletion Mode NMOS를 사용하여 Inverter를 제작하고, 시뮬레이션을 통해서 주파수를 변화시키며 그 특성을 확인한다.

2.이론
NMOS Invertor는 1개의 Enhancement Mode NMOS와 1개의Depletion Mode NMOS를 사용하여 아래와 같은 회로로 구성된다. Enhancement Mode NMOS의 Gate와 Source가 단락됨으로서 미리 만들어준 Depletion Channel 을 통해 전류가 흘러 전류원으로 동작하고, Vin(Gate)에 High전압이 입력 될 때, Enhancement Mode NMOS가 Turn On되고 전류를 많이 흐르게 된다. 이때 이 전류가 Enhancement Mode NMOS가 공급해주는 전류보다 많이 크게 되고 Vout은 Low가 출력된다. 이를 통해서 Inverter 회로로 동작하게 된다.

중략..

6.고찰
-설계 과정에서 시행착오를 거듭 하면서 입력 펄스와 반대로 출력이 발생되는 것은 확인 했지만, 입력이 5V일때 출력이 0V까지 떨어지지 못해서 제대로 된 인버터의 역할을 하지 못했다. 그 이유는 Depletion Mode NMOS의 Channel 도핑 농도가 높아 전류원으로 흐르게 되는 전류가 Enhancement Mode 가 Turn On 되었을 때 흐르는 전류보다 많이 작지 않게되어 전압이 OV까지 떨어지지 못한 것이다. 이를 보완하기 위해서 Depletion Channel의 도핑 농도를 줄여줌으로서 Depletion Mode NMOS의 흐르는 전류를 줄여주었다.
- 입력 펄스의 주파수를 크게 했을때 약간의 지연만 발생하였고, Inverter의 특성은 제대로 확인할 수 있었다. 그 이유는 고주파에서도 MOS Capacitor가 빠르게 충/방전을 했기 때문이라고 여겨진다.

참고 자료

없음
*규*
판매자 유형Bronze개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
탑툰 이벤트
NMOS공정설계
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업