총 146개
-
실험 22_연산 증폭기 특성 결과보고서2025.04.281. 연산 증폭기의 전압 이득 실험을 통해 연산 증폭기의 전압 이득을 측정하였다. 입력 전압의 크기가 증가함에 따라 출력 전압의 크기도 증가하는 모습을 보였다. 이를 통해 연산 증폭기의 전압 이득 특성을 확인할 수 있었다. 2. 연산 증폭기의 입력 및 출력 스윙 레벨 실험을 통해 연산 증폭기의 입력 및 출력 스윙 레벨을 측정하였다. 입력 전압의 크기가 증가함에 따라 출력 전압의 크기도 증가하는 모습을 보였다. 이를 통해 연산 증폭기의 입력 및 출력 스윙 레벨 특성을 확인할 수 있었다. 3. 연산 증폭기의 공통 모드 전압 이득 실험을...2025.04.28
-
서지보호장치(SPD)의 설계 및 적용 기준2025.05.111. 뇌서지 보호 시스템의 기본구성 SPD는 피뢰시스템의 등전위본딩 중 하나의 수단으로 볼 수 있다. 2. SPD 설치여부 및 등급선정 KS C IEC 62305-4에 따라 구조물의 피뢰 보호구역을 구분하고 그 경계부분에는 KECG-9102에 적합한 SPD를 설치한다. LPZ 0 ▶ 1 위치 = 1등급 SPD 선정, LPZ 1 ▶ 2 위치 = 2등급 SPD 선정, LPZ 2 ▶ 3 위치 = 3등급 SPD 선정. 3. 최대 연속사용전압(Uc) 선정 Uc는 설치 위치의 전압과 접지계통에 따라 Uo x 1.1배~최대 선간 전압 이상을 요...2025.05.11
-
디지털 회로 실험 및 설계 - 기본 논리 게이트(Gate) 및 TTL, CMOS I.F 실험 22025.05.161. 디지털 회로 실험 및 설계 이 보고서는 디지털 회로 실험 및 설계 과정에서 수행한 기본 논리 게이트(Gate) 및 TTL, CMOS I/F 실험에 대한 내용을 다루고 있습니다. 실험에서는 전압 레벨 측정, OR + Inverter 진리표 작성, AND-OR-NOT 게이트를 이용한 XOR 설계, CMOS와 TTL 인터페이스 등을 다루었으며, 이론값과 실험 결과를 비교 분석하였습니다. 오차 분석에서는 전류 측정의 어려움, 점퍼선의 저항, 브래드 보드의 불확실성 등이 원인으로 지적되었습니다. 1. 디지털 회로 실험 및 설계 디지털 ...2025.05.16
-
클리핑과 클램핑회로 결과 레포트2025.01.281. 클리핑 회로 클리핑 회로는 인가된 교류 신호의 일부를 자르는 회로로, 저항과 다이오드의 조합으로 구성됩니다. 입력 신호가 구형파인 경우 쉽게 해석할 수 있지만, 정현파나 삼각파인 경우 입력 신호가 계속 변하므로 기본적으로 어떤 순간의 값과 직류 전원 전압의 관계에 따라 출력을 결정합니다. 2. 클램핑 회로 클램핑 회로는 입력 파형의 첨두값을 바꾸지 않고 특정 직류 전압 값만큼 이동시키는 회로입니다. 회로에 다이오드, 저항, 커패시터가 포함되어 있으며, 이동할 직류 전압 값을 조정하기 위해 별도의 직류 전원이 필요합니다. 커패시...2025.01.28
-
건국대학교 전기전자기초실험2 펄스폭변조회로 결과레포트2025.01.291. 레벨 쉬프트 회로 실험 1에서는 레벨 쉬프트 회로를 구성하고, 입력 전압(함수발생기)과 출력 전압(오실로스코프)을 관찰하였습니다. VDC를 0.5V와 1V로 변경하면서 출력 파형의 변화를 확인하였습니다. 2. 펄스 폭 변조 회로 실험 2에서는 펄스 폭 변조 회로를 구성하고, 삼각파 입력 전압(Vtri)과 출력 전압(Vout)을 관찰하였습니다. VREF 전압을 0.5V, 1.0V, 1.5V, 2.0V, 2.5V로 변경하면서 출력 파형의 변화를 확인하였습니다. 3. 펄스 폭 변조 회로 2 실험 3에서는 레벨 쉬프트 회로와 펄스 폭...2025.01.29
-
실험 6 . 다이오드 리미터 회로와 클램퍼 회로의 특성 실험2025.05.111. 다이오드 리미터 회로 다이오드 리미터(limitter)는 다이오드 파형 정형회로로서 클리핑(clipping)회로 또는 슬라이서(slicer)라고 부른다. 입력 신호의 한부분이 잘려나간 것과 같은 출력을 가지게 된다. 클리핑회로는 적어도 다이오드 한 개와 저항 한 개로 구성되고 직류 전원장치가 필요하다. 이때 출력 파형은 직류전원의 크기를 변화시키거나 여러 가지 소자들을 위치를 변화시겼을 때 서로 다른 레벨로 클리핑 시길 수 있다. 따라서 클리핑회로는 직렬 클리핑회로와 병렬 클리핑회로 또 한 바이어스 된 클리핑회로로 구분 할 수...2025.05.11
-
전자회로실험_A+레포트_Diode Clamper & Filter2025.01.131. 다이오드 클램퍼 회로 다이오드 클램퍼 회로는 입력 신호 파형을 변화시키지 않고 일정한 레벨로 고정시키는 회로이다. 다이오드, 캐패시터, 저항이 회로에 필요하며, 캐패시터 양단의 전압이 최댓값으로 유지될 수 있도록 충분한 충전시간이 필요하다. 양의 클램퍼는 입력신호 전압에 직류 전압을 더하여 그 레벨에 고정하고, 음의 클램퍼 회로는 캐패시터 양단에 Vp(in)-0.7V만큼이 충전된다. 2. 바이어스 클램퍼 회로 바이어스 클램퍼 회로는 다이오드 클램퍼 회로에 DC 전압이 추가된 회로이다. 다이오드 방향을 바꾸어 주면서 DC 전압을...2025.01.13
-
전자회로실험 과탑 A+ 예비 보고서 (실험 22 연산 증폭기 특성)2025.01.291. 연산 증폭기 특성 이번 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 연산 증폭기의 이상적인 특성 op-amp의 이상적인 조건에서는 입력 임피던스가 무한대이므로 입력 단자로 전류가 흐르지 않고, 출력 저항이 0이어서 출력 전압이 외부 부하에 영향을 받지 않는다. 또한 op-amp의 이득이 매우 크므로 입력 전압 차이가 아주 작아...2025.01.29
-
전기전자공학실험-클리퍼 & 클램퍼 회로2025.04.301. 클리퍼 회로 클리퍼 회로는 교류 신호의 한 부분을 잘라내고 남은 부분을 왜곡 없이 나타내기 위해 다이오드를 사용한 회로입니다. 직렬 클리퍼와 병렬 클리퍼가 있으며, 각각 (+)전압 또는 (-)전압만 출력하도록 구성할 수 있습니다. 클리퍼 회로는 과도한 전압으로부터 부하를 보호하기 위해 자주 사용됩니다. 2. 클램퍼 회로 클램퍼 회로는 교류 전압에 전압을 더하는 기능을 수행하기 위해 커패시터를 첨가한 다이오드 회로입니다. 커패시터가 충전되어 직류 전압원 역할을 하며, 입력 신호 파형을 일정 레벨로 고정시킬 수 있습니다. 양의 클...2025.04.30
-
전자회로실험 과탑 A+ 예비 보고서 (실험 3 정전압 회로와 리미터)2025.01.291. PN 접합 다이오드를 이용한 전압 레귤레이터 PN 접합 다이오드를 이용한 전압 레귤레이터는 부하 저항과 병렬로 다이오드를 연결하여, 입력 전압이나 부하 전류의 변화에도 출력 전압이 크게 변화하지 않도록 설계된 회로입니다. 입력 전압이 변하더라도 다이오드의 특성에 의해 출력 전압의 변화가 제한되기 때문입니다. PSpice를 이용하여 입력 전압의 변화와 부하 전류의 변화에 따른 출력의 변화를 모의실험하였습니다. 2. 제너 다이오드를 이용한 전압 레귤레이터 제너 다이오드를 이용한 전압 레귤레이터는 PN 접합 다이오드와 유사한 동작 ...2025.01.29
